SU1702374A1 - Устройство дл контрол последовательности импульсов - Google Patents

Устройство дл контрол последовательности импульсов Download PDF

Info

Publication number
SU1702374A1
SU1702374A1 SU894733871A SU4733871A SU1702374A1 SU 1702374 A1 SU1702374 A1 SU 1702374A1 SU 894733871 A SU894733871 A SU 894733871A SU 4733871 A SU4733871 A SU 4733871A SU 1702374 A1 SU1702374 A1 SU 1702374A1
Authority
SU
USSR - Soviet Union
Prior art keywords
input
output
trigger
decoder
counter
Prior art date
Application number
SU894733871A
Other languages
English (en)
Inventor
Леонтий Николаевич Герасимов
Владимир Витальевич Скрябин
Original Assignee
Предприятие П/Я А-3327
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я А-3327 filed Critical Предприятие П/Я А-3327
Priority to SU894733871A priority Critical patent/SU1702374A1/ru
Application granted granted Critical
Publication of SU1702374A1 publication Critical patent/SU1702374A1/ru

Links

Abstract

Изобретение относитс  к вычислительной технике и может быть использовано в цифровых устройствах обработки информации , отличительной особенностью устройства  вл етс , то что оно формирует сигнал сбо  последовательности импульсов при поступлении на вход импульсов, длительность которых меньше или больше заданного значени , а также при пропадании импульса. Целью изобретени   вл етс  расширение функциональных возможностей за счет обеспечени  контрол  длительности контролируемых сигналов. Это достигаетс  за счет введени  счетчиков 7,8 дешифраторов 9, 10, элемента И 11, триггера 12.2 ил.

Description

Изобретение относится к вычислительной технике и может быть использовано в цифровых устройствах обработки информации.
Цель изобретения является расшире- 5 ние функциональных возможностей за счет обеспечения контроля длительности контролируемых импульсов.
На фиг.1 приведена схема устройства; На фиг.2 - временные диаграммы его рабо- 10 ты.
Устройство содержит триггеры 1-3, элементы И-НЕ 4,5, тактовый генератор 6, счетчики 7 и 8, дешифраторы 9 и 10, элемент И Й. триггер 12, вход 13 контролируемой по- 15 рледовательности, выход 14 ошибки, элемент НЕ 15.
Устройство работает следующим образом.
До поступления входного сигнала по 20 входу 13 на всех выходах дешифратора 9, на прямом выходе триггера 3, на выходах триггеров 1 и 2. на входе 13 и выходе 14 действует уровень 1”. Элемент И-НЕ 5 заперт уровнем 0 с выхода дешифратора 10. На 25 выходе элемента И 11 уровень “О’’.
При поступлении в момент времени ti входного импульса по входу 13 снимается блокировка счетчика 7 и он начинает считать импульсы, поступающие с выхода эле- 30 мента И-НЕ 4. После поступления на Учетный вход счетчика 7 первого счетного Импульса в момент времени t2 на выходе а /(дешифратора 9 появляется импульс в виде уровня 0 (фиг.2а), по которому на выходе 35 элемента НЕ 15 формируется сигнал сброса счетчика 8. По коду 0,..,,0 с выхода счетчика 8 на выходе дешифратора 10 устанавливается уровень 1, открывается элемент ИНЕ 5 и пропускает импульсы с генератора 6 40 На счетчик 8, открывается элемент И 11, на его выходе устанавливается уровень 1, Снимается блокировка выходного триггера
12. В момент времени тз на выходе б дешифратора 9 появляется импульс, по которому 45 переключается в нулевое состояние триггер 12, появляется сигнал в виде уровня 0 на выходе 14,.
В момент времени t4 на выходе в дешифратора 9 появляется импульс, по кото- 50 рому на прямом выходе триггера 3 устанавливается уровень ”0”, на инверсном -уровень ”1”. На выходе триггера 1 сохраняется уровень 1” за счет уровня 0 на входе 13. После окончания действия вход- 55 ного сигнала на входе 13 в момент времени t5 по уровню 0 с выхода генератора 6 триггер 1 переключается в нулевое состояние. По уровню 1* с входа 13 счетчик 7 устанавливается в состояние 0 и блокируется. По сле окончания действия уровня 0” на выходе генератора 6 по уровню 0 с выхода триггера 1” переключается и триггер 2, на его инверсном выходе устанавливается уровень 0.
В момент времени t6 по уровню 0 с генератора 6 на инверсном выходе триггера 2 устанавливается уровень 1”. По этому импульсу триггер. 3 переключается в единичное состояние. По уровню ”0 с его инверсного выхода триггер 1 возвращается в исходное состояние, а на инверсном выходе триггера 2 сохраняется уровень “1.
С момента времени t4 до момента времени te на входе D триггера 12 действовал уровень 0 с прямого выхода триггера 3, поэтому указанный триггер в момент времени Т5 не мог переключаться в состояние 1. Это соответствует нормальной длительности входного сигнала. Момент времени t4 является нижним допустимым значением длительности входного сигнала, а момент времени t6 - верхним значением,
В случае, когда длительность входного сигнала меньше заданного значения (от момента времени te до момента времени ги) в момент времени tg на выходе а дешифратора 9 появляется импульс, который через элемент НЕ 15 устанавливает в 0 счетчик 8. До момента времени ti2, когда должен формироваться сигнал на выходе в дешифратора 9, в момент времени tn кончается действие входного сигнала, создаются условия для переключения в единичное состояние триггера 12, так как на его информационном входе уровень 1 поступает с прямого выхода триггера 3, а на синхровход поступает положительный перепад напряжения с входа 13, на выходе 14 появляется сигнал сбоя (ровень 1) входной последовательности импульсов.
Счетчик 8 отсчитывает импульсы с выхода элемента И-НЕ 5 и своевременно обнуляется сигналами с выхода инвертора 15 при поступлении на вход периодической последовательности импульсов. При пропадении импульса в входной последовательности в счетчике 8 установится значение кода, соответствующее срабатыванию в момент времени tn дешифратора 10, на выходе которого появляется уровень 0, блокирующий элемент И-НЕ 5. По уровню 0” с дешифратора 10 на выходе элемента И 11 устанавливается уровень ”0” и переключает триггер 12 в единичное состояние, ,на выход 14 выдается уровнеь Г - сигнал сбоя входной последовательности импульсов (на фиг.2 в момент времени ti3 триггер сохраняет единичное ч
состояние, в которое был установлен в момент времени tn).
В случае, когда длительность входного сигнала больше заданного з начения (от момента времени tu до момента времени tig), в момент времени tu разблокируется счетчик 7, по сигналу с выхода а дешифратора 9 в момент времени 115 обнуляется счетчик 8, в момент времени tie по сигналу с выхода б дешифратора 9 устанавливается в состояние 0 триггер 12 (снимается сигнал сбоя с шины 14), в момент времени ΐγ по сигналу с выхода в дешифратора 9 переключается в нулевое состояние триггер 3. В момент времени tie на выходе г дешифратора 9 появляется импульс, который закрывает элементо 14 11. По уровню 0 с выхода элемента И 11 переключается в единичное состояние триггер 12 и на выходе 14 поступает сигнал сбоя входной последовательности импульсов. По уровню 0 на выходе г дешифратора 9 блокируется элемент И-НЕ 4 до момента времени tig окончания действия входного сигнала.
Таким образом, при поступлении на вход импульсов, длительность которых меньше или, больше заданного значения, а также при пропадании импульса устройство формирует сигнал сбоя последовательности импульсов.

Claims (1)

  1. Формула изобретения
    Устройство для контроля последовательности импульсов, содержащее три триггера, два элемента И-НЕ и тактовый генератор, выход которого соединен с первым входом первого элемента И-НЕ, отличающееся тем, что, с целью расширения функциональных возможностей устройства за счет обеспечения контроля длительности контролируемых импульсов, в него введены два счетчика, два дешифратора, элемент И, четвертый триггер и элемент НЕ, причем выход тактового генератора соединен с первым входом второго элемента И-НЕ и с входами сброса первого и второго триггеров, первый инверсный выход первого дешифратора соединен с вторым входом первого элемента И-НЕ, с первым входом элемента И и с входом установки в Г третьего триггера, выход первого элемента И-НЕ соединен со счетным входом первого счетчика, вход сброса которого соединен с первым входом установки в 1 первого триггера, с синхровходом четвертого триггера и является входом контролируемой последовательности устройства, разрядные выходы счетчика соединены с входами дешифратора, второй инверсный выход первого дешифратора соединен с входом сброса третьего триггера, третий инверсный выход первого дешифратора соединен с входом элемента НЕ, выход которого соединен с входом сброса второго счетчика, счетный вход которого соединен с выходом второго элемента И-НЕ, разрядные выходы второго счетчика соединены с входами второго дешифратора, инверсный выход которого соединен с вторым входом второго элемента И-НЕ и с вторым входом элемента И, выход которого соединен с входом установки в 1 четвертого триггера, выход которого является выходом ошибки контролируемой последовательности устройства, четвертый инверсный выход первого дешифратора соединен с входом сброса четвертого триггера, информационный вход которого соединен с прямым выходом третьего триггера, синхровход которого соединен с инверсным выходом второго триггера, инверсный выход третьего соединен с вторым входом установки в 1 первого триггера, выход которого соединен с входом установки в Г второго триггера, информационный вход третьего триггера соединен с шиной единичного потенциала устройства.
SU894733871A 1989-09-04 1989-09-04 Устройство дл контрол последовательности импульсов SU1702374A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU894733871A SU1702374A1 (ru) 1989-09-04 1989-09-04 Устройство дл контрол последовательности импульсов

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU894733871A SU1702374A1 (ru) 1989-09-04 1989-09-04 Устройство дл контрол последовательности импульсов

Publications (1)

Publication Number Publication Date
SU1702374A1 true SU1702374A1 (ru) 1991-12-30

Family

ID=21468094

Family Applications (1)

Application Number Title Priority Date Filing Date
SU894733871A SU1702374A1 (ru) 1989-09-04 1989-09-04 Устройство дл контрол последовательности импульсов

Country Status (1)

Country Link
SU (1) SU1702374A1 (ru)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
Авторское свидетельство СССР № 1121675, кл. G 06 F 11/16, 1983. Авторское свидетельство СССР №1295397, кл. G 06 F 11/00, 1984. *

Similar Documents

Publication Publication Date Title
US5748948A (en) Reset signal generator
SU1702374A1 (ru) Устройство дл контрол последовательности импульсов
SU1345213A1 (ru) Устройство дл управлени с контролем
SU1102039A1 (ru) Устройство дл контрол распределител
SU1367149A1 (ru) Импульсный ключ с запоминанием сигнала управлени
SU980291A1 (ru) Делитель частоты следовани импульсов с переменным коэффициентом делени
SU617845A1 (ru) Устройство контрол двоичного счетчика
SU1267593A1 (ru) Генератор импульсов с управл емой частотой
SU1585791A2 (ru) Цифровой дискриминатор
SU1410236A1 (ru) Устройство дл раздельного управлени реверсивным вентильным преобразователем
RU2072567C1 (ru) Резервированная ячейка памяти
SU1691830A1 (ru) Устройство дл ввода информации
SU421008A1 (ru) Устройство для прерывания программ
RU2161368C1 (ru) Частотный компаратор
SU756638A1 (ru) Делитель частоты 1
SU1112541A1 (ru) Устройство временной задержки
RU2042192C1 (ru) Устройство для формирования сигналов прерывания при отладке программ
SU1319052A1 (ru) Устройство дл счета изделий
SU1013903A1 (ru) Регламентатор времени
SU1358063A1 (ru) Цифровой фазочастотный компаратор
SU1182667A1 (ru) Делитель частоты с переменным коэффициентом делени
SU1177888A1 (ru) Устройство дл формировани серий импульсов
CA2112316A1 (en) Reset circuit
SU1167574A1 (ru) Электронное временное устройство с обнаружением отказов
SU915163A1 (ru) Способ защиты преобразователя 1 /