SU1410236A1 - Устройство дл раздельного управлени реверсивным вентильным преобразователем - Google Patents

Устройство дл раздельного управлени реверсивным вентильным преобразователем Download PDF

Info

Publication number
SU1410236A1
SU1410236A1 SU864084186A SU4084186A SU1410236A1 SU 1410236 A1 SU1410236 A1 SU 1410236A1 SU 864084186 A SU864084186 A SU 864084186A SU 4084186 A SU4084186 A SU 4084186A SU 1410236 A1 SU1410236 A1 SU 1410236A1
Authority
SU
USSR - Soviet Union
Prior art keywords
output
inputs
input
counter
elements
Prior art date
Application number
SU864084186A
Other languages
English (en)
Inventor
Георгий Георгиевич Жемеров
Юрий Николаевич Караев
Тамилла Владимировна Каменецкая
Original Assignee
Научно-Исследовательский Электротехнический Институт Производственного Объединения "Хэмз"
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Научно-Исследовательский Электротехнический Институт Производственного Объединения "Хэмз" filed Critical Научно-Исследовательский Электротехнический Институт Производственного Объединения "Хэмз"
Priority to SU864084186A priority Critical patent/SU1410236A1/ru
Application granted granted Critical
Publication of SU1410236A1 publication Critical patent/SU1410236A1/ru

Links

Landscapes

  • Inverter Devices (AREA)

Abstract

Изобретение относитс  к электротехнике , а именно к преобразовательной технике, и может быть использовано в реверсивных преобразовател х посто нного тока, переменного тока с непосредственной св зью и в автономных инверторах.. Цель изобретени  - расширение функциональных возможностей и повышение надежности. Поставленна  цель достигаетс  за счет того, что в устройство введены элемент задержки 16 и элемент ИЛИ 5, причем на вход элемента 16 подключен выход блока 15 вьщелени  пауз, а выход элемента 16 подключен к одному из входов элемента ИЛИ 5, на другой вход которого подключен выход двухразр дного счетчика 2 импульсов, причем счетчик 2 состоит из двух 1К-триггеров 3 и 4. Введение указанных элементов повышает надежность работы устройства, расшир ет функциональные возможности, т.к. повышает быстродействие в динамических режимах. В статических режимах сигнал на переключение формируетс  счётчиком 2, а в динамических - выходным сигналом элемента 16 задержки после паузы. Выполнение счетчика 2 в виде двух триггеров 3 и 4 упрощает счетчик 2 к все устройство в целом, что также повышает надежность его работы . 2 ил. « (Л с ю 00 tjffue.f

Description

I Изобретение относитс  к электро- т|ехнике, а именно, к преобразователь ь|ой технике, и может найти примене- 1|1ие в реверсивных преобразовател х Досто нного тока, переменного тока 4 непосредственной св зью и автоном- ых инверторах.
Цель изобретени  - расширение |ункциональных возможностей и повы- ение надежности.
На фиг. 1 представлена схема уст- ойства дл  раздельного управлени  ентильным преобразователем; на с1иг. 2 - диаграммы, по сн ющие ра- оту устройства.
Устройство состоит из блока 1 борки импульсов, счетчик 2 двух пер ых импульсов после переключени , ключающего первый, триггер счетчика , второй триггер счетчика 4, элемен а ИЛИ 5, первого элемента И 6, вто- ого элемента И 7, третьего элемен- а И 8, четвертого 9 элемента И 9, огического переключающего блока 10, бразованного входным триггером ШУ 11, первьм и вторым элементами адержки 12 и 13, выходным триггером 4, блока 15 выделени  пауз, третье- о элемента 16 задержки, датчика 17 апирани  мостов, выходных элементов
18 и 19, блока 20 импульсно-фазо- ого управлени . Схема устройства вы олнена на стандартных элементах.
Устройство работает следующим об- Ьазом.
На фиг. 2 qпоказаны опорные напр  ) кени  системы импульсно-фазового Управлени . Предположим,.что восход щие ветви синусоид  вл ютс  опорными нaпp жeни lvш Дл  группы Вперед, а нисход щие - дл  группы Назад. На фиг. 2S, показаны импульсы на выходе Яблока сборки импульсов при работе преобразовател  в режиме переключе- НИИ. Импульсы группы Вперед показаны со штриховкой внутри импульса. На фиг. 28. показан сигнал на выходе первого триггера счетчика импульсов. На фиг. 2-1, показан сигнал на выходе второго триггера счетчика импульсов. На фиг. 2. показан сигнал на выходе датчика запирани  мостов. Логическа  1 соответствует открытому состо нию тиристоров или наличию тока в нагрузке преобразовател . На фиг. 2S показан сигнал Вперед на выходе элемента И 18 при посто нном сигнале управлени . Логическа  1 соответ
5
0 5
5
Q
0
ствует работе группы Вперед : О - пауза между работой групп и времени работы группы Назад., На фиг. 2it показан сигнал Назад на выходе элемента И 12 при посто нном сигнале управлени . На фиг, 2 показан сигнал на выходе третьего элемента 16 задержки. Задержка отсчитываетс  от момента начала работы группы. На фиг. 2и,к показаны сигналы Вперед и Назад на выходах элементов 18 и 19 при измен ющемс  сигнале управлени . На фиг. 2л показан выходной сигнал элемента ИЛИ 5, где происходит логическое сложение сигналов с выхода счетчика и выходного сигнала элемента 16 задержки. На фиг. 2w показан сигнал блока выделени  пауз.
Сигнал логической 2 со штриховкой соответствует работе группы Вперед, сигнал О соответствует паузам, сигнал логической 1 без штриховки соответствует работе группы Назад. I
Предположим, что тиристорный преобразователь работает на противо-ЭДС в -зоне прерывистого тока.Логический ; переключающий блок работает в функции импульсов блока фазового управлени  по следующему алгоритму: после прохождени  двух первых импульсов во вновь включенной группе, формируетс  сигнал на выключение этой группы и включение другой. Этот сигнал может реализоватьс  в случае отсутстви  тока в нагрузке, т.е. когда все тиристоры работающей группы заперты. Блок 20 организован таким образом, что первый импульс возникает безынерционно в момент окончани  паузы и включени  группы в работу. Пусть в момент времени t, включилась в работу группа Вперед. В этой группе проход т два импульса в моменты t и tj. По спаду первого импульса переключаетс  первый триггер счетчика, по спаду второго - второй. В момент переключени  второго триггера счетчика t , возникает сигнал реверса на выходе элемента ИЛИ 5. Однако этот сигнал ре.ализуетс  только в момент времени tj, так как до этого момента сигнал датчика запирани  мостов запрещает прохождение сигнала реверса в логический переключающий блок 10. В момент tj начинаетс  отсчет паузы, в момент t пауза оканчиваетс , включаетс  группа Назад и вы31
даетс  первый импульс в группе Назад . В момент tj проходит второй импульс в группе Назад, и по его окончанию переключаетс  второй триггер счетчика, создающий сигнал реверса . Как видно из фиг. 2а, импульсы в группе Назад выдаютс  в районе 180 эл, град, и не создают тока, поэтому выходной сигнал датчика запирани  мостов не преп тствует переключению групп в момент по влени  сигнала реверса.
Элемент 16 задержки отсчитывает врем  от момента включени  группы в работу, равное или большее интервала между импульсами в сигнале блока сборки импульсов при посто нном уп .равлении: t задержки --- , где га mf .
фазность преобразовател .
На интервале работы группы Вперед элемент задержки успевает сработать (фиг. 2j-), однако сигнал на его выходе по вл етс  позже сигнала на выходе счетчика.
На интервале работы группы Назад сигнал на выходе элемента 16 задержки не успевает по витьс , так как врем  работы группы меньше времени задержки. Отсюда следует, что при неизменном сигнале управлени  сигнал реверса поступает с выхода счетчика.
В момент tj включаетс  группа Вперед, а сигнал управлени  начинает измен тьс . Второй импульс в этой группе возник бы в момент- времени tj, и по окончанию этогр импульса на выходе счетчика возник бы сигнал реверса . После отсчета паузы включалась бы группа Назад, и импульс в ней возник бы в момент времени tg ,с углом управлени  oi 30 эл.град. Это приводит к аварийному броску тока в группе Назад.
В предлагаемом устройстве в момен времени t по вл етс  сигнал реверса на выходе элемента 16 задержки и, так как датчик запирани  мостов разрешает , начинаетс  переключение групп. После отсчета паузы в момент tg включаетс  группа Назад с углом о, 120 зл.град. что не приводит к по влению ударного тока.
0236

Claims (1)

  1. Формула изобретени 
    Устройство дл  раздельного упг. нн . лени  реверсивным вентильньм преобс разователем, содержащее блок сборки импульсов, выход которого соединен с входом двухразр дного счетчика импул; сов, первый, второй, третий и четвер- тьш элементы И, причем выходы перво0 го и второго элементов И соединены с первыми входами третьего и четвертого элементов И, вторые входы которых соединены с.выходом датчика запирани  мостов, а выходы - с первым
    5 и вторым входами входного триггер;; логического переключающего блока, содержащего также первый и второй элементы задержки, входы которых соединены с первым и вторым выходами
    0 входного триггера соответственно, а выходы подключены к первому и второму входам выходного триггера логического переключающего блока и к первому и второму входам блока вьщелени 
    5 пауз, выход которого соединен с входом сброса двухразр дного счетчика , импульсов, первый и второй выходы
    выходного триггера логического пере- ключающего блока соединены с первыми
    0 входами второго и первого элементов И соответственно и с первыми входами п того и шестого элементов И COOTBCI- ственно, к вторым входам которых подключены соответственно первый и второй выходы входного триггера логического переключающего блока, выходы п того и шестого элементов И  вл ютс  входами устройства, отличающеес  тем, что, с целью рас-,- ширени  функциональных возможностей и повышени  надежности, введены третий элемент задержки и элемент ИЛИ, причем вход третьего элемента задержки соединен с выходом блока выделени  пауз, а выход - с первым входом
    элемента ШШ, второй вход которого соединен с выходом двухразр дного счетчика импульсов, выполненного в виде первого и второго 1К-триггеров, счетные входы которых соединены с вы0 ходом блока сборки импульсов, инверсный выход первого 1К-триггера подключен к I- и К-входам второго триггера, пр мой выход которого соединен с I- и К-входами первого триггера и вто5 рым входом элемента ИЛИ, выход кото- рого подключен к вторым входам первого и второго элементов И.
    5
    0
    и on, BfT.
    Uoft, ffS
    Л
    Uynp
SU864084186A 1986-07-02 1986-07-02 Устройство дл раздельного управлени реверсивным вентильным преобразователем SU1410236A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU864084186A SU1410236A1 (ru) 1986-07-02 1986-07-02 Устройство дл раздельного управлени реверсивным вентильным преобразователем

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU864084186A SU1410236A1 (ru) 1986-07-02 1986-07-02 Устройство дл раздельного управлени реверсивным вентильным преобразователем

Publications (1)

Publication Number Publication Date
SU1410236A1 true SU1410236A1 (ru) 1988-07-15

Family

ID=21243887

Family Applications (1)

Application Number Title Priority Date Filing Date
SU864084186A SU1410236A1 (ru) 1986-07-02 1986-07-02 Устройство дл раздельного управлени реверсивным вентильным преобразователем

Country Status (1)

Country Link
SU (1) SU1410236A1 (ru)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
Авторское свидетельство СССР 235174, кл. Н 02 Р 13/16, 1970. Авторское свидетельство СССР № 692059, кл. Н 02 М 7/00, 1979. *

Similar Documents

Publication Publication Date Title
US3515997A (en) Circuit serving for detecting the synchronism between two frequencies
SU1410236A1 (ru) Устройство дл раздельного управлени реверсивным вентильным преобразователем
SU612384A2 (ru) Реверсивный управл емый выпр митель
SU1411952A1 (ru) Умножитель частоты следовани импульсов
SU1702374A1 (ru) Устройство дл контрол последовательности импульсов
SU674622A2 (ru) Коммутатор
SU1483630A1 (ru) Умножитель частоты следовани импульсов
SU1501211A1 (ru) Устройство дл контрол исправности системы управлени многофазным тиристорным преобразователем
SU474762A1 (ru) Фазоуказатель
SU372631A1 (ru) Устройство для стабилизации скорости электродвигателя постоянного тока
SU1200389A1 (ru) Устройство дня выделения одиночного импульса
SU1385120A2 (ru) Устройство формировани резервированного сигнала времени
SU508896A1 (ru) Импульсно-фазовый детектор
SU1309286A2 (ru) Устройство дл контрол импульсов
SU478441A1 (ru) Быстродействующий логический элемент или-и-не
RU2090971C1 (ru) Устройство для выделения первого импульса из серии
SU1072235A1 (ru) Одноканальное устройство дл управлени вентильным преобразователем
SU1750046A1 (ru) Транзисторный ключ с защитой от перегрузок по току
SU1108548A1 (ru) Устройство дл защиты электроустановки от неправильного чередовани фаз
RU1208995C (ru) Устройство для управления тиристорным преобразователем
SU449441A1 (ru) Селектор импульсов по длительнос и
SU1112502A2 (ru) Устройство дл контрол состо ни вентилей управл емого преобразовател
SU1444708A1 (ru) Устройство дл регулировани скорости электродвигател
SU1215170A1 (ru) Устройство фазово-импульсной модул ции
SU955505A1 (ru) Устройство дл раздельного управлени реверсивным вентильным преобразователем