SU1698948A1 - Цифровой синтезатор частоты - Google Patents

Цифровой синтезатор частоты Download PDF

Info

Publication number
SU1698948A1
SU1698948A1 SU904786131A SU4786131A SU1698948A1 SU 1698948 A1 SU1698948 A1 SU 1698948A1 SU 904786131 A SU904786131 A SU 904786131A SU 4786131 A SU4786131 A SU 4786131A SU 1698948 A1 SU1698948 A1 SU 1698948A1
Authority
SU
USSR - Soviet Union
Prior art keywords
output
input
frequency synthesizer
digital frequency
exclusive
Prior art date
Application number
SU904786131A
Other languages
English (en)
Inventor
Андрей Николаевич Бондарев
Марк Исаакович Жодзишский
Геннадий Борисович Крапчин
Владимир Иосифович Симашко
Original Assignee
Предприятие П/Я В-8751
Московский авиационный институт им.С.Орджоникидзе
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я В-8751, Московский авиационный институт им.С.Орджоникидзе filed Critical Предприятие П/Я В-8751
Priority to SU904786131A priority Critical patent/SU1698948A1/ru
Application granted granted Critical
Publication of SU1698948A1 publication Critical patent/SU1698948A1/ru

Links

Landscapes

  • Manipulation Of Pulses (AREA)

Abstract

Изобретение относитс  к радиотехнике. Цель изобретени  - расширение диапазона выходных частот при сохранении шага перестройки и фазовой стабильности выходных колебаний. Цифровой синтезатор частоты содержит накопительный сумматор 1, D- триггер 2, элемент 3 задержки, элемент ИСКЛЮЧАЮЩЕЕ ИЛИ 4, делитель 5 частоты. Импульсна  последовательность на тактовом входе D-триггера 2 тактирует неравномерную последовательность импульсов с выхода накопительного сумматора 1. При каждых двух сменах логического сигнала на первом входе элемента ИСКЛЮЧАЮЩЕЕ ИЛИ 4 количество импульсов на его выходе уменьшаетс  на один по сравнению с импульсной последовательностью, поступающей на его второй вход. Частота следовани  импульсов на выходах D-триггера 2 и элемента ИСКЛЮЧАЮЩЕЕ ИЛИ 4 пропорциональна коду на кодовом входе цифрового синтезатора частоты. 2 ил. (Л С

Description

пппппппппппппшшш
пппппппппппшж
шшшшйшшЬмш
фаг. 2.

Claims (1)

  1. Формула изобретения
    Цифровой синтезатор частоты, содержащий делитель частоты и накопительный сумматор, кодовый и тактовый входы которого являются соответственно кодовым и первым тактовым входами цифрового синтезатора частоты, отличающийся тем, что, с целью расширения диапазона выходных частот при сохранении шага перестройки и фазовой стабильности выходных колебаний, между выходом накопительного сумматора и входом делителя частоты введены последовательно соединенные Dтриггер и элемент ИСКЛЮЧАЮЩЕЕ ИЛИ, а также введен элемент задержки, выход которого подключен к второму входу элемента
    ИСКЛЮЧАЮЩЕЕ ИЛИ, а вход элемента задержки соединен с тактовым входом D-триг гера и является вторым тактовым входом цифрового синтезатора частоты.
    ΊΠΠΠΠΠΠΠ мви 1 1 1 * 1 1 1 1 1 1 П П il П 1 ' 11 | 1 н Lj Lj 1 j 1 лплнишА
    фиг. Z
SU904786131A 1990-01-25 1990-01-25 Цифровой синтезатор частоты SU1698948A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU904786131A SU1698948A1 (ru) 1990-01-25 1990-01-25 Цифровой синтезатор частоты

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU904786131A SU1698948A1 (ru) 1990-01-25 1990-01-25 Цифровой синтезатор частоты

Publications (1)

Publication Number Publication Date
SU1698948A1 true SU1698948A1 (ru) 1991-12-15

Family

ID=21493448

Family Applications (1)

Application Number Title Priority Date Filing Date
SU904786131A SU1698948A1 (ru) 1990-01-25 1990-01-25 Цифровой синтезатор частоты

Country Status (1)

Country Link
SU (1) SU1698948A1 (ru)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
Алехин В.Г. и др. Радиопередающие устройства. Синтезаторы частоты: конспект лекций. Изд-во Московского энергетического института, 1978, с. 32-36. Цифровые системы фазовой синхронизации/Под ред. М.И. Жодзинского. М.: Со ветское радио, 1980, с. 51. *

Similar Documents

Publication Publication Date Title
KR0162640B1 (ko) 시간축 발생기 회로와 동일 주파수의 2개의 기준 신호 발생방법
US4380742A (en) Frequency/phase locked loop circuit using digitally controlled oscillator
EP0566375B1 (en) Controlled oscillator
DK0521859T3 (da) Faselåssløjfe-frekvenssyntheziser med hård begrænser drevet af en direkte digital synthesizer
JP3082860B2 (ja) 音声/データ通信システム用分数分周合成器
US4564953A (en) Programmable timing system
US4835491A (en) Clock signal generation
KR910017776A (ko) 위상동기회로
SE9502329L (sv) N-fraktionell frekvenssyntes med residualfelsrättning och förfarande därav
KR910002118A (ko) 디글리처(deglicher)를 지닌 높은 해상도용 표본 클록 발생기
KR890009098A (ko) 전압제어발진회로
EP0563945A1 (en) Phase locked loop
US5111150A (en) Precision phase shift system
FI900303A0 (fi) Interpolerande pll- frekvenssyntetiserare.
KR960036338A (ko) 가변 분주비를 설정하는 장치 및 방법과 이를 활용한 장치
SU1698948A1 (ru) Цифровой синтезатор частоты
JP2885287B2 (ja) 周波数シンセサイザ
US3777277A (en) Discrete step frequency sweep
US3721904A (en) Frequency divider
KR920003771A (ko) 음성 합성기 튜너용 위상 고정 루프 장치 및 디지탈형 위상 비교기
JPH1198007A (ja) 分周回路
US3946321A (en) Digital encoder
KR950007297A (ko) 위상 동기 루프 및 동작 방법
SU1078580A1 (ru) Устройство дл генерации высокочастотного сигнала
US4980655A (en) D type flip-flop oscillator