SU1679496A1 - Устройство дл сопр жени ЭВМ с каналами св зи - Google Patents

Устройство дл сопр жени ЭВМ с каналами св зи Download PDF

Info

Publication number
SU1679496A1
SU1679496A1 SU894737232A SU4737232A SU1679496A1 SU 1679496 A1 SU1679496 A1 SU 1679496A1 SU 894737232 A SU894737232 A SU 894737232A SU 4737232 A SU4737232 A SU 4737232A SU 1679496 A1 SU1679496 A1 SU 1679496A1
Authority
SU
USSR - Soviet Union
Prior art keywords
input
output
information
inputs
group
Prior art date
Application number
SU894737232A
Other languages
English (en)
Inventor
Сергей Сергеевич Игнатьев
Original Assignee
Предприятие П/Я А-1001
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я А-1001 filed Critical Предприятие П/Я А-1001
Priority to SU894737232A priority Critical patent/SU1679496A1/ru
Application granted granted Critical
Publication of SU1679496A1 publication Critical patent/SU1679496A1/ru

Links

Landscapes

  • Communication Control (AREA)

Abstract

Изобретение относитс  к вычислительной технике, в частности к устройствам ввода-вывода информации, и может быть использовано дл  приема информации в последовательном коде и преобразовани  его в параллельный, удобный дл  ввода в ЭВМ, а также дл  преобразовани  машинных слов в последовательный код с дальнейшей выдачей его в канал св зи. Целью изобретени   вл етс  повышение достоверности передаваемой и принимаемой информации за счет обеспечени  синхронизации процесса обмена информацией с каналом св зи. Устройство содержит блок управлени , регистр , счетчик, дешифратор, одновибратор, группу элементов И. 1 з.п. ф-лы, 2 ил.

Description

Изобретение относитс  к вычислительной технике, в частности к устройствам ввода-вывода информации, и может быть использовано дл  приема информации в последовательном коде и преобразовани  его в параллельный, удобный дл  ввода в ЭВМ, а также дл  преобразовани  машинных слов в последовательный код с последующей выдачей его в канал св зи.
Целью изобретени   вл етс  повышение достоверности передаваемой и принимаемой информации за счет обеспечени  синхронизации процесса обмена информацией с каналом св зи.
На фиг. 1 представлена функциональна  схема устройства; на фиг. 2 - схема блока управлени .
Устройство содержит блок 1 управлени , регистр 2, счетчик 3, дешифратор 4, одновибратор 5, группу элементов И 6. На фиг, 1 обозначены входы 7-13 и выходы 14-16 устройства; входы 17-19, выход 20, вход 21, выход 22, вход 23, выход 24 блока управлени ; вход 25 и выходы 26 и 27 устройства .
Блок управлени  (фиг 2) содержит триггер 28, элемент И 29, делитель 30 частоты, генератор31 импульсов, элементы И 32 и 33, триггер 34, узел 35 синхронизации и триггер 36.
Устройство работает следующим образом .
В устройстве предусмотрены два режима работы: вывод-прием информации параллельным кодом из ЭВМ и выдача ее последовательным кодом в канал св зи; ввод - прием информации последовательным кодом из канала св зи и передача ее параллельным кодом в ЭВМ.
Наличие на выходе 27 устройства сигнала низкого уровн  означает дл  канала св зи режим Ввод, устройства, т.е. под синхроимпульсы, выдаваемые с выхода 26 устройства, необходимо выдавать в устройство информацию последовательным кодом на вход 13 устройства. Наличие на выходе 27 устройства сигнала высокого уровн  означает дл  канала св зи режим Вывод устройства , т.е под синхроимпульсы, выдаваемые с выхода 26 устройства, в канал
О
VI о
Јь
ю
Оч
св зи поступает информаци  последовательным кодом с выхода 14 устройства. Инициатором обмена  вл етс  ЭВМ.
В режим Ввод устройство переходит по положительному перепаду сигнала Выбор режима, поступающему с входа 8 устройства на вход 18 блока 1 управлени  при наличии сигнала Ввод на входе 9 устройства , поступающего далее на вход 19 блока 1 управлени . При этом на выходе 24 блока 1 формируетс  запрещающий потенциал, который с выхода 27 устройства поступает в канал св зи и запрещает прием информации последовательным кодом с выхода 14 устройства. При по влении на входе 25 устройства и на входе 23 блока 1 управлени  синхроимпульса из канала св зи последний начинает вырабатывать тактовые импульсы с выхода 20 дл  подсчета количества введенных битов информации в счетчик 3 и на выход 26 устройства дл  синхронизации в канал св зи информации, поступающей на вход 13 устройства, а с выхода 22 дл  синхронизации занесени  и сдвига вводимой информации в регистр 2. После подсчета определенного количества битов информации , определ емого разр дностью регистра 2, дешифратор 4 формирует сигнал окончани  счета, который, пройд  через одновиб- ратор 5, запрещает блоку 1 управлени  дальнейшее формирование тактовых импульсов и устанавливает счетчик 3 в исходное состо ние. Одновременно сигнал с выхода одновибратора 5 через выход 16 устройства извещает ЭВМ об окончании ввода информации из канала св зи. При этом в регистре 2 сдвига находитс  поступивша  в устройство информаци , преобразованна  из последовательного кода в параллельный.
Прием информации из устройства в ЭВМ производитс  по сигналу Чтение, поступающему из ЭВМ на вход 12 устройства. При этом введенна  информаци  из регистра 2 через группу элементов И 6 передаетс  на выходы 15устройства и поступает в ЭВМ.
В режим Вывод устройство переходит по положительному перепаду сигнала Выбор режима с входа 8 устройства при отсутствии сигнала Ввод на входе 9 устройства. При этом на выходе 24 блока 1 управлени  формируетс  разрешающий потенциал, свидетельствующий о том, что синхронно с синхроимпульсами с выхода 26 устройства с выхода 14 выдаетс  информаци  в канал св зи последовательным кодом. Вводима  информаци  заноситс  в регистр 2 с входов 11 устройства по сигналу Запись, поступающему на вход 10 из ЭВМ.
После занесени  в регистр 2 вводимой информации ЭВМ выдает сигнал Запуск,
поступающий на вход 7 устройства. Сигнал Запуск поступает через вход 17 в блок 1 управлени , который начинает вырабатывать тактовые импульсы на выходах 20 и 22,
назначение которых такое же, как в режиме Ввод.
После подсчета определенного количества тактовых импульсов счетчиком 3, дешифратор 4 вырабатывает сигнал
0 окончани  подсчета, который, пройд  через одновибратор 5, устанавливает счетчик 3 в исходное состо ние, запрещает блоку 1 управлени  выработку тактовых импульсов и извещает ЭВМ об окончании вывода инфор5 мации в канал св зи.
Блок 1 управлени  работает следующим образом.
Триггер 34 предназначен дл  выбора режима работы и управл етс  сигналом
0 Выбор режима, поступающим ца вход 18 блока 1 управлени . При наличии на входе 19 сигнала Ввод триггер 34 устанавливаетс  в состо ние Ввод, а при отсутствии на входе 19 сигнала Ввод - состо ние Вы5 вод.
В состо нии Ввод на единичном выходе триггера 34 по вл етс  разрешающий сигнал, который открывает элемент И 33, переводит узел 35 синхронизации в состо 0 ние Ввод.
Одновременно на нулевом выходе триггера 34 формируетс  запрещающий сигнал, который закрывает элемент И 29 и поступа5 ет на выход 24 блока 1 управлени ,
При поступлении через вход 23 в блок 1 синхроимпульса на выходе элемента И 33 формируетс  сигнал, устанавливающий триггер 28 в единичное состо ние. С выхода
0 триггера 28 сигнал поступает на информационный вход триггера 36, который записываетс  по заднему фронту импульса частоты с генератора 31 импульсов. После установки триггера 36 в единичное состо ние с его
5 выхода разрешающий потенциал поступает на элемент И 32, который начинает пропускать на выход тактовые импульсы с выхода генератора 31 импульсов.
С выхода элемента И 32 тактовые им0 пульсы поступают на вход делител  30 частоты , предназначенного дл  уменьшени  частоты входных импульсов, до частоты передачи и приема информации из канала св зи . Изменением коэффициента делени 
5 делител  30 частоты можно измен ть скорость обмена информацией устройства по каналам св зи.
С выхода делител  30 частоты тактовые импульсы поступают на выход 20 блока 1 и на выход узла 35 синхронизации, который в режиме Ввод инвертирует входные импульсы , а в режиме Вывод пропускает их без изменений. С выхода узла 35 синхронизации тактовые импульсы поступают на выход 22 блока 1.
После окончани  приема информации из канала св зи на вход 21 блока 1 поступает сигнал, устанавливающий триггеры 28 и 36 в нулевое состо ние. Запрещающий сигнал с выходатриггера 36 закрывает элемент И 32, запреща  прохождение тактовых импульсов от генератора 31 импульсов на делитель 30 частоты и выходы 20 и 22 блока 1 управлени .
В режиме Вывод разрешающий сигнал с нулевого выхода триггера 34 открывает элемент И 29, переводит узел 35 синхронизации в состо ние Вывод и поступает на выход 24 блока 1, а запрещающий сигнал с единичного выхода триггера 34 закрывает элемент И 33.
При поступлении на вход 17 блока 1 сигнала Запуск на выходе элемента И 29 вырабатываетс  сигнал, устанавливающий триггер 28 в единичное состо ние.
Дальнейша  работа блока 1 управлени  аналогична режиму Ввод, за исключением того, что узел 35 синхронизации не инвертирует входные синхроимпульсы,
Таким образом, устройство осуществл ет прием и выдачу информации без искажений и исключает возможность ее потери за счет выведени  в канал св зи синхроимпульсов дл  информации и за счет введени  дополнительного выхода Разрешение считывани , что позвол ет прив зывать информацию канала св зи к синхроимпульсам как в режиме Ввод, так и в режиме Вывод . Кроме того, введение дешифратора позвол ет оперативно настраивать устройство на обмен любым количеством битов информации.

Claims (2)

1. Устройство дл  сопр жени  ЭВМ с каналами св зи, содержащее блок управлени , регистр, счетчик, одновибратор, группу элементов И, причем первый, второй и третий входы логического услови  блока управлени   вл ютс  входами устройства дл  подключени  соответственно к выходам запуска , выбора режима и ввода ЭВМ, группа информационных входов и вход записи регистра образуют группу входов и  вл етс  входом устройства дл  подключени  соответственно к группе информационных выходов и к выходу записи ЭВМ, первые входы элементов И группы объединены и  вл ютс  входами устройства дл  подключени  к выходу чтени  ЭВМ, выходы элементов И группы образуют группу выходов устройства дл  подключени  к группе информационных входов ЭВМ, выход одновиЬрлторп соединен с установочными входами счетчпкл блока управлени  и  вл етс  выходом уст ройства дл  подключени  к входу готовно- 5 сти ЭВМ, при этом вторые входы элементов И группы соединены с группой информационных выходов регистра, тактовый вход которого соединен с первым выходом блока управлени , отличающеес  тем, что.
0 с целью повышени  достоверности передаваемой и принимаемой информации за счет обеспечени  синхронизации процесса обмена информацией с каналом св зи, в устройство введен дешифратор, причем
5 синхровход, ёторой выход, синхровыход блока управлени   вл ютс  входом и выходами устройства дл  подключени  соответственно к синхровыходу. к входу разрешени  считывани  и к синхровходу ка0 нала св зи, информационный вход и старший разр д группы информационных выходов регистра  вл ютс  входом и выходом устройства дл  подключени  соответственно к информационному выходу и
5 информационному входу канала св зи, при этом синхровыход блока управлени  соединен со счетным входом счетчика, группа выходов которого соединена с группой информационных входов дешифратора, вы0 ход которого соединен с входом запуска од- новибратора.
2. Устройство поп. 1, отличаю щее- с   тем, что блок управлени  содержит генератор импульсов, три триггера, три эле5 мента И, делитель частоты, узел синхронизации, причем первый вход первого элемента И, синхровход и информационный вход первого триггера  вл ютс  соответственно первым, вторым и третьим
0 входами логического услови  блока, первый вход второго элемента И  вл етс  синхров- ходом блока, выход делител  частоты соединен с синхровходом узла синхронизации и  вл етс  синхровходом блока, выход узла
5 синхронизации  вл етс  первым выходом блока, нулевой выход первого триггера соединен с вторым входом первого элемента И, с первым входом режима работы узла синхронизации и  вл етс  вторым выходом бло0 ка, вход сброса второго триггера соединен с входом сброса третьего триггера и  вл етс  установочным входом блока, при этом в блоке управлени  синхровыход генератора импульсов соединен с синхровходом треть5 его триггера и с первым входом третьего элемента И, выход и второй вход которого соединены соответственно с синхровходом делител  частоты и с единичным выходом третьего триггера, информационный вход которого соединен с единичным выходом
второго триггера, первый и второй установочные входы которого соединены соответственно с выходом первого элемента И и с выходом второго элемента И, второй вход
которого соединен с единичным выходом первого триггера и вторым входом режима работы узла синхронизации
фиг./
SU894737232A 1989-09-12 1989-09-12 Устройство дл сопр жени ЭВМ с каналами св зи SU1679496A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU894737232A SU1679496A1 (ru) 1989-09-12 1989-09-12 Устройство дл сопр жени ЭВМ с каналами св зи

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU894737232A SU1679496A1 (ru) 1989-09-12 1989-09-12 Устройство дл сопр жени ЭВМ с каналами св зи

Publications (1)

Publication Number Publication Date
SU1679496A1 true SU1679496A1 (ru) 1991-09-23

Family

ID=21469678

Family Applications (1)

Application Number Title Priority Date Filing Date
SU894737232A SU1679496A1 (ru) 1989-09-12 1989-09-12 Устройство дл сопр жени ЭВМ с каналами св зи

Country Status (1)

Country Link
SU (1) SU1679496A1 (ru)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
Авторское свидетельство СССР № 549804, кл. G 06 F 13/00, 1976. Авторское свидетельство СССР № 1368884, кл. G 06 F 13/00,1988. *

Similar Documents

Publication Publication Date Title
US5550874A (en) Clock synchronizing circuit of data transmission system
SU1679496A1 (ru) Устройство дл сопр жени ЭВМ с каналами св зи
RU1798775C (ru) Устройство дл ввода-вывода информации
SU1368884A1 (ru) Устройство дл ввода-вывода информации
SU1633382A1 (ru) Устройство дл ввода информации
SU1693734A1 (ru) Устройство дл приема и передачи цифровой двоичной информации
SU1790035A1 (ru) Mhoгokahaльhaя цифpobaя cиctema cbязи
SU1732350A1 (ru) Устройство дл сопр жени ЭВМ с линией св зи
SU1176360A1 (ru) Устройство дл передачи и приема информации
SU1381523A2 (ru) Многоканальное устройство дл сопр жени источников информации с вычислительной машиной
SU1720164A1 (ru) Устройство дл последовательного обмена данными с квитированием
SU1242968A1 (ru) Буферное запоминающее устройство
SU1633494A1 (ru) Устройство дл декодировани фазоманипулированного кода
SU1510105A1 (ru) Устройство дл передачи и приема данных
RU2093952C1 (ru) Цифровая схема сравнения частот
SU1238088A1 (ru) Устройство дл сопр жени электронно-вычислительной машины с абонентом
SU1647923A1 (ru) Селектор кадровых синхроимпульсов
SU1273994A1 (ru) Устройство дл контрол ошибок магнитной записи-воспроизведени цифровой информации
SU1381512A1 (ru) Логический анализатор
SU1072035A1 (ru) Устройство дл обмена информацией
SU970459A1 (ru) Устройство дл контрол записи информации в накопитель с подвижным носителем
SU1352475A1 (ru) Трехканальное устройство дл управлени синхронизацией микропроцессорной системы
SU1298759A1 (ru) Устройство дл ввода-вывода информации
SU1095220A1 (ru) Устройство дл передачи и приема дискретных сообщений
SU1325492A1 (ru) Устройство дл сопр жени ЭВМ с линией св зи