SU1656521A1 - Multifunctional logical module - Google Patents

Multifunctional logical module Download PDF

Info

Publication number
SU1656521A1
SU1656521A1 SU894634217A SU4634217A SU1656521A1 SU 1656521 A1 SU1656521 A1 SU 1656521A1 SU 894634217 A SU894634217 A SU 894634217A SU 4634217 A SU4634217 A SU 4634217A SU 1656521 A1 SU1656521 A1 SU 1656521A1
Authority
SU
USSR - Soviet Union
Prior art keywords
input
module
output
equality
variables
Prior art date
Application number
SU894634217A
Other languages
Russian (ru)
Inventor
Николай Алексеевич Егоров
Алексей Петрович Криницкий
Николай Иванович Антонов
Леонид Болеславович Авгуль
Original Assignee
Минское Высшее Инженерное Зенитное Ракетное Училище Противовоздушной Обороны
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Минское Высшее Инженерное Зенитное Ракетное Училище Противовоздушной Обороны filed Critical Минское Высшее Инженерное Зенитное Ракетное Училище Противовоздушной Обороны
Priority to SU894634217A priority Critical patent/SU1656521A1/en
Application granted granted Critical
Publication of SU1656521A1 publication Critical patent/SU1656521A1/en

Links

Landscapes

  • Logic Circuits (AREA)

Abstract

Изобретение относитс  к вычислительной технике Цель изобретени  - расширение функциональных возможностей за счет реализации бесповторных логических функций трех переменных Это достигаетс  тем, что многофункциональный логический модуль содержит элементы РАВНОЗНАЧНОСТЬ 1-4, информационные входы 5, 6, 7, настроенные входы 8, 9 и выход 10. На информационные входы 5, 6 и 7 подаютс  двоичные переменные, на настроечные входы В и 9 - сигналы настройки. На выходе 10 реализуетс  некотора  бесповторна  логическа  функци  трех переменных. 1 ил., 1 табл.The invention relates to computing. The purpose of the invention is to expand the functionality by implementing non-repetitive logic functions of three variables. This is achieved by the fact that the multifunctional logic module contains the elements UNIFORM 1-4, information inputs 5, 6, 7, configured inputs 8, 9 and output 10 Binary variables are fed to information inputs 5, 6, and 7, tuning signals B, and 9 to tuning inputs. At output 10, some non-repetitive logic function of three variables is implemented. 1 ill., 1 tab.

Description

Изобретение относитс  к вычислительной технике и предназначено дл  реализации бесповторных логических функций трех переменных.The invention relates to computing and is intended to implement the non-repetitive logic functions of three variables.

Цель изобретени  - расширение функциональных возможностей за счет реализации бесповторных логических функций трех переменных.The purpose of the invention is to expand the functionality by implementing non-repetitive logical functions of three variables.

На чертеже представлена схема многофункционального логического модул .The drawing shows a diagram of the multifunctional logic module.

Модуль содержит четвертый 1, второй 2, третий 3, первый 4 элементы РАВНОЗНАЧНОСТЬ , первый, второй, третий 5, 6, 7 информационные вход, первый 8 и второй 9 настроечные входы, выход 10.The module contains the fourth 1, second 2, third 3, first 4 elements UNIVERSAL, first, second, third 5, 6, 7 informational inputs, first 8 and second 9 configuration inputs, output 10.

Модуль работает следующим образом.The module works as follows.

На информационные входы 5, 6 и 7 подаютс  двоичные переменные xi, X2 хз соответственно , на настроечные входы 8 и 9 - сигналы настройки Ui и 1)2 соответственно, значени  которых принадлежат множеству {0. 1}. На выходе 10 реализуетс  некотора  бесповоротна  логическа  функци  трех переменных F (xi, X2, хз), определ ема  парой (Ui, U2).Binary variables xi, X2 xs, respectively, are fed to informational inputs 5, 6, and 7, respectively; tuning inputs 8 and 9 are the tuning signals Ui and 1) 2, respectively, whose values belong to the set {0. one}. At output 10, some irreversible logical function of the three variables F (xi, X2, xs), defined by the pair (Ui, U2), is implemented.

Первообразна  модул  имеет вид F(xi,x2,X3, Ui, U2) R(Ui R(Ui хз, R(U2. R(U2.x2.xi)))).(1)The primitive module has the form F (xi, x2, X3, Ui, U2) R (Ui R (Ui xs, R (U2. R (U2.x2.xi)))). (1)

Claims (1)

где R(.) - функци  равнозначности. Реализуемые модулем согласно (типовые бесповторные логические функции трех переменных приведены в таблице. Формула изобретени  Многофункциональный логический модуль , содержащий первый и второй элементы РАВНОЗНАЧНОСТЬ, отличающийс  тем, что, с целью расширени  функциональных возможностей за счет реализации бесповторных логических функций трех переменных, он содержит третий и четвертый элементы РАВНОЗНАЧНОСТЬ, причем выход модул  соединен с выходом первого элемента РАВНОЗНАЧНОСТЬ, первый вход которого соединен с первым настроечным входом,модул  и с первым входом третьего элемента РАВНОЗНАЧНОСТЬ, второй входwhere R (.) is a function of equivalence. The module implements according to (typical non-repetitive logical functions of three variables are listed in the table. Claims the fourth is EQUALITY, and the output of the module is connected to the output of the first element EQUALITY, the first input of which is connected to the first tuning th input, the module and the first input of the third element EQUALITY, the second input ёyo О СПAbout SP оabout СПSP гоgo которого соединен с выходом второго элемента РАВНОЗНАЧНОСТЬ, первый вход которого соединен с вторым настроечным входом модул  и с первым входом четвертого элемента РАВНОЗНАЧНОСТЬ, выход которого соединен с вторым входом второго элемента РАВНОЗНАЧНОСТЬ, первый информационный вход модул  соединен с вторым входом четвертого элемента РАВНОЗНАЧНОСТЬ , третий вход которого соединен с вторым информационным входом модул , третий информационный вход модул  соединен с третьим входом третьего элемента РАВНОЗНАЧНОСТЬ, выход которого соединен с вторым входом первого элемента РАВНОЗНАЧНОСТЬ.which is connected to the output of the second EQUALITY element, the first input of which is connected to the second tuning input of the module and to the first input of the fourth EQUALITY element, the output of which is connected to the second input of the second EQUALITY element, the first information input of the module is connected to the second input of the fourth EQUALITY element, the third input of which connected to the second information input of the module, the third information input of the module is connected to the third input of the third element EQUALITY, the output of which is connected not with the second input of the first EQUITY element.
SU894634217A 1989-01-09 1989-01-09 Multifunctional logical module SU1656521A1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU894634217A SU1656521A1 (en) 1989-01-09 1989-01-09 Multifunctional logical module

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU894634217A SU1656521A1 (en) 1989-01-09 1989-01-09 Multifunctional logical module

Publications (1)

Publication Number Publication Date
SU1656521A1 true SU1656521A1 (en) 1991-06-15

Family

ID=21421351

Family Applications (1)

Application Number Title Priority Date Filing Date
SU894634217A SU1656521A1 (en) 1989-01-09 1989-01-09 Multifunctional logical module

Country Status (1)

Country Link
SU (1) SU1656521A1 (en)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
Авторское свидетельство СССР № 1396138, кл. G 06 F 7/00. 1986. Авторское свидетельство СССР № 1208549.кл. G 06 F 7/00, 1984. *

Similar Documents

Publication Publication Date Title
SU1656521A1 (en) Multifunctional logical module
SU1674105A1 (en) Multifunctional logical module
GB2085249A (en) Latch circuits
SU686146A1 (en) Multifunction logic element
SU1432503A2 (en) Modulo three adder
US3088668A (en) Binary adder employing minority logic
SU945861A1 (en) Multifunctional logic module
SU962917A1 (en) Universal logic module
SU1665368A1 (en) Multiplication logic module
SU451077A1 (en) Homogeneous structure element
GB1153267A (en) Filter Circuit
SU1424006A1 (en) Mulfunction logical module
SU1472896A1 (en) Multifunctional logic module
SU1179314A1 (en) Device for calculating values of symmetric boolean functions
SU1501034A1 (en) Multiple-function logical module
SU1767495A1 (en) Symmetric boolean function computer
GB1004542A (en) Seminconductor circuits
SU1156059A1 (en) Polyfunctional logic module
SU1478208A1 (en) Device for computing symmetric boolean functions
SU697993A1 (en) Multifunction logic module
SU1513441A1 (en) Multiple-function logic module
SU415807A1 (en) MULTIFUNCTIONAL LOGICAL MODULE
SU1193657A1 (en) Polyfunctional logic module
SU1397898A1 (en) Arithmetic/logical module
SU1689943A1 (en) The symmetrical boolean functions evaluator