SU962917A1 - Universal logic module - Google Patents
Universal logic module Download PDFInfo
- Publication number
- SU962917A1 SU962917A1 SU802999258A SU2999258A SU962917A1 SU 962917 A1 SU962917 A1 SU 962917A1 SU 802999258 A SU802999258 A SU 802999258A SU 2999258 A SU2999258 A SU 2999258A SU 962917 A1 SU962917 A1 SU 962917A1
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- logic module
- output
- equivalence
- universal logic
- elements
- Prior art date
Links
Landscapes
- Exhaust Gas After Treatment (AREA)
Description
Устройство относитс к автоматике и вычислительной технике и предназначено дл реализации всех логических функций трех переменных.The device relates to automation and computing technology and is intended to implement all the logical functions of three variables.
Известен многофункциональный логический модуль, реализующий различные функции двух и более переменных 1 .Known multifunctional logic module that implements the various functions of two or more variables 1.
Недостатком известного устройства вл етс высока сложность.A disadvantage of the known device is high complexity.
Наиболее близким к предлагаемому по технической сущности вл етс многофункциональный логический модуль, реализующий все логические функции трех переменных,.который содержит ; семь элементов равнозначности, два элемента И, один элемент ИЛИ и имеет три входа информации, семь управл кнцих входов и один выход 2.Closest to the proposed technical entity is a multifunctional logic module that implements all the logical functions of three variables, which contains; seven equivalence elements, two AND elements, one OR element and has three information inputs, seven control inputs and one output 2.
Недостатком его также вл етс высока сложность.Its disadvantage is also high complexity.
Цель изобретени - упрощение универсального логического модул .The purpose of the invention is to simplify the universal logic module.
Указанна цель достигаетс тем, что в универсальном Логическом модуле , содержащем элементы равнозначности и И, причем выход первого элемента равнозначности подключен к первому входу элемента И, входы первого элемента равнозначности подключены кThis goal is achieved by the fact that in a universal logic module containing elements of equivalence and AND, the output of the first element of equivalence is connected to the first input of the element AND, the inputs of the first element of equivalence are connected to
первому, второму и третьему управл ющим входам модул соответственно,вы ход элемента И подключен к первому входу второго элемента равнозначное-: ти, выход которого подключен к перво му входу третьего элемента равнозначности , выход которого подключен к первому входу четвертого элемента равнозначности, выход которого вл 10 етс выходом модул , вторые входы элемента И, второго, третьего и четвертого элементов равнозначности подключены к четвертому, п тому, шестому и седьмому управл ющим входам мо15 дул соответственно.the first, second and third control inputs of the module, respectively, the output of the element I is connected to the first input of the second element equivalent-: the output of which is connected to the first input of the third equivalence element, the output of which is connected to the first input of the fourth equivalent element whose output is 10, the output of the module, the second inputs of the AND element, the second, third and fourth equivalence elements are connected to the fourth, fifth, sixth and seventh control inputs, respectively.
На чертеже представлена схема униг версального логического модул .The drawing shows a diagram of a universal logic module.
Схема содержит управл ющие входы The circuit contains control inputs.
20 1-7, элемент равнозначности 8, элемент И 9, элементы равнозначности 10-12 и выход 13 модул .20 1-7, the element of equivalence 8, the element And 9, the elements of equivalence 10-12 and output 13 module.
универсальный логический модуль вл етс устройством с произвольным universal logic module is a device with arbitrary
25 входами настройки. Коасс настроечного алфавита О, 1, Х1, Х2, XI, Х2, ХЗ.Свойствомпоследовательно соеди- . ненных схем в цепочке элементов равнозначностей дл трех переменных в30 л етс то, что всегда можно подобрать25 settings entry. Coass tuning alphabet O, 1, X1, X2, XI, X2, X3. The property is consistently connected-. For the three variables in the chain of elements of equivalence for three variables, what can always be chosen is
такие настроечные сигналы на управл ющие входы, что на выходе цепочки будут получены функции, состо щие неsuch tuning signals to the control inputs, that at the output of the chain functions will be obtained that are not
более.чем из двух конституент единицы . Примеры функций на входе и вы-, ходы цепочки приведены в табл.1,more than two constituent units. Examples of functions at the input and output, the moves of the chain are given in Table 1,
Taблиi5 a 1Table5 a 1
X1X2X3V X1X2X3VX1X2X3 X1X2)3VX1X2X3VX1X2X3X1X2X3V X1X2X3VX1X2X3 X1X2) 3VX1X2X3VX1X2X3
X1J2X 3 VXi)C2X3V HX2X3V 4X1X2X3X1J2X 3 VXi) C2X3V HX2X3V 4X1X2X3
Claims (1)
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU802999258A SU962917A1 (en) | 1980-10-28 | 1980-10-28 | Universal logic module |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU802999258A SU962917A1 (en) | 1980-10-28 | 1980-10-28 | Universal logic module |
Publications (1)
Publication Number | Publication Date |
---|---|
SU962917A1 true SU962917A1 (en) | 1982-09-30 |
Family
ID=20924199
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU802999258A SU962917A1 (en) | 1980-10-28 | 1980-10-28 | Universal logic module |
Country Status (1)
Country | Link |
---|---|
SU (1) | SU962917A1 (en) |
-
1980
- 1980-10-28 SU SU802999258A patent/SU962917A1/en active
Similar Documents
Publication | Publication Date | Title |
---|---|---|
SU962917A1 (en) | Universal logic module | |
SU686146A1 (en) | Multifunction logic element | |
SU1472896A1 (en) | Multifunctional logic module | |
SU459857A1 (en) | Trigger = type | |
SU851397A1 (en) | Multi-functional logic module | |
SU1432503A2 (en) | Modulo three adder | |
SU1251066A1 (en) | Polyfunctional logic element | |
SU1501034A1 (en) | Multiple-function logical module | |
SU468233A1 (en) | Interface device | |
SU955029A1 (en) | Logic module | |
SU1123061A1 (en) | Control unit for shift register | |
JPS52140241A (en) | Binary #-digit addition circuit | |
SU1401452A1 (en) | Modulo three adder | |
SU1179314A1 (en) | Device for calculating values of symmetric boolean functions | |
SU1621143A1 (en) | Ik-type flip-flop | |
SU1674130A1 (en) | Modulo three convolver | |
SU1064472A1 (en) | Polyfunctional logic element | |
SU1656521A1 (en) | Multifunctional logical module | |
SU1136146A1 (en) | Logic module | |
SU1552170A1 (en) | Multiplexer | |
SU945861A1 (en) | Multifunctional logic module | |
SU1196846A1 (en) | Polyfunctional logic module | |
SU1374216A1 (en) | Four-input one-digit adder | |
SU1291963A1 (en) | Polyfunctional device | |
SU1361538A1 (en) | Adjusted functional module |