SU165592A1 - Цифровое устройство деления частоты следованияимпульсов - Google Patents
Цифровое устройство деления частоты следованияимпульсовInfo
- Publication number
- SU165592A1 SU165592A1 SU811747A SU811747A SU165592A1 SU 165592 A1 SU165592 A1 SU 165592A1 SU 811747 A SU811747 A SU 811747A SU 811747 A SU811747 A SU 811747A SU 165592 A1 SU165592 A1 SU 165592A1
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- counter
- frequency
- division
- pulses
- output
- Prior art date
Links
- 230000003111 delayed Effects 0.000 description 2
- 230000000875 corresponding Effects 0.000 description 1
- 238000010586 diagram Methods 0.000 description 1
- 239000000839 emulsion Substances 0.000 description 1
Description
Известны устройства дл делени частоты следовани импульсов, которые обеспечивают целочисленпый коэффициент делени . Предложенное устройство делени частоты следовани имнульсов отличаетс от известных тем, что позвол ет получать из одной частоты следовани импульсов другую, не кратную первой. Устройство содержит линию задержки , соединенную своими выходами с различными каналами дешифратора, счетчик выходных импульсов, входна цепь которого соединена со счетчиком входных сигналов, а выходные цени нодключены к дешифратору. На чертеже изображена блок-схема устройства делени частоты. Устройство состоит из счетчика / входных имнульсов, счетчика 2 выходных импульсов, дешифратора 3 и линии задержки 4. Отношение периодов частот поступаюш,их импульсов и выходных представл ет собой дробную величину /С-- A-j гдет- период входной частоты; Т - период выходной частоты; Л - емкость счетчика или наибольшее целое число, выделенное из неправильной дроби;правильна дробь. Это ных импульсов от периода к периоду на - т. Импульсы частоты fg подаютс на вход счетчика / через схему переменной задержки, составленную из счетчика 2, дешифратора 3 и линии задержки 4. На вход счетчика 2 поступают выходные импульсы со счетчика /. Счетчик 2 управл ет дешифратором, который включает соответствуюший отвод линни задержки . При этом каждый импульс на выходе счетчика / переводит в новое полол ение счетчик 2, который открывает следующий канал прохождени входного импульса. Задержка измен етс скачком после каждого сброса счетчика / в «О, в результате чего первый импульс, поступающий на вход счетчика 1 после очередного импульса сброса, будет отсто ть от последнего на величину - т, а интервалы между остальными N импульсами сохран т величину t. Емкость счетчика 2 выбрана равной «6-1, а период его заполнени и сброса в «О равен «6 периодам частоты f еы.-Когда фазы частоты /g,. и fвы.ч совпадают, счетчик 2 находитс в положении сброса и с выхода дешифратора снимаютс имнульсы
после чего с дешифратора 3 будут выдаватьс
2а „
импульсы, задержанные на величину - т. Поеле импульса с номером т задержка будет
(/« + 1) а „ равна т. При величине задержки
(т +1) а
т кратной т импульсы снимаютс
с нулевого отвода линии задержки 4. Каждый Ь-й импульс с выхода счетчика / сбрасывает счетчик 2 в исходное состо ние, и весь цикл работы повтор етс .
4 Предмет изобретени
Цифровое устройство делени частоты следовани имиульсов, отличающеес тем, что, с целью получени дробного коэффициента делени , оно содержит лииию задержки, соединенную своими выходами с различными каналами дешифратора, счетчик выходных импульсов, входна цепь которого соединена со счетчиком входных сигналов, а выходные цепи подключены к дешифратору.
Ч:хема переменной 1 задертни .
Publications (1)
Publication Number | Publication Date |
---|---|
SU165592A1 true SU165592A1 (ru) |
Family
ID=
Similar Documents
Publication | Publication Date | Title |
---|---|---|
SU165592A1 (ru) | Цифровое устройство деления частоты следованияимпульсов | |
EP0162496B1 (en) | Phase-locked loop with switchable phase detector | |
SU682904A1 (ru) | Коррелометр | |
SU851406A1 (ru) | След щий умножитель частоты | |
SU1069169A1 (ru) | Делитель частоты следовани импульсов с переменным коэффициентом делени | |
SU463978A1 (ru) | Многоканальный дискретный коррел тор | |
SU1622928A1 (ru) | Управл емый формирователь импульсов | |
SU1201846A1 (ru) | Взаимокоррел тор | |
SU1132351A1 (ru) | Способ цифрового умножени частоты | |
SU413481A1 (ru) | ||
SU331384A1 (ru) | УСТРОЙСТВО дл ДИФФЕРЕНЦИРОВАНИЯ ЧАСТОТЫ ПОВТОРЕНИЯ ИМПУЛЬСОВ | |
SU1758848A1 (ru) | Стохастический преобразователь случайных импульсов | |
SU1228248A1 (ru) | Многоканальное устройство дл формировани задержанных импульсов | |
SU1363201A1 (ru) | Генератор случайных импульсов | |
SU1173554A2 (ru) | Управл емый делитель частоты | |
SU1184080A1 (ru) | Способ умножения частоты следования импульсов и устройство для его осуществления. | |
SU437211A1 (ru) | Частотно-фазовый селектор | |
SU439808A1 (ru) | Устройство дл умножени | |
SU1385283A1 (ru) | Селектор последовательности импульсов | |
SU1202047A2 (ru) | Адаптивный умножитель частоты следовани импульсов | |
SU917344A1 (ru) | Переключающее устройство | |
SU841097A1 (ru) | Устройство дл задержки импульсов | |
SU481113A1 (ru) | Способ временной задержки управл ющих импульсов | |
SU780201A1 (ru) | Преобразователь числа импульсов | |
SU1077053A1 (ru) | Делитель частоты следовани импульсов с дробным переменным коэффициентом делени |