SU1652966A1 - Система цифрового отображени времени - Google Patents

Система цифрового отображени времени Download PDF

Info

Publication number
SU1652966A1
SU1652966A1 SU894646173A SU4646173A SU1652966A1 SU 1652966 A1 SU1652966 A1 SU 1652966A1 SU 894646173 A SU894646173 A SU 894646173A SU 4646173 A SU4646173 A SU 4646173A SU 1652966 A1 SU1652966 A1 SU 1652966A1
Authority
SU
USSR - Soviet Union
Prior art keywords
inputs
input
clock
information
output
Prior art date
Application number
SU894646173A
Other languages
English (en)
Inventor
Владимир Викторович Билик
Александр Николаевич Медведев
Григорий Александрович Хазов
Original Assignee
Предприятие П/Я В-2203
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я В-2203 filed Critical Предприятие П/Я В-2203
Priority to SU894646173A priority Critical patent/SU1652966A1/ru
Application granted granted Critical
Publication of SU1652966A1 publication Critical patent/SU1652966A1/ru

Links

Landscapes

  • Electric Clocks (AREA)

Abstract

Изобретение относитс  к автономным системам единого времени и может быть использовано дл  передачи и индикации сигналов точного времени на рассредоточенных объектах, рабочих местах, в жилых помещени х, например на удаленных мобильных объектах транспорта, электросв зи ит.п. В частности, оно может найти широкое применение в системах синхронизации нескольких вторичных часов, расположенных на подвижных объектах, по каналу св зи от одних первичных электронных часов, расположенных на стационарном объекте, при этом момент подключени  вторичных часов к каналу св зи может быть произвольным и может мен тьс  объем передаваемого от первичных часов информационного массива . Цель изобретени  - увеличение быстродействи  системы при передаче информационных сообщений произвольной длительности. Цель достигаетс  тем. что система цифрового отображени  времени содержит часы 1, соединеннее линией 3 св зи через преобразователь 2 кода с вторичными часами 4, выполненными в виде селектора 5 входных импульсов, преобразовател  6 последовательного кода в параллельный, коммутатора 7, формировател  8 конца цикла, блока 9 отображени  и дешифратора 10 команд . 12 ил. сл с

Description

Выход
Такт
Запись
Комам
3J
т
22
СЕ
Г1
vn
23
R
О
Фиг. 4
Такт
Данные
25
Код
U
-WКодО
J5
Ъ
+ 5
Код О
& 26
28
& 27
28
Код Г
Риг.$
Данные
36
Такт
Фиг.6
ЗУ
Я
- 2
/
°Х ul
Ј-гпф
9962G91
JinJlTL ririrLrLJinjlR
лшишишши
Фиг. Ю
Данные
45
Bbixof
Фиг.9
Логфа$каЈ
MS
55
Индикатор Ы
АСИ 5&
Фмг.т2

Claims (1)

  1. Формула изобретения
    Система цифрового отображения времени, содержащая первичные часы, которые соединены линией связи через преобразователь кода с вторичными часами и состоящие из опорного генератора, делителя частоты и счетчика времени, а также первого коммутатора, счетчика формата и регистра времени, которые соединены последовательно. параллельные информационные входы регистра времени соединены с выходами счетчика времени, тактовый вход - с тактовым входом счетчика формата, с первым входом первого коммутатора и с вторым выходом делителя частоты, вход сигнала записи соединен с входами сигнала записи первичных часов и счетчика формата, выход которого подключен к третьему входу коммутатора, тактовый и информационный выходы которого являются соответственно тактовым и информационным выходами первичных часов, при этом вторичные часы выполнены в виде селектора входных импульсов, преобразователя последовательного кода в параллельный, коммутатора, формирователя конца цикла и блока отображения, где коммутатор содержит блок начального сброса, триггер D-типа, формирователь импульсов, счетчик импульсов и группу RS-триггеров, инверсные выходы которых являются выходами коммутатора, вход сброса первого RS-триггера группы соединен с первым выходом счетчика импульсов, выход переноса которого соединен с первым входом установки последнего RS-триггера группы, а все остальные выходы счетчика, начиная с второго, соединены соответственно с первыми входами установки RS-триггеров группы, начиная с первого триггера, и с входом сброса следующего RS-триггера группы, начиная с второго триггера, тактовый вход счетчика импульсов подключен к тактовому входу коммутатора, вход сброса четника соединен с выходом формирователя импульсов'ис вторыми входами установки всех RS-триггеров группы, а вход разрешения счета - с выходом триггера D-типа, S-вход которого соединен с входом сигнала паузы коммутатора и с входом формирователя импульсов, тактовый зход - с выходом блока начального сброса, а D-вход - с обшей шиной системы, при этом блок отображения содержит опорный генератор, делитель частоты, счетчик времени, которые соединены последовательно, а также дешифратор кодое времени и индикатор, входы которого подключены к выходам дешифратора кодов времени, входы которого.ссединены с выходами счетчика времени, информационные входы которого соединены с информационными входами блока отображения, которые, соединены с соответствующими входами преобразователя последовательного кода в параллельный, а управляющие входы блока отображения соединены с соответствующими выходами первого коммутатора, тактовый вход которого подключен к тактовым входам селектора входных импульсов и преобразователя последовательного кода в параллельный и к входу формирователя конца цикла, выход которого подключен к входу сигнала паузы первого коммутатора, информационный выход селектора входных импульсов соединен с информационным входом преобразователя последовательного кода в параллельный, а входы селектора входных импульсов являются входами вторичных часов, огл ича ющая с я тем, что, с целью увеличения быстродействия при передаче информационных сообщений прозвольной длительности, во вторичные часы введен дешифратор команд, выходы которого подключены к дополнительным входам первого коммутатора и блока отображения, тактовый вход дешифратора команд соединен с тактовым выходом селектора входных импульсов, информационный вход - с информационным выходом селектора входных импульсов, а стробирующий вход - с дополнительным выходом первого коммутатора, первичные часы дополнительно содержат второй и третий коммутаторы, регистр служебной информации, регистр поправки и регистр команды, выход которого соединен с вторым входом первого коммутатора первичных часов, вход сигнала записи - с входами сигнала записи второго коммутатора первичных часов и первичных часов, тактовый вход - с тактовыми входами регистра служебной информации и регистра поправки, вторым выходом делителя частоты, параллельные информационные входы - с входами сигналов режима первичных часов, с входами разрешения записи регистра служебной информации и регистра поправки и с входами сигналов режима счетчика формата второго и третьего коммутаторов первичных часов, последовательный информационный вход - с выходом регистра времени, последовательный информационный вход которого подключен к выходу третьего коммутатора первичных часов, первый вход которого подключен к выходу регистра поправки, а второй вход - к выходу регистра служебной информации и к последовательному информационному входу регистра поправки, параллельные информационные входы которого соединены с соответствующими дополнительными выходами делителя частоты, а вход сигнала записи - с первым выходом второго коммутатора, второй выход которого подключен к входу сигнала записи регистра служебной информации, параллельные информационные входы которого соединены с входами 2 сигналов служебной информации первичных , часов, при этом в коммутатор вторичных часов дополнительно введен мультиплексор, выход которого подключен к R-входу триггера D-типа, управляющие входы являются 3 дополнительными входами коммутатора вторичных часов, а информационные входы соединены с N последними выходами счетчика импульсов, дополнительным выходом этого коммутатора является инверсный вы- 3 ход первого RS-триггера группы, при этом блок отображения вторичных часов дополнительно содержит мультиплексор, сумматор, регистр служебной информации и дешифратор служебной информации, выходы которого подключены к дополнительным входам индикатора, а входы - к выходам регистра служебной информации, информационные входы которого соединены с информационными входами блока отображения и с первыми входами сумматора, а выходы - с параллельными информационными входами делителя частоты, входы разрешения параллельной записи делителя частоты, счетчика времени и регистра служебной информации подключены к соответствующим выходам мультиплексора, информационные входы которого являются управляющими входами блока отображения, а управляющие входы - дополнительными входами блока отображения, дешифратор команд, содержит первый и второй элементы совпадения, сдвиговый регистр и группу триггеров D-типа, выходы которых являются входами дешифратора, D-входы соединены с соответствующими выходами сдвигового регистра, а тактовые входы - со стробирующим входом дешифратора и с первыми входами первого и второго элементов совпадения, вторые входы которых являются соответственно информационными и тактовыми входами дешифратора, а выходы подключены соответственно к D- и С-входам сдвигового регистра, и
    Фиг.2
    Выход
    Фиг. 4
    Такт
    Фиг. 5
    Вод 7
    Данные --------->
    ВодО
    Фиг.Ь
    Такт
    ------>
    1652965
    Фиг. в • Фиг. 9
    Фиг.
SU894646173A 1989-02-01 1989-02-01 Система цифрового отображени времени SU1652966A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU894646173A SU1652966A1 (ru) 1989-02-01 1989-02-01 Система цифрового отображени времени

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU894646173A SU1652966A1 (ru) 1989-02-01 1989-02-01 Система цифрового отображени времени

Publications (1)

Publication Number Publication Date
SU1652966A1 true SU1652966A1 (ru) 1991-05-30

Family

ID=21426779

Family Applications (1)

Application Number Title Priority Date Filing Date
SU894646173A SU1652966A1 (ru) 1989-02-01 1989-02-01 Система цифрового отображени времени

Country Status (1)

Country Link
SU (1) SU1652966A1 (ru)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
Помехоустойчивость и эффективность системы передачи информации / Под ред. А.Г.Зюко. М.: Радио и св зь, 1985. с. 21-22. Авторское свидетельство СССР № 758058.кл. G 05 С 13/02. 1978. *

Similar Documents

Publication Publication Date Title
SU1652966A1 (ru) Система цифрового отображени времени
US4539646A (en) Tone detection arrangement
SU1515373A1 (ru) Устройство автоматического поиска каналов радиосв зи
SU1177920A1 (ru) Устройство дл измерени коэффициента ошибок в цифровых системах передачи
SU970459A1 (ru) Устройство дл контрол записи информации в накопитель с подвижным носителем
SU1092747A1 (ru) Устройство дл автоматической регистрации радиотелеграфных сигналов
SU705490A1 (ru) Адаптивное телеметрическое устройство
SU1211740A1 (ru) Устройство дл сопр жени абонента с каналом св зи
SU1277162A1 (ru) Устройство дл передачи цифровых сигналов с режимом сжати
SU934844A1 (ru) Устройство дл дистанционного контрол защитных потенциалов трубопроводов
SU781751A1 (ru) Радиочасы
SU1085005A2 (ru) Устройство дл цикловой синхронизации
SU1136198A1 (ru) Система дл передачи информации с временным разделением каналов
SU917326A1 (ru) Устройство задержки импульсов
SU1022205A1 (ru) Устройство дл приема команд телеуправлени
SU1376257A1 (ru) Устройство дл блочной синхронизации цифровой системы передачи
SU1656685A2 (ru) Преобразователь последовательного кода в параллельный
SU1417213A2 (ru) Кроссовый квазиэлектронный коммутатор каналов св зи с дистанционным управлением
RU1807586C (ru) Устройство дл св зи с объектом управлени
SU600510A1 (ru) Способ автоматической коррекции приборов информационной системы единого времени
SU1229966A1 (ru) Реверсивный преобразователь двоичного кода в двоично-дес тичный код
SU1545330A1 (ru) Устройство дл контрол Р-кодов Фибоначчи
SU1499510A1 (ru) Устройство дл контрол измерителей коэффициентов ошибок
SU809666A1 (ru) Адаптивное вызывное устройство
SU1019459A1 (ru) Многоканальный цифровой коррел тор