Claims (2)
Формула изобретенияClaim
1. Цифроаналоговый преобразователь с усреднением выходного напряжения, содержащий усредняющее устройство, последовательно соединенные источник опорного напряжения и цифроаналоговый преобразователь, цифровое устройство/ тактовый вход которого подключен к выходу генератора импульсов, а информационные входы являются входной шиной преобразуемого кода, отличающийся тем. что, с целью повышения точности преобразования и упрощения, выход усредняющего устройства является выходной шиной, а вход подключен к выходу цифроаналогового преобразователя, цифровые входы младших разрядов которого соединены с шиной логического нуля, а цифровые входы старших разрядов соединены с соответствующими выходами цифрового устройства.1. A digital-to-analog converter with averaging the output voltage, comprising an averaging device, a reference voltage source and a digital-to-analog converter connected in series, the digital device / clock input of which is connected to the output of the pulse generator, and the information inputs are the input bus of the code to be converted, characterized in that. that, in order to increase the conversion accuracy and simplification, the output of the averaging device is an output bus, and the input is connected to the output of a digital-to-analog converter, the digital inputs of the least significant bits are connected to the logical zero bus, and the digital inputs of the higher bits are connected to the corresponding outputs of the digital device.
2. Преобразователь по п.1, отличающийся тем, что цифровое устройство выполнено в виде первого п-разрядного счетчика и второго (гп+1)-разрядного счетчика, где η > (m+1), информационные входы и выходы n-m старших разрядов первого счетчика являются соответственно информационными входами и выходами цифрового устройства, выход (т+1)-го разряда второго счетчика соединен с входами записи первого и второго счетчиков, тактовый вход последнего из которых объединен с тактовым входом первого счетчика и является тактовым входом цифрового устройства, информационные входы второго счетчика соединены с шиной лдгического нуля, выход переноса первого счетчика соединен со своим входом переноса.2. The Converter according to claim 1, characterized in that the digital device is made in the form of a first n-bit counter and a second (rn + 1) -bit counter, where η> (m + 1), information inputs and outputs nm of the highest bits of the first the counters are respectively the information inputs and outputs of the digital device, the output of the (t + 1) th category of the second counter is connected to the recording inputs of the first and second counters, the clock input of the last of which is combined with the clock input of the first counter and is the clock input of the digital device, information second counter ion inputs connected to a bus ldgicheskogo zero output transfer of the first counter is connected with its input transfer.
Ϊ642587Ϊ642587
1 1 3 4 5 б Ί Β 9 10 11 12 1314151017 1810 20 2122 23 24 □□:DL1 1 3 4 5 b Ί Β 9 10 11 12 1314151017 1810 20 2122 23 24 □□: DL
Ν-7Ν-7
Фиг. 2FIG. 2