SU1626349A1 - Формирователь задержки импульсных сигналов - Google Patents

Формирователь задержки импульсных сигналов Download PDF

Info

Publication number
SU1626349A1
SU1626349A1 SU884489587A SU4489587A SU1626349A1 SU 1626349 A1 SU1626349 A1 SU 1626349A1 SU 884489587 A SU884489587 A SU 884489587A SU 4489587 A SU4489587 A SU 4489587A SU 1626349 A1 SU1626349 A1 SU 1626349A1
Authority
SU
USSR - Soviet Union
Prior art keywords
input
output
trigger
register
driver
Prior art date
Application number
SU884489587A
Other languages
English (en)
Inventor
Валерий Тимофеевич Басий
Владимир Александрович Лавров
Юрий Владимирович Сташкив
Вячеслав Александрович Халин
Original Assignee
Предприятие П/Я Р-6149
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я Р-6149 filed Critical Предприятие П/Я Р-6149
Priority to SU884489587A priority Critical patent/SU1626349A1/ru
Application granted granted Critical
Publication of SU1626349A1 publication Critical patent/SU1626349A1/ru

Links

Landscapes

  • Feedback Control In General (AREA)

Description

1
(21)4489587/21
(22)03.10.88
(46)07.02.91. Б юл. N 5
(72) В.Т.Басий, В.А.Лавров, Ю.В.Сташкив и
В.А.Халин
(53)621.397.322.29(088.8)
(56) Авторское свидетельство СССР
№ 474102, кл. Н 03 К 5/13, 1979.
Авторское свидетельство СССР № 919070,кл. Н 03 К 5/13, 1980. (54) ФОРМИРОВАТЕЛЬ ЗАДЕРЖКИ ИМПУЛЬСНЫХ СИГНАЛОВ
(57) Изобретение может быть использовано в устройствах коррел ционной обработки сигналов. Цель - расширение области применени . Устройство содержит генератор 1 счетных импульсов, n-разр дный регистр 2 сдвига, коммутатор 3, буферный регистр 4, формирователи 5 и 6, элементы 2-2И-ИЛИ 7 и 8, триггеры 9 и 10, установочную шину 11 и подовую шину 12. Цель достигаетс  защитой устройства от одиночных помех, а также запоминанием и восстановлением одиночных помех в структуре входного сигнала. 2 ил.
Ё
QS
ю с со ю
Фиг1
Изобретение iгноситс  к импульсной технике и может быть использовано в устройствах с коррел ционной обработкой сигнала в измерительной технике.
На фиг, 1 представлена блок-схема формировател ; на фиг. 2 - временные диаграммы его работы.
v Формирователь содержит генератор 1 счетных импульсов, n-разр дый регистр 2 сдвига, коммутатор 3 каналов, буферный регистр 4, формиров тепи 5 и 6, элементы 2- 2И-ИЛИ 7, 8, триггеры 9 и 10, установочную шину 11, кодовую шину 12.
Генератор 1 соединен с первыми входами формирователей 5 и 6 и регистра 2. Вход устройства соединен с первым входом элемента 2-2И-ИЛИ 8 и вторым входом формировател  5. Второй и третий входы элемента 8 соединены соответственно с выходами триггера 10. Первый выход формировател  5 подключен к первому входу регистра 4 и к первым и вторым входам элемента 7, к третьему и четвертому входам которого подключены соответственно выходы формировател  6 и триггера 9, первый вход которого соединен с шиной 11, а второй - с выходом элемента 7 и первым входом триггера 10, второй вход которого соединен с вторым выходом формировател  5. Четвертый вход элемента 8 соединен с п-м выходом регистра 2 и вторым входом формировател  6. Выход элемента 8 соединен с вторым входом регистра 2, п-1 выход которого соединен соответственно с входами коммутатора 3, второй вход которого через регистр 4 со единен с кодовой шиной 12.
Устройство работает следующим обра зом.
Кратковременным cm налом по шине 11 триггер 9 устанавливаетс  в исходное состо ние . Входные сигналы с заданным периодом Тп различной длительности 1. 2, т з-. (фиг. 2а) поступают нэ вход устройства , где п - количество р зр дои регистра 2; Т2 - период следорани  тактовых импульсов с генератора 1 оиг. 2в). В формирователе 5 по фронту входного сигнала формируетс  короткий импульс, который через элемент 7 переключает триггеры 9 и 10. При этом состо  к vie триггера 9 обеспечивает функционирование устройства до нового включени  по шине 11, обеспечива  запрет прохождени  импульса с формировател  5 через второй вход элемента 7. Сигнал с выхода триггера 10 через элемент 8 разрешает прохождение сигнала с входа устройства на информационный еход регистра 2. Кроме того, импульсом с первого выхода формировател  5 в регистр 4 заноситс  код с шины
12, который определ ет величину сдвига. По этому коду один из разр дов регистра 2 подключаетс  к выходу устройства через комму- татор 3. Тактовыми импульсами с
генератора 1, поступающими на первый вход регистра 2, входной сигнал последовательно заноситс  в разр ды регистра 2 и с по влением, например, в 3-м разр де регистра 2 поступает на выход, т.е. сдвинутым по
0 времени т ЗТа по отношению к входному сигналу (фиг. 2г).
По спаду входного сигнала формирователь 5 формирует на втором выходе импульс , опрокидывающий триггер 10 в
5 исходное состо ние, тем самым запреща  прохождение входного сигнала в регистр 2. Одновременно с прохождением на выход устройства входной сигнал продвигаетс  по разр дам регистра 2, а с по влением
0 сигнала в n-м разр де регистра 2 формирователь 5 по фронту сигнала формирует короткий импульс (фиг. 26), поступающий на третий вход элемента 7. Если в этот момент на вход устройства поступает следующий
5 входной сигнал, то импульс с формировател  Б совпадает с импульсом с формировател  6 и проходит ,з вых од элемента 7. При этом триггер 10 снова опрокидываетс  на врем  прохождени  входного сигнала, кото0 рый формируетс  на выходе коммутатора 3 со сдвигом, определ емым кодовой шиной 12,
Если сигнал на входе по вл етс  между периодами следовани  входного сигнала
5 (сигнал помехи), т.е. в отсутствии импульса с формировател  6, то на выход элемента 7 он не проходит, триггер 10 не опрокидываетс  и помеха в регистр 2 не заноситс . Если во входной последовательности сигналов
0 пропадает сигнал и триггер 10 соответственно не опрокидываетс  с по влением сигнала в n-м разр де регистра 2, то сигнал с инвертирующего выхода триггера 10 разрешает повторное прохождение сигнала с п5 разр дного регистра 2 через элемент 8 на вход регистра 2.
Таким образом, в устройстве обеспечиваетс  программируемый сдвиг сигнала с сохранением его длительности, защита от
0 помех и восстановление сигнала при пропадании .
При подаче посто нного потенциала на шину 11, удерживающего триггер 9 в исходном состо нии, входные сигналы проход т
5 на вход регистра 2 независимо от наличи  сигналов на n-выходе регистра 2, т.е. в этом режиме все входные сигналы, в том числе и однократные помехи, запоминаютс  и входной сигнал постепенно засор етс  помехами . В этом случае устройство используетс 
в качестве элемента блока по определению помехоустойчивости предыдущих каскадов. Следует заметить, что в этом режиме, отключа  вход регистра 2, например, соптвет- ствующим сигналом с помощью дополнительного входа элемента 8 (показан пунктиром) очищают выход устройства от одиночных помех. Это позвол ет вести оценку количества одиночных помех за соответствующий период времени, организу- емый соответствующей коммутацией входа регистра 2.
Таким образом, предлагаемый формирователь обеспемивает защиту от одиночных помех, а также запоминание и восстановление одиночных помех в структуре входного сигнала.

Claims (1)

  1. Формула изобретени  Формирователь задержки импульсных сигналов, содержащий генератор импульсов , подключенный к тактовому входу п-раз- р дного регистра сдвига и входу формировател , второй вход которого соединен с входом устройства, триггер, буфер- ный регистр, вход перезаписи которого соединен с выходом формировател , а информационный вход соединен с шиной задани  кода задержки, отличающийс 
    тем, что. с целью расширени  области применени  за счег защиты от помех и восстановлени  сигнала при пропадании, в него введены вторые формирователь и триггер, два элемента 2-2И-ИЛИ и коммутатор каналов , информационные входы которого соединены соответственно с выходами n-разр дного регистра сдвига, а адресные - с выходом буферного регистра, информационный вход n-разр дного регистра сдвига соединен с выходом первого элемента 2 2И- ИЛИ, первый вход которого соединен с вторым входом первого формировател , второй и третий - с пр мым и инверсным выходами первого триггера, а четвертый - с выходом п разр да n-разр дного регистра сдвига и вторым входом второго формировател , первый вход которого соединен с выходом генератора импульсов, а выход соединен с вторым входом второго элемента 2-2И-ИЛИ, первый и третий входы которого соединены с первым выходом первого формировател , а четвертый - с выходом второго триггера, первый вход которого соединен с установочной шиной, а второй - с выходом второго элемента 2-2И-ИЛИ и первым входом первого триггера, второй вход которого соединен с вторым выходом первого формировател .
SU884489587A 1988-10-03 1988-10-03 Формирователь задержки импульсных сигналов SU1626349A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU884489587A SU1626349A1 (ru) 1988-10-03 1988-10-03 Формирователь задержки импульсных сигналов

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU884489587A SU1626349A1 (ru) 1988-10-03 1988-10-03 Формирователь задержки импульсных сигналов

Publications (1)

Publication Number Publication Date
SU1626349A1 true SU1626349A1 (ru) 1991-02-07

Family

ID=21402265

Family Applications (1)

Application Number Title Priority Date Filing Date
SU884489587A SU1626349A1 (ru) 1988-10-03 1988-10-03 Формирователь задержки импульсных сигналов

Country Status (1)

Country Link
SU (1) SU1626349A1 (ru)

Similar Documents

Publication Publication Date Title
SU1626349A1 (ru) Формирователь задержки импульсных сигналов
SU1370643A2 (ru) Устройство дл коррекции шкалы времени
SU1647870A1 (ru) Устройство дл обнаружени потери импульса
SU1420653A1 (ru) Устройство дл синхронизации импульсов
SU1195439A1 (ru) Селектор импульсных сигналов
SU1175021A1 (ru) Устройство дл контрол последовательности импульсов
SU1608726A2 (ru) Устройство дл приема последовательного кода
SU978336A1 (ru) Селектор импульсов по длительности
SU1264321A1 (ru) Устройство дл контрол последовательности импульсов
SU716141A1 (ru) Формирователь импульсов
SU921094A1 (ru) Дес тичный счетчик
SU1195428A1 (ru) Устройство дл формировани серий импульсов
SU1647862A1 (ru) Формирователь последовательности импульсов
SU1702432A2 (ru) Аналоговое запоминающее устройство
SU628630A1 (ru) Анализатор рекурентного сигнала фазового пуска
SU1647903A2 (ru) Преобразователь кода в период повторени импульсов
SU1150737A2 (ru) Генератор последовательности импульсов
RU1837388C (ru) Устройство дл управлени периодом следовани импульсов
SU1665509A1 (ru) Селектор импульсов по длительности
SU813751A2 (ru) Селектор пачки импульсов
SU1150745A1 (ru) Устройство дл обнаружени потери импульса
SU1290506A1 (ru) Устройство дл контрол последовательности импульсов
SU1640822A1 (ru) Преобразователь частоты в код
SU822333A1 (ru) Селектор импульсов
SU1401458A1 (ru) Генератор случайной последовательности импульсов