SU1619205A1 - Device for checking the wiring structures - Google Patents

Device for checking the wiring structures Download PDF

Info

Publication number
SU1619205A1
SU1619205A1 SU884391595A SU4391595A SU1619205A1 SU 1619205 A1 SU1619205 A1 SU 1619205A1 SU 884391595 A SU884391595 A SU 884391595A SU 4391595 A SU4391595 A SU 4391595A SU 1619205 A1 SU1619205 A1 SU 1619205A1
Authority
SU
USSR - Soviet Union
Prior art keywords
input
output
control unit
unit
counter
Prior art date
Application number
SU884391595A
Other languages
Russian (ru)
Inventor
Владимир Иванович Якшов
Валерий Ильич Шарлуев
Юрий Андреевич Шкода
Валерий Николаевич Новиков
Лариса Васильевна Демьяненко
Original Assignee
Ростовское Особое Конструкторское Бюро
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Ростовское Особое Конструкторское Бюро filed Critical Ростовское Особое Конструкторское Бюро
Priority to SU884391595A priority Critical patent/SU1619205A1/en
Application granted granted Critical
Publication of SU1619205A1 publication Critical patent/SU1619205A1/en

Links

Landscapes

  • Analogue/Digital Conversion (AREA)

Abstract

Изобретение относитс  к контрольно-измерительной технике и может быть использовано дл  автоматизиро- ванного контрол  монтажных структур радиоэлектронной аппаратуры. Цель изобретени  - повышение быстродействи  и расширение области применени  устройства при контроле активных элементов в монтажной структуре. Устройство содержит блок 1 управлени , регистры 2 и 3 эталона, блоки 4 и 5 сравнени , счетчик 6 цепей, счетчик 7 контактов,блок 8 предварительной обработки информации, блок 11 печати, блок 12 регистра вывода, блоки 13 анализа цепей, блок 14 фиксации сигнатуры и состо ни . Блок 1 содер/.шт буферный регистр 15, .источит; 16 стабильного тока, цифроаналоголый преобразователь 17, компараторы 18, блок 19 приемного регистра, дешифратор 20 адреса опроса. 2 з.п. у-лы, 3 ил. SThe invention relates to instrumentation engineering and can be used for automated control of electronic equipment installation structures. The purpose of the invention is to increase the speed and expand the field of application of the device when monitoring active elements in the mounting structure. The device contains control block 1, registers 2 and 3 of reference, blocks 4 and 5 of comparison, counter 6 of circuits, counter 7 of contacts, block 8 of pre-processing of information, block 11 of printing, block 12 of output register, blocks 13 of analysis of circuits, block 14 of signature fixation and state Block 1 contains / .pc buffer register 15, .solder; 16 stable current, digital-analogue converter 17, comparators 18, receiving register block 19, polling address decoder 20. 2 hp y-ly, 3 Il. S

Description

Фиг.11

J16J16

Изобретение относитс  к контрольно-измерительной технике и может быть использовано дл  автоматизированного контрол  монтажных структур радиоэлектронной аппаратуры.The invention relates to instrumentation and can be used for the automated control of the mounting structures of electronic equipment.

Цель изобретени  - повышение быстродействи  и расширение области применени  устройства при контроле активных элементов в монтажной структуре .The purpose of the invention is to increase the speed and expand the field of application of the device when monitoring active elements in the mounting structure.

Па фиг.1 приведена блок-схема уст ройства; на фиг.2 - схема блока фиксации сигнатуры и состо ни  дл  случа  п 16; на фигоЗ - схема блока L управлени .Pa Figure 1 shows the block diagram of the device; Fig. 2 is a block diagram of a signature fixation and state for case 16; FIG. 3 is a block diagram of control L.

Устройство дл  контрол  монтажных структур содержит блок 1 управлени , первый 2 и второй 3 регистры эталона, первый 4 и второй 5 блоки сравнени , счетчики 6 цепей и счетчик 7 контактов , блок 8 предварительной обработки информации, блок 9 распределени  информации , блок 10 ввода информации, блок 11 печати, блок 12 регистра вывода , п блоков 13 анализа цепей, блок 14 фиксации сигнатуры и состо ни .The device for controlling assembly structures contains a control unit 1, the first 2 and second 3 reference registers, the first 4 and second 5 comparison units, the counters 6 of the circuits and the contact counter 7, the preprocessing unit 8, the information distribution unit 9, the information input unit 10, the printing unit 11, the output register unit 12, the circuit analysis units 13, the signature fixation and state unit 14.

Блок 13 анализа цепей содержит буферный регистр 15, источник 16 стабильного тока, цифроаналоговый преобразователь 17, компараторы 18, блок 19 приемного регистра и дешифратор 20 адреса опроса.The circuit analysis unit 13 contains a buffer register 15, a stable current source 16, a digital-to-analog converter 17, comparators 18, a receiving register unit 19, and a polling address decoder 20.

Блок 14 фиксации сигнатуры и состо ни  содержит регистр 21, первый сумматор 22 по модулю два, мультиплексор 23 и п блоков 24 вторых сумматоров по модулю два.Signature fixing and status block 14 contains a register 21, a first adder 22 modulo two, a multiplexer 23, and n blocks 24 of a second modulators two.

Блок 1 управлени  содержит первый элемент ИЛ 25, первый элемент И 26, второй элемент ИЛИ 27, первый 28, второй 29 и третий 30 триггеры, второй 31 и третий 32 элементы И, четвертый 33 триггер, четвертый элемент П 34, тактовый генератор 35, счетчик 36, первый 37 и втор эй 38 элементы НЕ, п тый 39 и тестой 40 элементы И и третий элемент ИЛИ 41.The control unit 1 contains the first element IL 25, the first element AND 26, the second element OR 27, the first 28, the second 29 and the third 30 triggers, the second 31 and the third 32 And elements, the fourth 33 trigger, the fourth element P 34, clock generator 35, the counter 36, the first 37 and the second 38 elements NOT, the fifth 39 and the dough 40 elements AND and the third element OR 41.

Выход блока 10 ввода информации соединен с первым входом блока 8 предварительной обработки информации, перва  выходна  шина которого соединена с входом блока 9 распределени  информации. Первый и второй выходы блока управлени  1 соединены соответственно с входом счетчика 6 цепей и первым входом счетчика 7 контактов. Перва  выходна  шина счетчика 6 цепей и счетчика 7 контактов соединена сThe output of the information input unit 10 is connected to the first input of the information pre-processing unit 8, the first output bus of which is connected to the input of the information distribution unit 9. The first and second outputs of the control unit 1 are connected respectively to the input of the counter 6 circuits and the first input of the counter 7 contacts. The first output bus of the counter of 6 circuits and the counter of 7 contacts is connected to

20542054

первым входом первого 4 и второго 5 блоков сравнени  соответственно, выход первого 4 и второго 5 блоков сравнени  соединены соответственно с первым и вторым входами блока 1 управле-  и „ Выходна  шина первого 2 и второго 3 регистров эталона соединена с вторым входом первого 4 и второго 5the first input of the first 4 and second 5 comparison blocks, respectively, the output of the first 4 and second 5 comparison blocks are connected respectively to the first and second inputs of control unit 1 and the output bus of the first 2 and second 3 standard registers is connected to the second input of the first 4 and second 5

Q блоков сравнени  соответственно. Выходна  шина блока 9 распределени  информации соединена с входом первого 2 и второго 3 регистров эталона, вторым входом счетчика 7 контактов, сQ comparison blocks, respectively. The output bus of the information distribution unit 9 is connected to the input of the first 2 and second 3 registers of the standard, the second input of the contact counter 7, c

5 второй выходной шиной блока 8 предварительной обработки информации, с , третьим входом блока 1 управлени , с первым входом каждого из п блоков 13 анализа цепей, второй вход которых5 with the second output bus of the information pre-processing unit 8, c, the third input of the control unit 1, with the first input of each of the n network analysis units 13, the second input of which

Q соединен с второй выходной шиной счетчика 6 цепей   с первым входом блока 12 регистра вывода, выходна  шина которого соединена с вторым входом блока 8 предварительной обработкиQ is connected to the second output bus of the counter 6 circuits with the first input of the output register unit 12, the output bus of which is connected to the second input of the preprocessing unit 8

5 информации, выход которого соединен с входом блока 11 печати. Перва  выходна  шина блока 1 управлени  соединена с третьим входом каждого из п блоков 13 анализа цепей, выход каждоQ го из которых соединен с соответствующим первым входом блока 14 фиксации сигнатуры и состо ни , выходна  шина которого соединена с вторым вхо- . дом блока 12 регистра вывода и с четвертым входом блока 1 управлени , втора  и треть  выходные шины которого соединены с вторым входом блока 14 фиксации сигнатуры и состо ни  и с третьим входом блока 12 регистра выQ вода соответственно. Четвертый вход блока 12 регистра вывода соединен с второй выходной шиной счетчика 7 контактов .5 information, the output of which is connected to the input of the printing unit 11. The first output bus of the control unit 1 is connected to the third input of each of the n circuit analysis units 13, the output of each of which is connected to the corresponding first input of the signature fixation unit 14 and the state, the output bus of which is connected to the second input. the house of the output register unit 12 and with the fourth input of the control unit 1, the second and third output buses of which are connected to the second input of the signature fixing unit 14 and the third input of the register 12 unit 12 you respectively. The fourth input of the block 12 of the output register is connected to the second output bus of the counter 7 contacts.

Устройство работает следующим об5 разом.The device works as follows.

В исходном состо нии реги .тры эталона цепей 2 и контактов 3, а также счетчики цепей 6 и контактов 7 обнулены , все триггеры в блоке 1 управлени  и регистры в блоках Г., 19 и 21 наход тс  в нулевом состо нии, сигналы с выхода блоха 9 распределени  информации не поступают. Все выходы де- шифраторов 20 заданного адреса опроса наход тс  в выеокоимледаненом состо нии .In the initial state, the register of the reference of the circuit 2 and contacts 3, as well as the counters of the circuits 6 and contacts 7 are reset, all the triggers in control block 1 and the registers in blocks G., 19 and 21 are in the zero state, the output signals flea 9 distribution information is not received. All outputs of decipherors 20 of a given polling address are in the following state.

В начале процесса работы устройства информаци  о контролируемой монтажной структуре поступает из блокаAt the beginning of the device operation process, information about the monitored installation structure comes from the unit

00

5five

5161951619

10 ввода через блок 8 предварительной обработки на блок 9 распределени  информации , управл ющими сигналами которого производитс  запись числ контролируемых цепей в блок 2, числа , контролируемых контактов в блок 3 и значение уровн  напр жени  компариро- вани  в блоки регистров 15 HAHj сигналы через цифроаналоговые, преобразо- ватели 17 поступают на неинвертирующие входы компараторов 18.10 input through the preprocessing unit 8 to the information distribution unit 9, the control signals of which record the numbers of the monitored circuits in the unit 2, the numbers of the monitored contacts in the unit 3, and the value of the comparing voltage level in the blocks of the 15 HAHj registers via digital-analog, converters 17 are fed to the non-inverting inputs of the comparators 18.

При поступлении сигнала режима Быстра  разбраковка (БР) с блока 9 распределени  информации на первый вход блока 1 управлени  триггер 28 устанавливаетс  в единичное состо ние , а триггер 29 фиксируетс  в нулевом состо нии, что определ ет работу блока 14 в регсиме фиксации сигнатуры. Тактова  частота поступает с генератора 35 через четвертый элемент И 34 на вход счетчика 36, а также через второй элемент II 31 на вход триггера 33 и запрещает дальнейшее изменение состо ни  четвертого триггера 33. Одновременно выход элемента И 31 возбуждает через счетч ик 6 первый контакт дешифратора 20 заданного адреса опроса. Последовательный счет счетчика 36 совместно с элементами НЕ 37 и 38, И 39 и ИЛИ 41 вырабатывает сигналы параллельной записи в регистрь; 19 и далее последовательного считывани  информации, поступающей с выходов компараторов 18, по которой можно судить о правильности провер емой монтажной структуры. При этом благодар  тому, что в каждом канале, св занном с объектом контрол , наход тс  источни- ки, 16 стабильного тока, величина напр жений , оцениваемых компараторами 18, линейно св зана с величиной со- шротивлени  измер емых цепей и выражаетс  Формулой U R5 гдеUpon receipt of the Quick Breaking signal (BR) from the information distribution unit 9, the first input of control unit 1 causes trigger 28 to be set to one, and trigger 29 is fixed to zero, which determines the operation of block 14 in the signature fixes regimen. The clock frequency comes from the generator 35 through the fourth element I 34 to the input of the counter 36, as well as through the second element II 31 to the input of the trigger 33 and prohibits further changing the state of the fourth trigger 33. At the same time, the output of the element 31 31 excites through the counter 6 the first decoder contact 20 specified polling address. The sequential counting of the counter 36 together with the elements NOT 37 and 38, AND 39 and OR 41 generates signals of parallel writing to the register; 19 and further, sequential reading of information from the outputs of the comparators 18, according to which one can judge the correctness of the checked mounting structure. Herewith, due to the fact that in each channel associated with the test object there are sources of 16 stable current, the magnitude of the voltages estimated by the comparators 18 is linearly related to the value of the resistance of the measured circuits and is expressed by the Formula U R5 Where

HWHw

ИЭ/л - измерительный ток, a R - сопротивление измер емой цепи. Таким образом, в регистре 19 фиксируетс  информаци  как о правильности св зей монтажной структуры, так и о пороговых сопротивлени х св зей в контролируемой монтажной структуре.IE / L is the measuring current, and R is the resistance of the circuit being measured. Thus, in register 19, information is recorded both on the correctness of the connections of the mounting structure and on the threshold resistances of the connections in the monitored installation structure.

По достижении счетчиком 36 состо ни  Четыре, уровень логической едиWhen the counter reaches 36, state Four, the level of logical unity

j j

00

5five

00

5five

00

21, счетчика 7 контактов и через элемент ИЛИ 41 на вход регистров 19, выходы которых соединены с входами блока 14, который в случае п 16 выполнен в виде сумматора 22 по модулю два, имеющего четыре входа, соединенные с первым, третьим, четвертым и двадцать четвертым выходами регистра 21, а его выход через мультиплексор 23 и сумматор 24 по модулю два поступает на первый информационный вход регистра 21, на последующие п тнадцать входов которого поступает информаци  с выходов сумматоров 24, подключенных через мультиплексор 23 к первым п тнадцати выходам регистра 21 соответственно.21, the contact counter 7 and through the element OR 41 to the input of the registers 19, the outputs of which are connected to the inputs of the block 14, which in the case of clause 16 is designed as an adder 22 modulo two, having four inputs connected to the first, third, fourth and twenty the fourth outputs of the register 21, and its output through the multiplexer 23 and the adder 24 modulo two are fed to the first information input of the register 21, the subsequent fifteen inputs of which receive information from the outputs of the adders 24 connected through the multiplexer 23 to the first fifteen outputs register 21, respectively.

Данна  структура св зей позвол ет получить заданную высокую достоверность контрол  методом сигнатурного анализа при длине 2 значений. Разр дность регистра 21 выбрана, исход  из максимального числа значений, подаваемых на вход регистра фиксации сигнатуры, и определена следующим образом . Так, число значений счетчика цепей ограничено числом 2 , а благодар  параллельной обработке выходов блоков 13 анализа цепей, разр дность счетчика контактов может быть ограничена числом 2Л , поэтому максимальное число значений, поступающих на вход регистра 21, может иметь число,равное 2м.This structure of communications allows to obtain a given high reliability of control by the method of signature analysis with a length of 2 values. The width of register 21 is chosen, based on the maximum number of values supplied to the input of the register fixing register, and is defined as follows. Thus, the number of circuit counter values is limited to 2, and due to parallel processing of the outputs of circuit analysis blocks 13, the contact counter size can be limited to 2L, therefore the maximum number of values supplied to the input of register 21 can have a number equal to 2m.

При достижении счетчиком 7 контактов значени , заданного в регистре 3 эталона контактов, блок 5 сравнени  сбрасывает триггер 33 в нулевое состо ние . С приходом очередного тактового импульса с генератора 35 выход второго элемента И 31 прибаап ет единицу в счетчик 6 цепей, который в свою очередь возбуждает второй выход 5 дешифратора 20 заданного адреса опроса , и описанный цикл повтор етс . Таким образом проводитс  проверка всех точек монтажной структуры по принципу каждый с каждым. Однако, благо- Q дар  параллельной обработке информации блоком 14 со всех блоков 13 анализа цепей, врем  контрол  находитс  в линейной зависимости от числа конт- ролируемых точек. По достижении счет-When the counter reaches 7 contacts, the value specified in the register 3 of the contacts standard, the comparison unit 5 resets the trigger 33 to the zero state. With the arrival of a clock pulse from the generator 35, the output of the second element I 31 adds one unit to the counter of 6 circuits, which in turn excites the second output 5 of the decoder 20 of the specified polling address, and the described cycle repeats. Thus, all points of the assembly structure are checked on the principle of each with each. However, thanks to the parallel processing of information by the unit 14 from all the network analysis units 13, the monitoring time is linearly dependent on the number of points to be controlled. Upon reaching the score

ницы запрещает через элемент И 34 из- гс чиком 6 цепей значени , записанного менение состо ни  счетчика 36 и одно- в регистре 2 эталона цепей, блок 4It prohibits, through the element 34, the 6th circuit of the circuit of the value recorded on changing the state of the counter 36 and one in the register 2 of the circuit reference, block 4

сравнени  совместно с выходом блока 5 сравнени  через первый элемент И 26comparison in conjunction with the output of block 5 comparison through the first element And 26

временно разрешает прохождение тактовой частоты с генератора 35 через элементы И 32 и 40 на вход регистраtemporarily allows the passage of the clock frequency from the generator 35 through the elements 32 and 40 to the input of the register

сбрасывают первый триггер 28 и инфор-drop the first trigger 28 and the

сбрасывают первый триггер 28 и инфор-drop the first trigger 28 and the

маци  о результирующей сигнатуре, по которой суд т о правильности контролируемой монтажной структуры, выводит с  с регистра 21 фиксации сигнатуры через регистр 12 вывода и через блок 8 предварительной обработки на блок 11 печати. На этом работа устройства в режиме БР заканчиваетс .The machining of the resulting signature, which is used to judge the correctness of the monitored assembly structure, outputs the signature fixation register 21 from the register 12 through the output register 12 and through the preprocessing unit 8 to the printing unit 11. This is where the operation of the device in BR mode ends.

При несоответствии сигнатуры, полученной в режиме БР, эталонной начинает выполн тьс  режим обнаружени  неисправностей (ОН) . В этом режиме блок 1 управлени  работает аналогично , с той лишь разницей, что по команде ОН, поступающей с блока 9 распределени  информации, второй триггерIf the signature obtained in the BR mode does not match, the reference fault detection mode (OH) starts to run. In this mode, the control unit 1 works in a similar way, with the only difference being that on the OH command received from information distribution unit 9, the second trigger

29устанавливаетс  в единичное состо  ние и переводит блок 20 в режим фиксации состо ни  выходов регистров 19.29 is set to one and translates the block 20 into the latching mode of the state of the outputs of the registers 19.

Если в процессе контрол  обнаружены точки цепи, св занные с номером возбужденного контакта, то данные контакты фиксируютс  в регистре 21 состо ни  и далее через второй элемент ИЛИ 27 устанавливают третий триггер 30 в единичное состо ние, который через третий элемент И 32 запрещает прохождение сигнала тактовой частоты на выход шестого элемента И 40, что временно останавливает работу блока управлени . Одновременно с этим в блок 8 предварительной обработки информации с выхода третьего триггераIf in the process of control points of the circuit are detected, associated with the number of the excited contact, then these contacts are fixed in the state register 21 and then through the second OR element 27 the third trigger 30 is set to one state, which prevents the clock signal from passing through the third AND 32 element. frequency output of the sixth element And 40, which temporarily stops the operation of the control unit. At the same time, in block 8 of preliminary processing of information from the output of the third trigger

30через регистр 12 вывода поступает сигнал, разрешающий считать номер возбужденного контакта со счетчика 6 цепей , номер св занного с ним контакта со счетчика 7 контактов и номер блока 13 анализа цепей,которым определен очередной контакт цепи. Блок 8 предварительной обработки сравнивает эталонные номера контактов цепи, поступающие с блока 10 ввода, с полученной информацией и в случае их несоответстви  выводит результат на блок 11 печати. Далее с блока 9 распределени  информации поступает команда ОН,сбрасывающа  третий триггер 30, и процесс контрол  продолжаетс  до тех пор, пока на первый элемент И 26 не приход т одновременно сигналы сравнени , свидетельствующие о томг что все контакты монтажной структуры проверены. Таким образом, в процессе контрол  блоком 11 печати выведены все цепи, св зи или значени  сопротивлени  в которых отличаютс  от эталонных. На этом процесс работы устройства заканчиваетс .30 through the output register 12, a signal is received permitting to read the number of the excited contact from the counter of 6 circuits, the number of the contact associated with it from the counter 7 of the contacts and the number of the circuit analysis block 13, which determines the next contact of the circuit. The preprocessing unit 8 compares the reference numbers of the circuit contacts coming from the input unit 10 with the obtained information and, if they do not correspond, displays the result to the printing unit 11. Next, from the information distribution unit 9, an OH command is received, resetting the third trigger 30, and the monitoring process continues until the comparison signals to the first And 26 element simultaneously show that all the contacts of the mounting structure are checked. Thus, in the process of control, the printing unit 11 deduced all circuits, in which the connections or resistance values in which differ from the reference ones. This concludes the operation of the device.

10ten

1515

2020

2525

30thirty

3535

4040

4545

5050

5five

Таким образом, введение первого и второго блоков сравнени , первого и второго регистров эталона,(п-2) блоков анализа цепей и блока фиксации сигнатуры и состо ни  позвол ет повысить быстродействие устройства благодар  линейной зависимости роста времени контрол  монтажной структуры от числа точек контрол , наращивание которых производитс  путем включени  в состав устройства от 1 до п блоков анализа цепей, что позвол ет создать необходимую конфигурацию устройства по желанию потребител  с минимальными затратами.Thus, the introduction of the first and second comparison blocks, the first and second reference registers, (p-2) circuit analysis blocks and the signature and state fixation block allows to increase the device performance due to the linear dependence of the growth time of the mounting structure on the number of control points, increasing which is produced by including in the device from 1 to n blocks of network analysis, which allows you to create the necessary configuration of the device at the request of the consumer with minimal cost.

Благодар  наличию в составе блоков анализа цепей источников стабильного тока, компараторов, цифроаналогового преобразовател  и-приемного регистра возможен контроль монтажных структур, имеющих в своем составе активные элементы с определенными значени ми сопротивлений , что расшир ет область применени  дл  контрол  радиоэлектронной аппаратуры 4-го и 5-го исполнений .Due to the presence of stable current sources, comparators, digital-analogue converter and receiving register as part of the analysis unit, it is possible to control mounting structures that contain active elements with certain resistance values, which expands the field of application for monitoring electronic equipment 4th and 5th th performances.

Claims (3)

1. Устройство дл  контрол  монтажных структур, содержащее блок ввода информации, блок предварительной обработки информации, блок печати, блок распределени  информации, блок реги-. стра вывода, блок управлени , счетчик контактов, счетчик цепей, два блока анализа цепей, выход блока ввода информации соединен с первым входом блока предварительной обработки информации , перва  выходна  шина которого соединена с входом блока распределени  информации, отличающеес  тем, что, с целью повышени  быстродействи  и расширени  области применени , в устройство введены первый и второй блоки сравнени , первый и второй регистры эталона, блок фиксации сигнатуры и состо ни , п-2 блока анализа цепей, где п - ло контролируемых объектов, причем первый и второй выходы блока управлени  соединены соответственно с входом счетчика цепей и первым входом счетчика контактов, перва  выходна  шина счетчика цепей и счетчика контактов соединена с первым входом первого и второго блоков сравнени  соответственно , выход первого и второго блоков сравнени  соединены соответст1. A device for controlling assembly structures comprising an information input unit, an information preprocessing unit, a printing unit, an information distribution unit, a reg- unit. the output country, the control unit, the contact counter, the circuit counter, two network analysis units, the output of the information input unit is connected to the first input of the preprocessing unit, the first output bus of which is connected to the input of the information distribution unit, in order to improve performance and expansion of the field of application, the first and second reference blocks, the first and second registers of the standard, the block of fixation of the signature and state, p-2 of the circuit analysis block, where p is the controlled objects, are entered into the device the first and second outputs of the control unit are connected respectively to the input of the circuit counter and the first input of the contact counter, the first output bus of the circuit counter and the contact counter is connected to the first input of the first and second comparison blocks, respectively, the output of the first and second comparison blocks are connected У161Y161 венно с первым и вторым входами блока управлени , выходна  шина первого и второго регистров эталона соединены с вторым входом первого и второго блоков сравнени  соответственно, выходна  шина блока распределени  информации соединена с входами первого и второго регистров эталона, вторым входом счетчика контактов, со второй выходной шиной блока предварительной обработки информации, с третьим входом блока управлени , с первым входом каждого из п блоков анализа цепей, второй вход которых соединен с второй выходной шиной счетчика цепей и с первым входом блока регистра вывода, выходна  шина которого соединена с вторым входом блока предварительной обработки информации, выход которого соединен с входом блока печати, перва  выходна  шина блока управлени  соединена с третьим входом каждого из п блоков анализа цепей, выход каждого из которых соединен с соответствующим первым входом блока фиксации сигнатуры и состо ни , выходна  шина которого соединена с вторым входом блока регистра вывода и с четвертым входом блока управлени , втора  и треть  выходные шины которого соединены с вторым входом блока фиксации сигнатуры и состо ни  и с третьим входом блока регистра вывода соответственно , четвертый вход блока регистра вывода соединен с второй выходной шиной счетчика контактов. 1directly to the first and second inputs of the control unit, the output bus of the first and second registers of the standard is connected to the second input of the first and second comparison blocks, respectively, the output bus of the information distribution unit is connected to the inputs of the first and second registers of the reference, the second input of the contact counter, with the second output bus information pre-processing unit, with the third input of the control unit, with the first input of each of the n network analysis units, the second input of which is connected to the second output bus of the circuit counter and the first input of the output register block, the output bus of which is connected to the second input of the preprocessing unit, the output of which is connected to the input of the print unit, the first output bus of the control unit is connected to the third input of each of the n network analysis blocks, the output of each of which is connected to the corresponding first the input of the block of fixation of the signature and the state, the output bus of which is connected to the second input of the output register block and to the fourth input of the control unit, the second and third output buses of which are connected with the second input of the block of fixation of the signature and the state and with the third input of the output register block, respectively, the fourth input of the output register block is connected to the second output bus of the contact counter. one 2. Устройство по п.1 отличающеес  тем, что блок управлени  содержит первый элемент ИЛИ, первый элемент И, второй элемент ИЛИ, первый, второй и третий триггеры, второй и третий элементы И, четвертый триггер, четвертый элемент И, тактовый генератор, сметчик, первый и второй элементы НЕ, п тый и шестой элементы И, третий элемент ИЛИ, входы первого элемента ИЛИ  вл ютс  третьим входом блока управлени , первый из входов первого элемента ИЛИ соединен с входом начальной установки первого триггера, а второй - с входом начальной установки второго триггера и счетным входом первого триггера, выход которого соединен с первым входом третьего элемента И и второй выходной шиной блока управлени , первый вход которого соединен с первым входом первого элемента И, второй вход2. The device according to claim 1, characterized in that the control unit contains the first element OR, the first element AND, the second element OR, the first, second and third triggers, the second and third elements AND, the fourth trigger, the fourth element AND, the clock generator, the estimator The first and second elements are NOT, the fifth and sixth elements are AND, the third element is OR, the inputs of the first element OR are the third input of the control unit, the first of the inputs of the first OR element is connected to the initial installation input of the first trigger, and the second is to the initial installation input second trig EPA and counting input of the first flip-flop, whose output is connected to a first input of the third AND gate and a second output bus control unit, a first input of which is connected to a first input of the first AND gate, a second input . О. ABOUT 00 5five 00 5five 00 5five 00 5five которого соединен с вторым входом блока управлени  и с входом начальной установки четвертого триггера, а выход соединен с входом начальной установки третьего триггера, вход синхронизации которого соединен с выходом первого элемента ИЛИ и с второй выходной шиной блока управлени , выход тактового генератора соединен с первым входом шестого, четвертого и второго элементов И, последний из которых соединен вторым и третьим входами с выходом третьего и четвертого триггеров соответственно, а выходом - со счетным входом четвертого триггера и с первым выходом блока управлени , выход четвертого триггера соединен с входом начальной установки счетчика, счетный вход которого соединен с выходом четвертого элемента И, первый выход счетчика соединен с вторым входом четвертого элемента И, вторым входом шестого элемента И и через первый элемент НЕ с первым входом п того элемента И, второй вход которого соединен с вторым выходом счетчика и с первой выходной шиной блока управлени , третий чыход счетчика через второй элемент НЕ соединен с третьим входом п того элемента П, выход которого соединен с псрвим LXO- дом третьего элемента ИЛИ, вы. од которого соединен г первой выходной шиной блока управлени , второй вход третьего элемента ИЛИ соединен с выходом шестого элемента II, вторым выходом и второй выходной шиной блока управлени , третий вход шестого элемента И соединен с выходом третьего элемента И, второй вход которого соединен с выходом второго триггера, с третьей выходной шиной блока управлени , выход третьего триггера соединен с третьей выходной шиной блока управлени , вход синхронизации второго триггера соединен с выходом второго элемента ИЛИ, входы которого соединены с четвертьм входом блока управлени .which is connected to the second input of the control unit and to the input of the initial installation of the fourth trigger, and the output is connected to the input of the initial installation of the third trigger, whose synchronization input is connected to the output of the first OR element and to the second output bus of the control unit, the output of the clock generator is connected to the first input of the sixth , the fourth and second elements And, the last of which is connected to the second and third inputs with the output of the third and fourth flip-flops, respectively, and the output with the counting input of the fourth flip-flop and with the first output of the control unit, the output of the fourth trigger is connected to the input of the initial installation of the counter, the counting input of which is connected to the output of the fourth element And, the first output of the counter is connected to the second input of the fourth element And, the second input of the sixth element And and through the first element NOT to the first the input of the fifth element I, the second input of which is connected to the second output of the counter and to the first output bus of the control unit, the third output of the counter through the second element is NOT connected to the third input of the fifth element P whose output th connected with psrvim LXO- house the third OR you. Which is connected by the first output bus of the control unit, the second input of the third element OR is connected to the output of the sixth element II, the second output and the second output bus of the control unit, the third input of the sixth element And is connected to the output of the third element And, the second input of which is connected to the output of the second trigger, with the third output bus of the control unit, the output of the third trigger is connected to the third output bus of the control unit, the synchronization input of the second trigger is connected to the output of the second OR element, whose inputs are connected with enes chetvertm input control unit. 3. Устройство пс п.1, отличающеес  тем, что блок анализа цепей содержит дешифратор адреса опроса, буферный регистр, источник стабильного тока, цифроаналоговый преобразователь, компараторы, блок приемного регистра, входы дешифратора адреса опроса  вл ютс  вторым вхо дом блока, первый вход которого 3. The device of claim 1, characterized in that the network analysis unit contains a polling address decoder, a buffer register, a stable current source, a digital-to-analog converter, comparators, a receiving register block, the polling address decoder inputs are the second input of the unit, the first input of which 16192051619205 рез буферный регистр соединен шинойми дл  подключени  контролируемогоthe buffer register is interconnected by buses to connect a controlled с цифроаналоговым преобразователем,объекта, выход каждого из компаратовыход которого соединен с первым вхо-ров соединен с соответствующим входомwith a digital-to-analog converter, an object, the output of each of the comparator outputs of which is connected to the first inlets is connected to the corresponding input дом компараторов, второй вход которых .блока приемного регистра, управл ющийthe house of the comparators, the second input of which the receiving register unit controlling соединен с соответствующими выходами -вход которого соединен с третьим входешифратора адреса воздействий, ис-дом. блока, выход блока приемного регистра соединен с выходом блока.connected to the corresponding outputs, the input of which is connected to the third input address address decoder, is. block, the output of the receiving register is connected to the output of the block. трч-ником стабильного тока и с клеммаНа 111tcr-nick stable current and klemma 111 Фиг. 2FIG. 2
SU884391595A 1988-03-11 1988-03-11 Device for checking the wiring structures SU1619205A1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU884391595A SU1619205A1 (en) 1988-03-11 1988-03-11 Device for checking the wiring structures

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU884391595A SU1619205A1 (en) 1988-03-11 1988-03-11 Device for checking the wiring structures

Publications (1)

Publication Number Publication Date
SU1619205A1 true SU1619205A1 (en) 1991-01-07

Family

ID=21360946

Family Applications (1)

Application Number Title Priority Date Filing Date
SU884391595A SU1619205A1 (en) 1988-03-11 1988-03-11 Device for checking the wiring structures

Country Status (1)

Country Link
SU (1) SU1619205A1 (en)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
Авторское свидетельство СССР № 1265657, кл. G 01 R 31/02, 1984. Авторское свидетельство СССР № 1182444, кл. G 01 R 31/02, 1984. *

Similar Documents

Publication Publication Date Title
KR100506777B1 (en) Glitch detection for semiconductor test system
US5610925A (en) Failure analyzer for semiconductor tester
SU1619205A1 (en) Device for checking the wiring structures
US6026350A (en) Self-framing serial trigger for an oscilloscope or the like
US6430198B1 (en) Apparatus and method of reducing packet length count processing
SU1712903A2 (en) Wiring structures tester
SU756319A1 (en) Method of testing electric wiring connections
SU1624459A1 (en) Device for logic unit testing
SU1410037A1 (en) Device for inspecting logical units
SU1168952A1 (en) Device for monitoring digital equipment with block structure
RU2050588C1 (en) Method for control and debug of real-time programs and device for its implementation
SU1481800A1 (en) Device for testing electric wiring
RU2099777C1 (en) Device which searches for alternating fails in microprocessor systems
SU503189A1 (en) Device to verify the electrical installation
SU1589278A1 (en) Signature analyzer
SU1218351A1 (en) Apparatus for inspecting accuracy of electric wiring
SU1231504A1 (en) Device for checking logic units
SU1446629A1 (en) Device for modelling engineering systems
SU1705876A1 (en) Device for checking read/write memory units
SU842838A1 (en) Wiring testing device
SU807307A1 (en) Device for checking matched automatic apparatus
SU622097A1 (en) Wiring diagram checking method
SU1221653A2 (en) Scaling device with check
SU1698842A1 (en) Electrical wirings connections tester
SU1265779A1 (en) Device for simulating faults and failures of digital computer