SU1606993A1 - Синхронизатор дл растрового диспле - Google Patents
Синхронизатор дл растрового диспле Download PDFInfo
- Publication number
- SU1606993A1 SU1606993A1 SU867774305A SU7774305A SU1606993A1 SU 1606993 A1 SU1606993 A1 SU 1606993A1 SU 867774305 A SU867774305 A SU 867774305A SU 7774305 A SU7774305 A SU 7774305A SU 1606993 A1 SU1606993 A1 SU 1606993A1
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- counters
- block
- synchronizer
- outputs
- inputs
- Prior art date
Links
Landscapes
- Controls And Circuits For Display Device (AREA)
Abstract
Изобретение относитс к вычислительной технике и может быть использовано дл формировани адресов считывани информации и сигналов синхронизации в растровых видеотерминалах. Цель изобретени - повышение быстродействи устройства. Синхронизатор содержит первый 1, второй 2 и третий 3 счетчики первого блока 4 счетчиков, первый 5, второй 6 и третий 7 счетчики второго блока 8 счетчиков с соответствующими св з ми. Разнесение функций строчной и кадровой разверток на разные блоки счетчиков, реализованных на базе программируемых таймеров КР580ВИ53, позвол ет выбирать требуемый счетчик в составе блоков 4 и 8 дл формировани адресов считывани и повысить быстродействие синхронизатора при при формировании полного адреса считывани . 1 ил.
Description
Изобретение относитс к вычислительной технике и может быть использовано дл формировани адресов считывани информации и сигналов синхро- низации в растровых видеотерминалах. Известно использование программируемого таймера КР580ВИ153 дл формировани временной развертки растрового диспле . . .
Использование обычных интегральных схем требует использовани большого количества деталей, при этом временное положение синхроимпульсов и блан- кирующих импульсов посто нно и их его нельз мен ть программой при необходимости изменени их положени на экране монитора.
Цель изобретени - повьшение эффективности за счет увеличени быст- родействи синхронизатора.
На чертеже показана схема предлагаемого синхронизатора.
Синхронизатор содержит первьй 1,, второй 2 и. третий 3 счетчики первого блока 4 счетчиков, первый 5, второй 6 третий 7 счетчики второго блока 8 С четчиков, вход 9 управлени режимом работы, тактовый вход 10, клемму 11 сигнала логической единицы, первьй 12 и второй 13 информационные входы-выг ходы, первый 14, второй 15, третий 16 и четвертый 17 выходы.
Синхронизатор работает следующим образом.
Синхронизатор построен на базе первого 4 и второго 8 блоков счетчиков , в качестве которых используетс программируемый таймер КР580ВИ53, Первьй 12 и второй 13 информационные входы-выходы представл ют собой восьмиразр дные шины.данных. Вход 9 управлени режимом работы также вл етс многоразр дным и служит дл под- . ключени адресных сигналов (.) сигналов чтени (RD), записи (WR), выбора микросхемы (CS),
Перед началом работы по шинам 9, 12 и 13 дл всех счетчиков первого 4 и второго 8 блоков задаютс коэффици- енты пересчета и требуемый режим работы , .
Первый блок 4 счетчиков преднаа;- начен дл формировани сигналов строчной развертки диспле , второй блок 8 - дл формировани сигналов кадровой развертки.
Первые счетчики 1 и 5 соответственно первого 4 и второго 8 блоков
5
0
5 о
0 5
«
,
5
пересчитывают входные импульсы до периода соответственно строчной и кадровой разверток, На выходе счетчиков 1 и 5 формируютс импульсы с периодом соответствующей развертки и длительностью , равной периоду входных импульсов . Эти импульсы вл ютс запускающими сигналами дл вторых и третьих счетчиков соответствукщих .блоков.
Коэффициенты пересчета вторых счетчиков 2 и 6 соответственно первого 4 и второго 8 блоков определ ют момент начала соответственно строчного и кадрового синхроимпульсов. Измен эти коэффициенты, можно измен ть положение изображени на экране диспле в горизонтальном и вертикальном направлени х.
Коэффициенты пересчета третьих счетчиков 3 и 7 первого 4 и второго 8 блоков определ ютс длительностью видимого хода луча соответственно строчной и кадроврй разверток. На выходах счетчиков 3 и 7 формируютс положительные импульсы бланкировани соответственно строк и кадров,
Таким образом, на первом 14, втором 15, третьем 16 и четвертом 17 выходах синхронизатора формируютс соответственно сигнал начала строчного синхроимпульса, бланкирующий импульс строк, сигнал начала кадрового синхроимпульса, бланкирующий импульс кадров.
Кроме формировани синхросигналов, синхронизатор позвол ет сформировать адреса дл считывани информации из блока пам ти диспле . Использу сигналы управлени А, А, RD, WR, CS входа 9, можно подключать разр ды различнь1х счетчиков первого 4 и второго 8 блоков к первому 12 и второму 13 информационным входам-выходам, формиру адрес считьтани чеек блока пам ти диспле . Так, например, при и адреса считывайи формируютс на разр дах первых счетчиков 1 и 5 первого 4 и второго 8 блоков счетчиков,
Разнесение функций строчной и кад- ровой разверток на разные блоки счетчиков позвол .ет выбирать требуемьй счетчик в составе блоков 4 и 8 дл формировани адреса считывани и повысить быстродействие синхронизатора при формировании полного адреса считывани ,
Claims (1)
- Формула изобретениСинхронизатор дл растрового диспле , содержащий первый и второй блоки счетчиков, информационные входы-выходы которых вл ютс соответственно первым и вторым информационными входами-выходами синхронизатора, входом управлени режимом работы которого вл ютс входы управлени режимом работы первого и второго блоков счетчиков , управл ющий вход первого счетчика второго блока счетчиков вл етс6993соответственно выходы второго и третьего счетчиков первого блока счетчиков и второго и третьего счетчиков второг го блока счетчиков, отличаю- j щ и и с тем, что, с целью повыше, ни эффективности за счет увеличени быстродействи синхронизатора, выход второго счетчика первого блока счет- itoiKOB соединен с синхровходами первого , второго и третьего счетчиков второго блока счетчиков, управл кшщй вход первого счетчика первого блока счетчиков подключен к входу Лог.10входом сигнала Лог.1,синхронизатора,15 синхронизатора, выходы первых синхровходы первого, второго и треть- счетчиков каждого блока счетчиков сое его счетчиков первого блока счетчиков вл ютс тактовым входом синхронизатора , первым, вторым, третьим и четвертым выходами которого вл ютс 20динены с управл ющими входами второго и третьего счетчиков соответствующего блока.синхронизатора, выходы первых счетчиков каждого блока счетчиков соединены с управл ющими входами второго и третьего счетчиков соответствующего блока.
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CS8653A CS257662B1 (cs) | 1986-01-02 | 1986-01-02 | Zapojení časové základny rastrového displeje |
Publications (1)
Publication Number | Publication Date |
---|---|
SU1606993A1 true SU1606993A1 (ru) | 1990-11-15 |
Family
ID=5332036
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU867774305A SU1606993A1 (ru) | 1986-01-02 | 1986-10-15 | Синхронизатор дл растрового диспле |
Country Status (5)
Country | Link |
---|---|
BG (1) | BG48558A1 (ru) |
CS (1) | CS257662B1 (ru) |
HU (1) | HUT42868A (ru) |
PL (1) | PL144971B2 (ru) |
SU (1) | SU1606993A1 (ru) |
-
1986
- 1986-01-02 CS CS8653A patent/CS257662B1/cs unknown
- 1986-10-09 BG BG7669586A patent/BG48558A1/xx unknown
- 1986-10-15 SU SU867774305A patent/SU1606993A1/ru active
- 1986-12-19 PL PL26313586A patent/PL144971B2/pl unknown
-
1987
- 1987-01-02 HU HU1187A patent/HUT42868A/hu unknown
Non-Patent Citations (1)
Title |
---|
Торгов Ю.И. Программируемый таймер КР580ВИ53 и его применение. - Микропроцессорные средства и системы, 1984, № 1, стр. 82, рис.5. * |
Also Published As
Publication number | Publication date |
---|---|
CS257662B1 (cs) | 1988-05-16 |
PL144971B2 (en) | 1988-07-30 |
HUT42868A (en) | 1987-08-28 |
BG48558A1 (en) | 1991-03-15 |
CS5386A1 (en) | 1987-10-15 |
PL263135A2 (en) | 1987-09-21 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
EP0179455B1 (en) | Focus area change circuit | |
SU1606993A1 (ru) | Синхронизатор дл растрового диспле | |
SU1424136A1 (ru) | Синхрогенератор | |
SU1153343A1 (ru) | Устройство дл вывода графической информации | |
KR100232028B1 (ko) | 모자이크 효과 발생 장치 | |
SU1182508A1 (ru) | Устройство дл отображени информации на экранах телевизионных приемников | |
SU1689983A1 (ru) | Устройство дл отображени информации на экране электронно-лучевой трубки | |
JP2807044B2 (ja) | イメージセンサ試験用同期信号発生器 | |
SU1387039A1 (ru) | Устройство дл отображени информации на экране телевизионного индикатора | |
SU1367009A1 (ru) | Устройство дл отображени информации | |
SU1702358A1 (ru) | Устройство дл регистрации динамических процессов | |
SU970438A1 (ru) | Устройство дл отображени информации | |
SU1415467A1 (ru) | Преобразователь телевизионного стандарта | |
SU1425736A1 (ru) | Устройство дл считывани графической информации с экрана электроннолучевой трубки | |
SU1462406A1 (ru) | Устройство дл вывода графической информации | |
SU1550573A1 (ru) | Устройство дл отображени информации на экране электронно-лучевой трубки | |
SU1674395A1 (ru) | Многопрограммна система передачи телевизионной информации | |
SU1269180A1 (ru) | Устройство дл отображени информации на экране электронно-лучевой трубки | |
SU1688450A1 (ru) | Селектор кадровых синхроимпульсов | |
SU1441451A1 (ru) | Устройство дл отображени информации | |
SU1753487A1 (ru) | Устройство дл формировани цветовых сигналов графического изображени | |
SU1139453A1 (ru) | Устройство дл проведени телеигр | |
SU1190499A1 (ru) | Цифрова лини задержки | |
SU1322320A1 (ru) | Устройство дл обработки видеоинформации | |
SU1499331A1 (ru) | Устройство дл отображени символьной информации на экране видеоконтрольного блока |