SU1599999A1 - Устройство фазового пуска приемника дискретной информации - Google Patents
Устройство фазового пуска приемника дискретной информации Download PDFInfo
- Publication number
- SU1599999A1 SU1599999A1 SU874331644A SU4331644A SU1599999A1 SU 1599999 A1 SU1599999 A1 SU 1599999A1 SU 874331644 A SU874331644 A SU 874331644A SU 4331644 A SU4331644 A SU 4331644A SU 1599999 A1 SU1599999 A1 SU 1599999A1
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- inputs
- phase
- elements
- combinations
- input
- Prior art date
Links
Landscapes
- Dc Digital Transmission (AREA)
Abstract
Изобретение относитс к электросв зи и может быть использовано дл фазового пуска приемника дискретной информации при передаче ее по каналам св зи с временным уплотнением. Целью изобретени вл етс повышение помехоустойчивости фазового пуска в режиме ожидани приема сигнала фазового пуска. Устройство фазового пуска приемника дискретной информации содержит дешифраторы 1, блоки задержки 2-4, блок 5 элементов И и элемент ИЛИ 6. Сигнал фазового пуска, состо щий из кодовых комбинаций, дешифруетс дешифраторами 1, в результате чего на выходах соответствующих дешифраторов 1 по вл ютс сигналы - отклики на комбинации сигнала. Сигнал на выходе устройства формируетс при приеме не менее двух пусковых комбинаций из общего числа передаваемых. В режиме ожидани приема ложный фазовый пуск осуществл етс только при наборе не менее двух ложных пусковых комбинаций. 1 з.п. ф-лы, 2 ил.
Description
ел
со ;о
3159
Изобретение относитс к электросв зи и может быть использовано дл фазового пуска приемника дискретной информации при передаче ее по кана- лам св зи с временным уплотнением.
Целью изобретени вл етс повышение помехоустойчивости фазового пуска в режиме -ожидани приема сигнала фазового пуска.
На фиг. 1 представлена структурна электрическа схема предлагаемого устройства фазового пуска приемника дискретной информации; на фиг.2 - временные диаграммы сигналов, по с- н ющие работу устройства.
Устройство фазового пуска приемника дискретной информации содерщ1т п дешифраторов 1, блоки 2-4 задержки , блок 5 элементов И и элемент ИЛИ 6. Блок 5 элементов И содержит первый, второй, третий, четвертый, п тый и шестой элементы И 7-12.
Устройство работает следующим образом .
Работа устройства фазового пуска приемника дискретной информации описываетс дл случа и 4. С выхода
канала св зи на вход дешифсатооа 1 (фиг. 1) поступает сигнал фазового пуска (входной сигнал), состо щий из кодовых комбинаций А, В, С и D (фиг.2с1). Комбинации дешифрируютс п дешифраторами 1, в результате чего на выходах соответствующих п дешифраторов 1 по вл ютс сигналы - отклики на комбинации сигнала. При этом возможны следуюш е случаи.
Прин та комбинаци А. В этом случае сигнал с выхода соответствующего дешифратора 1 поступает на блок 2 за
л
держки с временем задержки с . L .л,л/л./.л.е
+ If + LJJ kbg, tp, L.p- соответственно
длительности комбинатщй В, С, D) и длее на первые входы первого, второго . третьего элементов И 7-9 (фиг. 2), . однако фазовый пуск будет произведен только при приеме одной из комбинаций В, Си D. Если прин та комбинаци В, то сигнал с выхода соответствующего дешифратора 1 через блок 3 за- держки со временем задержки Сг2(Фиг.2 поступит на второй вход второго элемента И 8. Поскольку на первом и втором входах второго элемента И 8 действуют совпадающие во времени сигна- лы, то второй элемент И 8 откроетс и сигнал через элемент ИЛИ 6 поступи на выход устройства фазового пуска
0
5
0
5
0
55
приемника дискретной информации (фиг. 2е).
Если прин та комбинаци С (комбинаци В искажена помехами и не дешифрирована ) ,. то сигнал с выхода соответствующего дешифратора 1.через блок 4 задержки с временем задержки Г. (фиг,2) поступит на второй вход третьего элемента И 9 и далее следует через элемент ИПИ 6. Если комбинации В и С не прин ты, а прин та комбинаци D (фиг. 2 а)-, то сработает первый элемент И 7 и его сигнал через элемент ИЛИ 6 осуществит фазовый пуск. Таким образом, в данном случае фазовый пуск приемника дискретной информации осуществл етс при реализации одного из сочетаний АВ, АС или AD прин тых пусковых комбинаций.
Прин та комбинаци В, комбинаци А искажена помехами и не дешифрирована. В этом случае сигнал с выхода соответствующего дешифратора 1 через блок 3 задержки поступает на первые входы четвертого и п того элементов И 10 и 11 и фазовый пуск осуществл етс при реализации одного из сочетаний ВС и BD пусковых комбинаций.
Прин та комбинаци С, комбинации А и В искажены помехами и не дешифрированы . В этом случае фазовый пуск осуществитс выходным сигналом шестого элемента И 12 при приеме комбинации CD (фиг. 22, ие )
Прин та.комбинаци А (или В, или С, или D) , комбинахщи В, С, D (или С, D) поражены помехами и не дешифрированы. В этом случае фазовый пуск не будет произведен, так как на вторых входах первого, второго и третьего элементов И 7-9 сигналы отсутствуют и первьй, второй и третий элементы И 7-9 закрыты.
Прин ты все пусковые комбинации. В этом случае сработают первый, второй , третий, четвертый, п тый, шестой элементы И 7-12 и на всех входах элемента ИЛИ 6 будут присутствовать совпадающие во времени сигналы, осуществл ющие фазовый пуск.
Таким образом, в режиме приема входного сигнала фазовый пуск осуществл етс при приеме не менее двух пусковых комбинаций из общего числа передаваемых . При этом снижение веро тности фа-зового пуска приемника практически не происходит. В режиме ожидани приема входного сигнала на вход
дешифратора 1 из канала св зи поступают хаотические импульсные помехи, под действием которых возможны ложные срабатывани дешифратора 1 .
Допустим, что образовалась ложна комбинаци А , совпадающа по структуре со структурой комбинации А входного сигнала, т.е. на выходе соответствующего дешифратора 1 по витс сигнал . Веро тность такого событи равна
Рд. 1/2
где К - количество импульсов в сигнале фазового пуска. Сигнал, как и при приеме входного сигнала через блок 2 задержки поступит на первьш, второй и третий элементы И 7-9, однако ложный фазовый пуск, осуществл етс только в том слу- чае, если произойдет ложньй набор, например, комбинации В . В этом случае срабатывает второй элемент И 8 и его сигнал через элемент ИЛИ 6 поступит на выход устройства фазового пус- ка приемника дискретной информации. Поскольку ложные комбинации образуютс независимо и равноверо тно, то веро тность такого событи , т.е. лож
ного пуска приемника будет равна
Р Рд, -Pg. (где Р. 1/2).
Аналогично произойдет фазовый пуск и при наборе ложной комбинации с или D , т.е. при реализации сочетаний л с или A D .
Допустим, что образовалась ложна комбинаци В . Тогда, как и в предыдущем случае ложный фазовый пуск произойдет только при ложном наборе ком- бинаций С или и , т;е. при реализаци одного из сочетаний в с или в в и т.д.
Таким образом, в режиме ожидани приема ложный фазовый пуск осущертв- л етс только при наборе не менее
0 5
0
с
д
5
двух ложных пусковых комбинаций, т.е. при реализации одного из возмож- Iных сочетаний двух ложных комбинаций из общего числа сочетаний.
Claims (2)
- Формула изобрет.ени1 . Устройство фазового пуска приемника дискретной информации, содержащее объединенные по входам п дешифраторов , блоки задержки и элемент ИЛИ, причем входы п дешифраторов и выход элемента ИЛИ вл ютс соответственно входом и выходом устройства, отличающеес тем, что, с целью повьш1ени помехоустойчивости фазового пуска в режиме ожидани приема сигнала фазового пуска, введен блок элементов И, при этом выходы п-1 дешифраторов подсоединены через соответствующие блоки задержки к соответствующим п-1 входам блока элементов И, п-й вход которого подключён к выходу п-го дешифратора, а выходы блока элементов И подсоединены к со- ответствующим входам элемента ИЛИ.
- 2. Устройство по п. 1, о т л и - чаю щ. е ef.c тем, что блок элементов И при П 4 содержит первый, второй, третий, четвертый, п тый и шестой элементы И, выходы которых вл ютс выходами блока элементов И, первый вход первого элемента И подключен к первым входам второго и третьего элементов И, первые входы четвертого и п того элементов И подключены к второму входу второго элемента И, вторые входы третьего и четвертого элементов И подключены к первому входу шестого элемента И, а вторые входы п того и шестого элементов И подключены к второму входу первого элемента И, причем первый и второй входы первого элемента И и вторые входы в торого и третьего элементов И вл ютс входами, блока элементов И)5)
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU874331644A SU1599999A1 (ru) | 1987-11-23 | 1987-11-23 | Устройство фазового пуска приемника дискретной информации |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU874331644A SU1599999A1 (ru) | 1987-11-23 | 1987-11-23 | Устройство фазового пуска приемника дискретной информации |
Publications (1)
Publication Number | Publication Date |
---|---|
SU1599999A1 true SU1599999A1 (ru) | 1990-10-15 |
Family
ID=21337645
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU874331644A SU1599999A1 (ru) | 1987-11-23 | 1987-11-23 | Устройство фазового пуска приемника дискретной информации |
Country Status (1)
Country | Link |
---|---|
SU (1) | SU1599999A1 (ru) |
-
1987
- 1987-11-23 SU SU874331644A patent/SU1599999A1/ru active
Non-Patent Citations (1)
Title |
---|
Авторское свидетельство СССР № 590862, кл. П 04 L 7/10, 1976. Авторское свидетельство СССР № 172353, кл. Н 04 L 7/10, 1963. * |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
SU1599999A1 (ru) | Устройство фазового пуска приемника дискретной информации | |
GB1562603A (en) | Counter type remote control receiver including noise immunity system | |
SU1496014A1 (ru) | Устройство избирательного вызова | |
SU1050125A2 (ru) | Устройство дл приема биимпульсного сигнала | |
US4021620A (en) | Multifrequency signal receiver with digital tone receiver | |
SU1352663A1 (ru) | Устройство синхронизации шумоподобных сигналов | |
SU1367167A1 (ru) | Устройство селекции импульсов в приемнике дл многоканальной асинхронной системы св зи | |
JPS6253040A (ja) | 復号回路 | |
SU1322510A1 (ru) | Устройство дл приема многочастотных сигналов | |
RU2010439C1 (ru) | Устройство для передачи данных по вокодерному тракту | |
SU1533021A2 (ru) | Устройство дл автоматического поиска канала св зи | |
SU1474674A1 (ru) | Цифровой коррел тор | |
SU1081639A2 (ru) | Устройство дл преобразовани последовательного кода в параллельный | |
SU1179522A1 (ru) | Адаптивный амплитудный селектор импульсно-кодовых сигналов с дискретной автоматической регулировкой усиления | |
SU1566517A2 (ru) | Система селективного вызова | |
SU1506565A1 (ru) | Устройство дл приема информации, передаваемой по двум параллельным каналам св зи | |
SU580656A1 (ru) | Устройство дл блокировани выхода телеграфного приемника при наличии помех в канале св зи | |
RU2223606C1 (ru) | Устройство поиска широкополосных сигналов | |
RU2018206C1 (ru) | Приемник сигналов с частотной манипуляцией | |
SU1224812A1 (ru) | Устройство дл передачи информации | |
RU2015577C1 (ru) | Устройство для передачи цифровой информации в паузах речи | |
SU1545330A1 (ru) | Устройство дл контрол Р-кодов Фибоначчи | |
SU1264223A1 (ru) | Устройство дл приема сигналов | |
RU1840945C (ru) | Селектор-обнаружитель пачек периодических импульсных сигналов | |
SU1518904A1 (ru) | Устройство дл фазировани электронного стартстопного телеграфного приемника |