SU1583317A1 - Рельсова цепь - Google Patents

Рельсова цепь Download PDF

Info

Publication number
SU1583317A1
SU1583317A1 SU874272780A SU4272780A SU1583317A1 SU 1583317 A1 SU1583317 A1 SU 1583317A1 SU 874272780 A SU874272780 A SU 874272780A SU 4272780 A SU4272780 A SU 4272780A SU 1583317 A1 SU1583317 A1 SU 1583317A1
Authority
SU
USSR - Soviet Union
Prior art keywords
input
output
analog
inputs
signal
Prior art date
Application number
SU874272780A
Other languages
English (en)
Inventor
Виктор Михайлович Лисенков
Игорь Васильевич Беляков
Анатолий Юрьевич Крылов
Original Assignee
Московский Институт Инженеров Железнодорожного Транспорта
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Московский Институт Инженеров Железнодорожного Транспорта filed Critical Московский Институт Инженеров Железнодорожного Транспорта
Priority to SU874272780A priority Critical patent/SU1583317A1/ru
Application granted granted Critical
Publication of SU1583317A1 publication Critical patent/SU1583317A1/ru

Links

Landscapes

  • Train Traffic Observation, Control, And Security (AREA)

Abstract

Изобретение относитс  к железнодорожной автоматике и телемеханике, в частности к устройствам контрол  свободности рельсовых участков. Цель изобретени  - повышение надежности. Сигнал из рельсовй линии после преобразовани  поступает на входы вычитателей 25, а затем возводитс  в квадрат в квадраторе 26 и подаетс  на вход сумматора 28, на другой вход которого поступает сигнал от цифроаналогового преобразоватл  27. На выходе сумматора формируетс  сигнал статистики преобразовани  входного сигнала, которым управл етс  путевое реле 29. 1 ил.

Description

Изобретение отсносится к железнодороной автоматике и телемеханике, в частности к устройствам контроля свободности рельсовых участков.
Цель изобретения - повышение надежности устройства.
На чертеже изображена функциональная схема устройства.
Устройство содержит источник 1 сигнала, подключенный через дроссель/грансформатор 2 к рельсовым нитям 3. ’Через дроссель-трансформатор 4 к рельсовым нитям 3 подключен блок 5 защиты, к выходу которого подключены аналоговые перемножители 6-9 и элемент 10 задержки, выход которого соединен с входом аналогового йеремножителя 6, подключенного к входу интегратора 11. Выход аналогового перемножителя 8 подключен к входу интегратора 12, выход которого соединен с входом вычитателя 13, второй вход которого подключен к выходу интегратора 11, а выход соединен с входом блока 14 масштабного усиления, с входом блока 15 нелинейного усиления и с одним входом аналогового делителя 16, подключенным своим выходом К второму входу аналогового перемноЖителя 7. Второй вход аналогового делителя 16 подключен к выходу блока 17 извлечения квадратного корня, вход Которого соединен с выходом блока 18 масштабного усиления, вход которого подключен к выходу интегратора 11,
Аналоговый делитесь 19 подключен своими входами к выходу блока 14 масштабного усиления и к выходу интегратора 11 , а выходом - к входу коммутатора 20, соединенному выходами с первыми» входами блоков 21 и 22 преобразования сигнала, остальные входы которых подключены к выходам аналогоцифрового преобразователя 23, вход которого соединен с выходом аналогового перемножителя 7. Выходы блока 21 преобразования сигнала подключены к входам цифроаналогового преобразователя 24, выход которого соединен с одним входом вычитателя 25, второй вход которого подключен к выходу аналогового перемножителя 9, а выход соединен с входом квадратора 26. Выходы блока 22 преобразования сигнала подключены к входам цифро. аналового преобразователя 27, выход которого соединен с одним входом сумматора 28; второй вход которого подключен к выходу квадратора 26, а к выходу подключено путевое реле 29.
Устройство работает следующим образом.
___ При свободности рельсовой линии сигнал от источника 1 сигнала поступает через дроссель-трансформатор 2 в рельсовые нити 3 и через дроссельтрансформатор 4 на блок 5 защиты. Далее сигнал поступает на входы аналоговых перемножителей 6-9. На второй вход аналогового перемножителя 6 сигнал поступает через элемент 10 задержки. С выхода перемножителей 6 и 8 сигнал поступает соответственно на входы интеграторов' 11 и 12. На выходе интегратора 11 образуется сигнал, равный дисперсии регулярной составляющей помех, а на выходе интегратора 12 образуется сигнал, равный пол-~ ной дисперсии сигнала. С выходов инте- граторов 11 и 12 сигнал поступает на входы вычитателя 13, на выходе которо^го образуется сигнал, равный дисперсии флуктуационной составляющей помех, который подается на один из' входов аналогового делителя 16. Блоком 18 масштабного усиления производится удвоение дисперсии регуляторной составляющей помех. Из полученного значения блоком 17 извлекается квадратный корень и этот сигнал подается на второй вход аналогового делителя 16. С выхода делителя 16 сигнал поступает на второй вход аналогового перемножителя 7, Блоком 14 масштабного усиления производится удвоение дисперсии флуктуационной составляющей помех и этот сигнал подается на вход аналогового делителя 19, на другой вход которого поступает сигнал с выхода интегратора 11. С выхода аналогового делителя 19 сигнал поступает на вход коммутатора 20.
Коммутатор 20 выполнен на основе двойных компараторов, выходы которых образуют выходы коммутатора 20. Сиг- . нал на каждом из выходов коммутатора 20 образуется при попадании напряжения на выходе в заданный интервал. Результат перемножения входного сигнала с параметром, образованным на выходе аналогового делителя 16 с выхода аналогового перемножителя 7 поступает на вход аналого-цифрового преобразователя 23, с выходов которо го сигнал в цифровой форме поступает на входы блоков 21 и 22 преобразова6 ния сигналов. В этих блоках происходит нелинейное преобразование сигналов в соответствии с управляющими сигналами, поступающими с выходов коммутатора 20. Цифровой сигнал на выходе блоков 21 и 22 преобразованиясигнала преобразуется в аналоговую форму с помощью цифроаналоговых преобразователей 24 и 27.
Блок 15 нелинейного усиления осуществляет преобразование сигнала на выходе вычитателя 13 в соответствии с функцией равнобочной гиперболы. Сигнал с выхода этого блока подается на один из входов перемножителя 9, на второй вход которого поступает входной сигнал с блока 5 защиты. Сигнал, пропорциональный произведению указанных величин, подается на один вход вычитателя 25, на второй вход которого поступает сигнал с выхода цифроаналогового преобразователя 24. Разность сигналов, формируемая на выходе вычитателя 25, возводится в квад-25 рат квадратором 26 и подается на один из входов сумматора 28, на второй вход которого поступает сигнал с , выхода цифроаналогового преобразователя 27. На выходе сумматора 28 формируется сигнал статистики преобразования входного сигнала, который управляет работой путевого реле 29. '
Таким образом, осуществляется преобразование сигнала на путевом реле в соответствии с сии составляющей изменением дисперпомех.

Claims (1)

  1. Рельсовая цепь, содержащая на одном конце рельсовой линии источник • сигнала, подключенный к рельсовым ' нитям через дроссель-трансформатор, а на другом - путевое реле и подключенный к рельсовым нитям через другой дроссель-трансформатор блок за. щиты, выход которого подключен к входам первого аналогового перемно-; жителя, к первым входам второго и третьего аналоговых перемножителей и к входу элемента задержки, выход которого подключен к второму входу второго аналогового перемножителя, • выход которого соединен с входом одного из интеграторов, выход которого подключен к первым входам вычитателя . 35 и одного из аналоговых делителей и к входу одного из блоков масштабного усиления, выход которого соединен с блоком вычисления квадратного корня, выход которого подключен к первому входу второго аналогового делителя, второй вход которого и вход второго блока масштабного усиления подключены к I выходу вычитателя,второй вход которого подключен к выходу второго интегратора, соединенного входом с выходом первого аналогового перемножителя, выход второго блока масштабного уси; ления подключен к второму входу первого аналогового делителя, выход которого соединен с входом коммутатора, выходы которого подключены к входу блока преобразования сигнала, I одни входы которого подключены к входам цифроаналогового преобразователя, а другие входы соединены с выходами аналого-цифрового преобразователя, вход которого подключен к выi ходу третьего аналогового перемножителя, второй вход которого соединен с выходом второго аналогового делителя, отличающаяся тем, что, с целью повышения надежI ности, она снабжена дополнительным блоком преобразования сигнала, входы которого подключены соответственно к выходам коммутатора и к выходам аналого-цифрового преобразователя, : дополнительным цифроаналоговым преобразователем, входы которого подключены к выходам второго блока преобразования сигнала, сумматором, квадратором дополнительным вычитателем, выход которого соединен с входом квадратора, подключенного.выходом к первому входу сумматора, дополнительным аналоговым перемножителем, первый вход которого подключен к выходу блока защиты и блокам нелинейного усиления, вход которого подключен к выходу первого вычитателя, а выход соединен с вторым входом четвертого аналогового перемножителя, выход которого подключен к первому входу второго вычитателя, второй вход которого соединён с выходом первого цифроаналогового преобразователя, а вход второго цифроана55 лотового преобразователя подключен к второму входу сумматора, к выходу которого подключено путевое реле.
SU874272780A 1987-06-09 1987-06-09 Рельсова цепь SU1583317A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU874272780A SU1583317A1 (ru) 1987-06-09 1987-06-09 Рельсова цепь

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU874272780A SU1583317A1 (ru) 1987-06-09 1987-06-09 Рельсова цепь

Publications (1)

Publication Number Publication Date
SU1583317A1 true SU1583317A1 (ru) 1990-08-07

Family

ID=21315001

Family Applications (1)

Application Number Title Priority Date Filing Date
SU874272780A SU1583317A1 (ru) 1987-06-09 1987-06-09 Рельсова цепь

Country Status (1)

Country Link
SU (1) SU1583317A1 (ru)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
Авторское свидетельство СССР № 1503826, кл. В 61 L 23/16, 1988. *

Similar Documents

Publication Publication Date Title
EP0308982A3 (en) Analog-to-digital converter having an excellent signal-to-noise ratio for small signals
CN103329444A (zh) 带有前向和反馈路径信号方波整形的西格玛-德尔塔平方差log-rms到dc转换器
KR890011227A (ko) 디지탈-아날로그 변환기
EP0981205A3 (en) Delta-sigma Modulator with improved full-scale accuracy
SU1583317A1 (ru) Рельсова цепь
EP0478071B1 (en) Analogue-to-digital converter
JPS57202128A (en) Analog-to-digital converting circuit
GB1258482A (ru)
CA2001862A1 (en) Signal conversion apparatus which reduces quantization errors for telecommunications applications
SU1505826A1 (ru) Рельсова цепь
CA2337388A1 (en) Control system adapted to control operation of an ac/dc converter
JP2847913B2 (ja) アナログ掛算器
GB2235599A (en) Analogue to digital conversion systems
JPS5731045A (en) Digital integrator for bipolar signal
JPS5753143A (en) Analogue-digital converter
JPS55143829A (en) Digital-analogue converter
SU782152A1 (ru) Интегрирующий аналого-цифровой преобразователь
JPS57106221A (en) Analogue-digital converter
SU752141A2 (ru) Адаптивный измерительный преобразователь
JPS5455111A (en) Digital agc system
SU1386954A1 (ru) Нелинейное корректирующее устройство
SU1698809A1 (ru) Устройство преобразовани амплитудного значени переменного напр жени в посто нное напр жение
SU746302A1 (ru) Преобразователь напр жение-ток
JPS6477224A (en) A/d converting circuit
SU661560A1 (ru) Аналоговое устройство дл умножени