SU1571397A1 - Устройство дл регистрации сигналов - Google Patents

Устройство дл регистрации сигналов Download PDF

Info

Publication number
SU1571397A1
SU1571397A1 SU894634266A SU4634266A SU1571397A1 SU 1571397 A1 SU1571397 A1 SU 1571397A1 SU 894634266 A SU894634266 A SU 894634266A SU 4634266 A SU4634266 A SU 4634266A SU 1571397 A1 SU1571397 A1 SU 1571397A1
Authority
SU
USSR - Soviet Union
Prior art keywords
input
inputs
outputs
counter
channel
Prior art date
Application number
SU894634266A
Other languages
English (en)
Inventor
Эрик Петрович Васильев
Олег Леонович Карасинский
Original Assignee
Производственное объединение "Краснодарский ЗИП"
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Производственное объединение "Краснодарский ЗИП" filed Critical Производственное объединение "Краснодарский ЗИП"
Priority to SU894634266A priority Critical patent/SU1571397A1/ru
Application granted granted Critical
Publication of SU1571397A1 publication Critical patent/SU1571397A1/ru

Links

Landscapes

  • Recording Measured Values (AREA)

Abstract

Изобретение относитс  к измерительной технике. Цель изобретени  - расширение частотного диапазона регистрируемых сигналов. Каждый импульс генератора 9 импульсов запускает формирователь 8 синхронизирующих импульсов, который вырабатывает последовательность импульсов. По импульсу на входе запуска аналого-цифровой преобразователь 1 преобразует в код сигнал, поступающий по входной шине 3. По импульсу на входе записи в блок 4 пам ти заноситс  этот код. По импульсу на входе управлени  через двухканальный мультиплексор 12 на адресные входы блока 4 пам ти подаетс  модифицированный код адреса. Содержимое  чейки блока 4 пам ти, адрес которой определ етс  этим модифицированным кодом адреса, по импульсу на первом входе стробировани  дешифратора заноситс  в один из внутренних регистров цифроаналоговых преобразователей 5, выходные сигналы которых регистрируютс  блоком 6 регистрации. 1 ил.

Description

Изобретение относится к измеритель ной технике, а именно к устройствам j для регистрации сигналов.
Цель изобретения - расширение частотного диапазона регистрируемых сигналов.
На чертеже изображен один из возможных вариантов предлагаемого устройства.
Устройство содержит аналого-цифровой преобразователь 1, который под-, соединен информационным входом через нормирующий элемент 2 к входной шине 3 и соединен выходами с информационными входами блока 4 памяти, подключенного выходами к информационным входам цифроаналоговых преобразователей 5, блок 6 регистрации, дешифратор 7, формирователь 8 синхронизирующих импульсов, генератор 9 импульсов и счетчик 10. Цифроаналоговые преобразователи 5 соединены выходами через интерполирующие элементы 11 с входами блока 6 регистрации и подсоединены входами синхронизации записи к выходам дешифратора 7. Дешифратор 7 соединен первым входом стробирования с формирователем 8 ! синхронизирующих импульсов, который подсоединен тактовым входом к выходу генератора 9 импульсов и подключен ко входу запуска аналого-цифрового преобразователя 1, к входу записи блока 4 памяти и к счетному входу счетчика 10,
Устройство также содержит двухканальный мультиплексор «12, подключенный выходами к адресным входам блока 4 памяти, соединенный входом * -“X управления с формирователем 8 синхронизирующих импульсов и подсоединенный разрядными входами первого канала к разрядным выходам счетчика 10, триггер 13, подключенный прямым выходом к второму входу стробирования дешифратора 7, дифференцирующий элемент 14, подсоединенный входом к шине 15 питания, и элемент НЕ 16, Двухканальный мультиплексор 12 подсоединен первыми разрядными входами второго канала к предпоследним разрядным выходам счетчика 10, соединен предпоследними разрядными входами второго канала с первыми разрядными выходами счетчика 10 и подключен последним разрядным входом второго канала к выходу элемента НЕ 16. Элемент НЕ 16 соединен входом с послед ним разрядным выходом счетчика 10, подключенным ко. входу установки триггера 13, подсоединенного входом сброса к выходу дифференцирующего элемента 14, соединенному со входом сброса счетчика 10, При этом первые разрядные выходы счетчика 10 подключены к адресным входам дешифратора 7.
Устройство работает следующим образом.
Каждый импульс с генератора 9 импульсов запускает формирователь 8 синхронизирующих импульсов, который вырабатывает последовательность импульсов, поступающих на вход запуска аналого-цифрового преобразователя 1, на вход записи блока 4 памяти, на счетный вход счетчика 10, на первый вход стробирования дешифратора 7 и . на вход управления двухканального мультиплексора 12. По импульсу на входе запуска аналого-цифровой· преобразователь 1 преобразует в код сигнал, поступающий со входной шины 3 через нормирующий элемент 2. По импульсу на входе записи код с аналого-цифрового преобразователя 1 заносится в блок 4 памяти. При этом адрес ячейки блока 4 памяти определяется счетчиком 10 через двухканальный мультиплексор 12. По импульсу на входе управления через второй канал двухканального мультиплексора 12 на адресные входы блока 4 памяти подается модифицированный код адреса. Содержимбе ячейки блока 4 памяти, адрес которой определяется этим модифицированным кодом адреса, по импульсу на первом входе стробирования дешифратора 7 заносится в один из внутренних регистров цифроаналоговых преобразователей 5. Выходные сигналы цифроаналоговых преобразователей 5 после сглаживания интерполирующими элементами 11 регистрируются в блоке 6 регистрации.
Так как темп вывода кодов из соседних ячеек блока 4 памяти в цифроаналоговые преобразователи 5 меньше, чем при занесении в блок 4 памяти, то на выходах цифроаналоговых преобразователей 5 происходит растяжение соответствующих участков сигнала, что эквивалентно сжатию его частотного диапазона. Последнее обеспечивает возможность регистрации сигналов, частотный диапазон которых превосхо-п дит частотный диапазон блока 6 реги5
157 страции в число раз, равное числу цифроаналоговых преобразователей 5.
Триггер 13 и дифференцирующий элемент 14 обеспечивают исключение неправильного вывода информации при включении, когда в блоке 4 памяти информация о сигнале еще не накопилась. При включении дифференцирующий элемент 14 формирует импульс, сбрасывающий счетчик 10 и триггер 13. После заполнения блока 4 памяти наполовину сигнал с последнего разрядного выхода счетчика 10 устанавливает триггер 13 в состояние, при котором происходит разблокирование дешифратора 7. Благодаря этому по импульсу на первом входе.стробирования дешифратора 7 во внутренние регистры цифроаналоговых преобразователей 5 заносятся соответствующие коды из ячеек блока 4 памяти.

Claims (1)

  1. Формула изобретения
    Устройство для регистрации сигналов, содержащее аналого-цифровой преобразователь, подсоединенный входом к входной шине и соединенный выходами с информационными входами блока памяти, подключенного выходами к информационным входам цифроаналоговых преобразователей, которые соединены выходами с входами блока регистрации и подсоединены входами синхронизации записи к выходам дешифратора, соединенного первым входом стробирования с формирователем синхронизи1397 * рующих импульсов, который подключен к входу запуска аналого-цифрового преобразователя, к входу записи блока памяти и к счетному входу счетчика и соединен тактовым входом с выходом генератора импульсов, и шину питания, отличающее — с я тем, что, с целью расширения Ю частотного диапазона регистрируемых сигналов, в него введены двухканальный мультиплексор, подключенный выходами к адресным входам блока памят ти, соединенный входом управления с 15 формирователем синхронизирующих импульсов и подсоединенный разрядными входами первого канала к разрядным выходам счетчика, триггер, подключенный прямым выходом к второ20 му входу стробирования дешифратора, дифференцирующий элемент, подсоединенный входом к шине питания, и элемент НЕ, причем двухканальный мультиплексор подсоединен первыми разряд25 ными входами второго канала к предпоследним разрядным выходам счетчика, соединен предпоследними разрядными . входами второго канала с первыми разрядными выходами счетчика, подключен— 30 ными к адресным входам дешифратора, и подсоединен последним разрядным входом второго канала к выходу элемента НЕ, соединенного входом с последним разрядным выходом счетчика,
    35 подключенным к входу установки триггера, подсоединенного входом сброса к выходу дифференцирующего элемента, соединенному с входом сброса счетчика.
    ' Составитель И. Розенкранц
SU894634266A 1989-01-09 1989-01-09 Устройство дл регистрации сигналов SU1571397A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU894634266A SU1571397A1 (ru) 1989-01-09 1989-01-09 Устройство дл регистрации сигналов

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU894634266A SU1571397A1 (ru) 1989-01-09 1989-01-09 Устройство дл регистрации сигналов

Publications (1)

Publication Number Publication Date
SU1571397A1 true SU1571397A1 (ru) 1990-06-15

Family

ID=21421373

Family Applications (1)

Application Number Title Priority Date Filing Date
SU894634266A SU1571397A1 (ru) 1989-01-09 1989-01-09 Устройство дл регистрации сигналов

Country Status (1)

Country Link
SU (1) SU1571397A1 (ru)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
Авторское свидетельство СССР № 1280323, кл. G 01 D 9/00, 1985. Авторское свидетельство СССР № 1323856, кл. G 01 D 9/00, 1986. *

Similar Documents

Publication Publication Date Title
SU1571397A1 (ru) Устройство дл регистрации сигналов
SU1381419A1 (ru) Цифровой измеритель длительности временных интервалов
SU1042009A1 (ru) Устройство дл ввода аналоговых величин в цифровую вычислительную машину
SU1653145A1 (ru) Устройство задержки
SU613501A1 (ru) Многоканальный преобразователь кода во временной интервал
SU1312391A1 (ru) Многоканальное устройство дл регистрации и индикации мгновенных значений сигналов
SU1434430A1 (ru) Датчик равномерно распределенных случайных чисел
SU1256181A1 (ru) Умножитель частоты следовани импульсов
SU1285493A1 (ru) Устройство дл воспроизведени запаздывающих функций
SU1223365A1 (ru) Аналого-цифровой преобразователь с самоконтролем
SU1038943A1 (ru) Умножитель частоты следовани импульсов
SU1201780A1 (ru) Радиоимпульсный фазометр
SU1465868A1 (ru) Устройство дл измерени N временных интервалов
SU1361722A1 (ru) Преобразователь кодов
SU1405116A1 (ru) Способ интегрирующего аналого-цифрового преобразовани
SU765831A2 (ru) Устройство дл управлени печатающим механизмом
SU1420388A1 (ru) Устройство дл измерени средней температуры
SU1221756A1 (ru) Преобразователь кода во временной интервал
SU1325701A1 (ru) Аналого-цифровой преобразователь поразр дного кодировани
SU1244796A2 (ru) Способ преобразовани кода угла в напр жени ,пропорциональные синусу и косинусу угла
SU1308910A1 (ru) Измерительный преобразователь активной мощности
SU1314456A1 (ru) Преобразователь временного интервала в код
SU1390794A1 (ru) Расширитель импульсов
SU1531226A1 (ru) Устройство дл преобразовани кодов
SU1601615A1 (ru) Устройство дл определени стационарности случайного процесса