SU1569837A1 - Устройство дл сопр жени магистрали с ЦВМ - Google Patents

Устройство дл сопр жени магистрали с ЦВМ Download PDF

Info

Publication number
SU1569837A1
SU1569837A1 SU884432909A SU4432909A SU1569837A1 SU 1569837 A1 SU1569837 A1 SU 1569837A1 SU 884432909 A SU884432909 A SU 884432909A SU 4432909 A SU4432909 A SU 4432909A SU 1569837 A1 SU1569837 A1 SU 1569837A1
Authority
SU
USSR - Soviet Union
Prior art keywords
input
unit
parallel
output
register
Prior art date
Application number
SU884432909A
Other languages
English (en)
Inventor
Алексей Сергеевич Кабанов
Original Assignee
Предприятие П/Я В-8828
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я В-8828 filed Critical Предприятие П/Я В-8828
Priority to SU884432909A priority Critical patent/SU1569837A1/ru
Application granted granted Critical
Publication of SU1569837A1 publication Critical patent/SU1569837A1/ru

Links

Landscapes

  • Data Exchanges In Wide-Area Networks (AREA)

Abstract

Изобретение относитс  к вычислительной технике и может быть использовано в аппаратуре передачи и обработки информации. Целью изобретени   вл етс  повышение гибкости протокола обмена по магистрали и повышение скорости обмена. Цель достигаетс  за счет обеспечени  идентификации "своего" пакета информации, возможности работы в дуплексном режиме, обработки служебной и полезной частей информации на "потоке". Устройство содержит блок поразр дного сравнени , два последовательных регистра, два блока вычислени  параллельной контрольной суммы, два блока пам ти команд управлени , параллельный регистр, блок формировани  признака ошибки, параллельно-последовательный регистр, селектор, блок поразр дного суммировани , счетчик длительности синхронизации источника, выделитель фронта, блок формировани  режима сеанса обмена, блок формировани  признака "свой", блок параллельного сравнени , блок пам ти контрольной суммы пакета информации, блок формировани  сигнала синхронизации источника, два буферных усилител , блок формировани  режима передачи, два магистральных формировател . 4 ил.

Description

Изобретение относитс  к вычислительной технике и может быть использовано в аппаратуре передачи и обработки информации.
Цель изобретени  - повышение гибкости протокола обмена по магистрали, повышение скорости обмена за счет обеспечени  идентификации своего пакета информации и возможности работы в дуплексном режиме сеанса обмена путем введени  блока пам ти, хран щего команды управлени  и коды обращени  к данному интерфейсному
блоку дл  всех возможных но данному протоколу обмена алгоритмов, завис щих от длины и структуры пакета информации , обработки служебной и полезной частей пакета информации на потоке, разделением устройства на функционально зависимые приемный и передающий у лы, объединенные обцей адресной шиной блока пам пг команд управлени , введением системной шины (обмена с перифериен ) с .iou ной инициалнзацпеи от IK гочпп ка .
оо
05
На фиг. I и 2 представлена структурна  схема предлагаемого интерфейс™ кого блока; на фиг. 3 и 4 - функциональна  схема возможного варианта i
реализации интерфейсного блока.
Устройство содержит линию 1 синхро™ нчзации источника магистрали 2Э линию J данных источника магистрали 2, пер- йый блок 4 поразр дного сравнени , первый последоватедьный регистр 5, первый блок 6 вычислени  параллель- Ной контрольной суммы., первый блок 7 цам ти команд управлени , первый па- р аллельный регистр 8, блок 9 формиро- вани  признака ошибки,, параллельно Последовательный регистр 10, селектор 1t1 s блок 12 поразр дного суммировани  второй последовательный регистр 13, , линию 14 данных интерфейса магистра- ли, счетчик длительности синхронизаци источника 15, выделитель 16 Фронта, блок 17 формировани  режима сеанса обмена} блок 18 Формировани  признака Свой, шинный Формирователь 19, блок 20 параллельного сравнени , блок 21 пам ти контрольной суммы пакета, блок 22 формировани  сигнала синхронизации источника, первый буферный усилитель 23s блок 24 формировани  режима передачи , второй блок 25 пам ти команд управлени , первый магистральный Формирователь 26, второй буферный усилитель 27, второй магистральный формирователь 28, второй блок 29 вычислени  параллельной контрольной суммы, линию 30 синхронизации интерфейса Магистрали 29 двунаправленную шину 31 данных системной шины 32, линию 33 синхронизации источника системной шины 32, линию 34 чтение системной шины 32s линию-запись 35 системной шины 32, шину 36 управлени  приемника , шину 37 управлени  передатчика, адресную шину 38 блоков пам ти ко- манд управлени , линию 39 синхрони™ здции, третий буферный усилитель 40. Устройство работает следующим образом .
По магистрали 2 от магистрального контроллера на линию 39 поступает сиг нал синхронизации Тс длительностью периода, равного длительности передачи/приема бита данных по лини м 3 и 14 магистрали 2, сигнал синхронизации может формироватьс  только в течение сеанса обмена. На линию 3 и 9 магистрального контроллера поступает пакет данных Дк в последо нательной форме, параллельно на ли°
нию 1 поступает сигнал синхронизации источника СИК, длительность которого равна длительности передачи пакета Д, С линии 14 в магистральный контроллер поступает пакет данных Линт, параллельно с линии 30 в магистральный контроллер поступает сигнал синхронизации интерфейса СИ нтс длительностью , равной длительности передачи пакета ЛИиг . Сигналы СИ Ит и Линт формируютс  синхронно сигналу Тс. Сгрук тура пакета последовательно формируемые блоки заголовка (содержит адрес интерфейсного блока), кода операции (КО) ( содержит указани  на алгоритм сеанса обмена данных) и бло ( или блоки) контрольной суммы (по модулю два одноименных разр дов бит) предыдущей части пакета. Структура пакета Лмнг: последовательно Нормируемые блоки заголовка (содержит адрес интерфейсного блока - корреспондента ), слова состо ни  (содержит указание на алгоритм сеанса обмена и признак ошибки предыдущего приема Л (/ в текущем сеансе обмена данных) и блок (или блоки) контрольной суммы (по модулю два одноименных разр дов бит) предыдущей части пакета. Структура блока пакета Д к и : 8 (или кратное 8-ми)-разр дный байт полезной информации плюс бит контрольной суммы содержимого данного блока по модулю два. Результирующа  сумма по модулю два одноименных разр дов всех блоков равна константе независимо от длины пакета и его содержимого.
Сеанс обмена инициирует магистральный контроллер, посыла  Лк по
По началу СИК выделитель 16
СИ,
фронта устанавливает блок 17 в режим Сеанс обмена, включа  таким образом формирование СИНТ в магистраль. Сигнал СИК разрешает работу счетчика 15, управл ющего по адресной шине 38 блоком 7 в режиме приема (ПРИ) и блоком 25 в режиме передачи (ПРЛ). Использование раздельных блоков пам ти дл  режимов ПРИ и ПРЛ позвол ет реал . зовать дуплексный режим сеанса обмена Врем  начала режима ПРЛ в этом случа определ етс  содержимым блока КО и (или содержимым блока ПРИ) блока 25. По сигналу СИК в регистр 5 записываютс  последовательно блоки Дк, в параллельной форме поступающие затем в шинный формирователь 19, регистр 8 и блок 6, По командам, поступающим с шины 36 управлени  в течение 9-го
бита текущего информационного блока Д , шинный формирователь 19 трансли- рует содержимое регистра 5 на шину 31 данных системной шины 32, сопровож- даетс  выдачей сигнала СИ на линии 33 системной шины 32, формируемого блоком 7 на шине 36 и передаваемого блоком 22. Блок заголовка Д поступает на идентификацию в блок 4, куда с ши- ны 36 поступает ключ. В случае идентификации чужого пакета бпок 18 останавливает счетчик 15 и дальнейша  развертка программы сеанса обмена блокируетс , интерфейсный блок уста- навливаетс  в исходное состо ние по окончании пакета Л ц записью константы ноль в счетчик 15. При идентификации своего заголовка продолжаетс  развертка программы сеанса обмена и в регистр 8 записываетс  на команде с шины 36 блок КО, поступающий затем на адресную шину 38. Содержимое КО определ ет дальнейшую программу сеанса обмена: прием блока данных и его объем и передачу управлени  передающей части интерфейсного блока. При указании на наличие и объем блока данных производитс  трансл ци 
ки). На врем  трансл ции на системную шину 32 всех блоков данных выставл етс  флаг ЧТ на линии ЗУ.
Передача управлени  передающей части осуществл етс  установкой блока 24 по команде с шины 37 или при идентификации конца СИ к блоком 16 (режим полудуплексного сеанса обмена) Блок 24 разрешает работу блока ЗУ 25, магистральных формирователей 26 и 28, в результате по линии 30 в магистраль i2 поступает сигнал СИ нт, одновременно из блока 25 через селектор 11 и
формирователь 28 по линии 14 в маi
гистраль 2 в адрес магистрального
контроллера Формируетс  заголовок пакета Динт,- Если регламентом передачи предусмотрено (определ етс  содержимым блока 25) при передаче в магистраль 2 последнего бита послед-, него, блока заголовка по линии 35 в системную шину 32 поступает сигнал СИ (требование загрузки шины данных), при этом выставлен сигнал запись по линии 35. Таким образом, при наличии в пакете Динт блоков, данных запись происходит по инициативе и со скоростью передающей части интерфейсно
блоков данных на системную шину 32. JQ го блока. Запись выставленного на
При отсутствии блока данных производитс  только сверка контрольной сумшине 31 данных блока данных в регистр 10 происходит по командам с шины 37. Далее блок данных в после вательной форме через селектор 11 формирователь 28 поступает в магис раль 2.
д,
хран щимс  в
управлени
мы всего пакета
блоке 21 пам ти и передача
пьрсдающей части.
В процессе приема своего пакета Д к в приемной части интерЛейсного блока происходит накопление контрольной суммы в блоке 20, запись блоков из регистра 5 в блок 6 вычислени  контрольной суммы происходит по командам шины 36. После приема всего пакета (о времени завершени  пакета Дк блок 7 узнает на основе содержимого регистра 18, хран щего КО текущего пакета) по команде с шины 36 результат сравнени  накопленной суммы , хран щейс  в блоке 6 с константой , хран щейс  в блоке ЗУС 21, поступает в блок 9. В случае фиксации ошибки информаци  об этом поступает на селектор 11 передающей части дл  последующего уведомлени  магистрального контроллера. Введение признака ошибка в адресную шину 38 позвол ет скорректировать программу передающей части интерфейсного блока (например, свернуть пакет Динтдо заголовка, содержащего признак сшиб5
0
5
0
5
шине 31 данных блока данных в регистр 10 происходит по командам с шины 37. Далее блок данных в последовательной форме через селектор 11 и формирователь 28 поступает в магистраль 2.
В процессе формировани  пакета Динт происходит стаффинг контрольного бита каждого блока, весь пакет завершаетс  блоком контрольной суммы. Конт-- рольный бит определ етс  содержимым блока 12, осуществл ющим поразр дное суммирование по модулю два. Передаваемые в магистраль 2 блоки пакета П икг поступают также в регистр 13, откуда в параллельной форме записываютс  в блок 29, где по командам с шины 37 управлени  происходит накопление контрольной суммы пакета Динт, котора  в параллельной форме подаетс  на селектор 11, осуществл ющий ее побитный вывод в магистраль 2„

Claims (1)

  1. Формула изобретени 
    Устройство дл  сопр жени  магистрали с ЦВМ, содержащее блок поразр дного сравнени , первый вход которого
    соединен с информационным входов лер- вого последовательного регистра и первым счетным входом первого блока вычислени  параллельной контрольной .суммы и  вл етс  входом устройства дл  подключени  к линии данных из-- гистрали, первый блок пам ти команд управлени , параллельный регистр, блок формировани  признака ошибки, параллельно-последовательный регистр, выход которого соединен с первым Информационным входом селектораэ вто рой информационный вход которого сов динен с выходом блока поразр дного суммировани 5 второй последователь иый регистр, отличающеес  тем5 чтоэ с целью повышени  гибкости протокола обмена по магистрали, по™ вышени  скорости обмена, в него вве Дены счетчик длительности синхрони зации источника,, выделитель фронта, блок формировани  признака Свон шинный формирователь, блок параллель ного сравнени , блок пам ти контрольНой суммы пакета информации, блок формировани  сигнала синхронизации Источникаэ первый и второй буферные усилителиэ блок формировани  режима передачиs второй блок пам ти команд управлени , первый и второй магистральные формирователи, второй блок вычислени  параллельной контрольной суммы, выход которого соединен с адресным входом селектора выход кою рого соединен с Информационными вхо дами блока поразр дного суммировани  первого магистрального формировател  и второго последовательного регистра первый вход сброса счетчика длитель™ ности синхронизации источника  вл етс  входом устройства дл  подключени  к линии синхронизации источника магистрали и соединен с информационным входом выделител  фронтов и входом первого буферного усилител , второй вход сброса счетчика длительности синхронизации источника соединен с входами выборки первого и второго бл ков пам ти команд управлени , инфор°
    мационным входом второго магистраль- ного формировател , входом второго буферного усилител , входом разрешени  первого магистрального формиро- вател  и выходом блока формировани  режима передачи, вход разрешени  ра боты счетчика длительности синхрони™ зации источника соединен с выходом блока формировани  признака Свой
    0
    - 5 «
    fifi
    U 5
    5
    0
    5
    вход сброса которого соединен с выходом Положительный фронт выделител  фронта, входом установки блока формировани  режима сеанса обмена, входом сброса блока формировани  признака ошибки, входом сброса первого блока вычислени  параллельной контрольной суммы, выход Отрицательный фронт выделител  Фронта соединен с входом установки блока формировани  режима передачи и входом сброса второго блока вычислени  параллельной контрольной суммы, выход блока формировани  режима сеанса обмена соединен с входом разрешени  второго магистрального формировател , выход блока поразр дного сравнени  соединен с входом установки блока формировани  признака Свой, выход блока параллельного сравнени  соединен с входом установки блока формировани  признака ошибки, перва  и втора  группы информационных входов которого соединены с выходами блока пам ти контрольной суммы и блока вычислени  параллельной контрольной суммы соответственно; выход шинного формировател  подсоединен входом к выходу устройства дл  подключени  к шине данных ЦВМ, причем выход первого последовательного регистра соединен с информационными входами шинного формировател , параллельного регистра и первого блока вычислени  параллель ной контрольной суммы, входы разрешени  работы шинного формировател , блока параллельного сравнени , первого блока вычислени  параллельной контрольной суммы, параллельного регистра , вход блока формировани  сигнала синхронизации источника; второй вход первого блока поразр дного сравнени , входы разрешени  работы первого последовательного регистра и блока формировани  признака Свой соединены с соответствующими выходами первого блока пам ти команд управлени , выходы счетчика длительности синхронизации источника, адресные входы первого и второго блоков пам ти команд управлени  соединены с выхода - ми параллельного регистра, информационные входы параллельно-последовательного регистра соединены с выходами шинного формировател , выходы блока формировани  сигнала синхронизации источника, первого и второго буферных усилителей  вл ютс  соответственно выходами устройства дл  подключени  к входам синхронизации чтени  и записи-ЦВМ, вход разрешени  работы второго блока вычислени  параллельной контрольной суммы, второй вход блока формировани  сигнала синхронизации источника, вход разрешени  работы второго последовательного регистра , вход сброса блока поразр дного суммировани , входы управлени  селектора, вход управлени  параллельно-последовательного регистра, вход сброса блока формировани  режима сеанса обмена, третий информационный вход селектора и вход сброса блока формировани  режима передачи соединены с второй группой информационных входов второго блока вычислени  параллельной контрольной суммы, а выход блока формировани  признака ошибки соединен с четвертым информационным входом селектора, выход второго магистрального формировател   вл етс 
    0
    5
    0
    выходом устройства дл  подключени  к линии синхронизации источника магистрали ,- выход первого магистрального формировател  подключен к выходу устройства дл  подсоединени  к линии данных магистрали, а тактовые входы синхронизации блока поразр дного суммировани , блока формировани  режима передачи, параллельно-последовательного регистра, первого и второго блоков вычислени  параллельной контрольной суммы, параллельного регистра , блока формировани  признака ошибки , блока формировани  режима сеанса обмена, блока формировани  признака Свтэй, выделител  фронта, счетчика длительности синхронизации источника соединены с выходом третьего буферного усилител , вход которого  вл етс  входом устройства дл  подключени  к линии синхронизации источника магистрали .
    д
    е
    Фиг. г
SU884432909A 1988-04-07 1988-04-07 Устройство дл сопр жени магистрали с ЦВМ SU1569837A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU884432909A SU1569837A1 (ru) 1988-04-07 1988-04-07 Устройство дл сопр жени магистрали с ЦВМ

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU884432909A SU1569837A1 (ru) 1988-04-07 1988-04-07 Устройство дл сопр жени магистрали с ЦВМ

Publications (1)

Publication Number Publication Date
SU1569837A1 true SU1569837A1 (ru) 1990-06-07

Family

ID=21378172

Family Applications (1)

Application Number Title Priority Date Filing Date
SU884432909A SU1569837A1 (ru) 1988-04-07 1988-04-07 Устройство дл сопр жени магистрали с ЦВМ

Country Status (1)

Country Link
SU (1) SU1569837A1 (ru)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
Бауманы П., Куртц П. и Науманн Г. Стандартные интерфейсы дл цифровых измерительных систем. -М.: Мир, 1977, с.69, 72, 75, рис. 22, 23, 25. Авторское свидетельство СССР № 1277166, кл С 08 С 25/00, 1985. *

Similar Documents

Publication Publication Date Title
US7567590B2 (en) Asynchronous data pipe for automatically managing asynchronous data transfers between an application and a bus structure
US5909564A (en) Multi-port ethernet frame switch
US4332027A (en) Local area contention network data communication system
US4337465A (en) Line driver circuit for a local area contention network
US4641307A (en) Data packet transmission using shared channel
JP2719522B2 (ja) データリンク制御器
JP2717112B2 (ja) 二重ポートタイミング制御器
US6388989B1 (en) Method and apparatus for preventing memory overrun in a data transmission system
US8392742B2 (en) Cyclemaster synchronization in a distributed bridge
TW312067B (en) Improving the efficiency of a network having a minimum data transmission time
JPH03234134A (ja) Csma方式通信システム
US4612541A (en) Data transmission system having high-speed transmission procedures
SU1569837A1 (ru) Устройство дл сопр жени магистрали с ЦВМ
JP2724322B2 (ja) 汎用非同期受信機−送信機
JPH0744567B2 (ja) 通信インタ−フエイス装置
JP4101361B2 (ja) 音声データ送受信装置および音声データ送受信システム
JP2760280B2 (ja) 通信データ交換装置および該交換装置を用いた通信システム
KR0150756B1 (ko) 병렬 공통 버스형 고속 패킷 교환 시스템의 가입자 노드 입출력 정합 장치
JP2944412B2 (ja) データ転送方法およびデータ転送方式
JPS6261497A (ja) デ−タ伝送回路装置
GB2248998A (en) Multiple HDLC processor
JPS60235550A (ja) 情報伝送方式
JPH03150943A (ja) 通信装置
JPH05113952A (ja) バス通信方法
JPH05199242A (ja) データ通信装置