SU1564671A1 - Устройство дл адаптивного сжати информации - Google Patents
Устройство дл адаптивного сжати информации Download PDFInfo
- Publication number
- SU1564671A1 SU1564671A1 SU874312425A SU4312425A SU1564671A1 SU 1564671 A1 SU1564671 A1 SU 1564671A1 SU 874312425 A SU874312425 A SU 874312425A SU 4312425 A SU4312425 A SU 4312425A SU 1564671 A1 SU1564671 A1 SU 1564671A1
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- output
- input
- block
- information
- counter
- Prior art date
Links
Landscapes
- Analogue/Digital Conversion (AREA)
Abstract
Изобретение относитс к информационно-измерительной технике и может быть использовано в телеизмерительных системах со сжатием данных, в случа х, когда требуетс сокращение избыточности информации. Цель изобретени - повышение точности устройства. Устройство содержит аналого-цифровой преобразователь 1, хронизатор 2, арифметический блок 3, цифровой компаратор 4, элемент И 5, блок 6 задани начальных значений, блок 7 управлени величиной апертуры, счетчик 8, блок 9 буферной пам ти. 3 ил.
Description
1
(21)4312425/24-24
(22)06.07.87
(46) 15.05.90. „Бюл. № 18
(72) А.В.Гриненко, Ю.В.Кондр тцев
и И.В.Литовченко
(53)621.398 (088.8)
(56)Авторское свидетельство СССР № 1383428, кл. G 08 С 19/28, 1986.
(54)УСТРОЙСТВО ДЛЯ АДАПТИВНОГО СЖАТИЯ ИНФОРМАЦИИ
(57)Изобретение относитс к информационно-измерительной технике и может
быть использовано в телеизмерительных системах со сжатием данных, в случа х , когда требуетс сокращение избыточности информации. Цель изобретени - повышение точности устройства. Устройство содержит аналого-цифровой преобразователь 1, хронизатор 2, арифметический блок 3, цифровой компаратор 4, элемент И 5, блок 6 задани начальных значений, блок 7 управлени величиной апертуры, счетчик 8, блок 9 буферной пам ти. 3 ил.
8к
18ых
и
с
СП
№
Устройство относитс к области информационно-измерительной техники и мол|ет быть использовано в телеизмери- тел|ьных системах со сжатием данных, в фгуча х когда требуетс сокращение избыточности информации.
Цель изобретени - повышение точ- нос}ти устройства.
На фиг.1 представлена функциональна
схема устройства; на фиг.2
функциональна схема арифметического блока; на фиг.З - функциональна схеа
ур
8,
блока управлени величиной аперы .
15
20
25
30
35
Устройство содержит (фиг.1) анало- о- цифровой преобразователь 1 (АЦП), ронизатор 2, арифметический блок 3, ифровой компаратор 4, элемент И 5, лок 6 задани начальных значений, лок 7 управлени апертурой, счетчик блок 9 буферной пам ти, jАрифметический блок 3 содержит г.2) регистр 10 сдвига, сумматор 11i регистр 12 сдвига, сумматор 13, умножитель 14 на -1, сумматор 15,Блок 7 управлени величиной апертуры содержит (фиг.З) регистры 16., сдвига, цифровые компараторы 17, 18, элементы И 19,, 19.,,, счетчик 20, элементы И-НЕ 21, элемент ИЛИ 22.
Устройство работает следующим об- разом.
Входной сигнал f (t) поступает на вхЬд АЦП 1 (фиг.1), с выхода которого с частотой дискретизации отсчета сигнала в виде m-разр дного цифрового кора поступают на информационный вход арифметического блока 3. Одновременно ,Q тактовые импульсы от хронизатора 2 поступают на счетный вход счетчика 8, на, второй вход элемента И 5 и на уп- ра;вл ющие входы арифметического блока 3 и блока 9 буферной пам ти, В ариф- ме(тическом блоке 3 вычисл етс конеч нй разность второго пор дка d2f(t..) f(t ,)-2f (t -)+f(t-f1). Такую операцию арифметический блок 3 выполн ет дл каждого отсчета в конвеерном режиме. В конвеерной схеме происходит одновременна запись отсчетов в регистры 10 и 12 и суммирование предыдущих обсчетов, записанных в этих регист- р4х, сумматорами 11, 13 и 15. С выхо- д4 сумматора 15 код конечной разности 5 второго пор дка поступает на первый вход цифрового компаратора 4, на второй вход которого подаетс двоичный
45
код величины апертуры с выхода блока 7 управлени величиной апертуры.
В блок 6 занесено значение опорного математического ожидани интервала между последовательными существенными отсчетами Т0, умноженного на п, где п - объем выборки, по которой проводитс определение математического ожидани . Блок 6 может быть выполнен на m-разр дном регистре. С выхода блока 6 код значени Т0 п поступает на второй управл ющий вход компаратора 18 (фиг.З) - второй управл ющий вход блока 7 управлени величиной апертуры. На первый вход блока 7 управлени величиной апертуры со счетчика 8 поступает текущее значение кода интервала между последовательными существенными выборками Т.. Эти значени суммируютс в сумматоре. Одновременно с записью первого отсчета в сумматор первый отсчет записываетс в первый регистр 161 сдвига. Управл ющие входы последовательно соединенны регистров 161...16П сдвига соединены и вл ютс управл ющим входом блока.
При поступлении n4J, где j 1, 2..., отсчета на вход сумматора 17 j-й отсчет подаетс на вычитающий вход сумматора и, следовательно, на выходе сумматора сформируетс код суммы п текущих значений Т. , который подаетс на первый вход компаратора. Таким образом, на выходе сумматора формируетс величина пропорциональна скольз щему среднему определенному по выборам объемом п. j+
Если J-T Т0-п сигнал 1 с вын
хода компаратора Меньше подаетс на второй вход первого элемента И 19 , на первый вход которого поступает сигнал с выхода К-входового элемента И-НЕ 21. Если с выхода элемента И-НЕ поступает сигнал 1, то на счетный пр мой вход счетчика 20 с двум входами поступит сигнал 1, значение счетчика 20 увеличитс на единицу. С выхода элемента И-НЕ 21 сигнал О по витс лишь в том случае , если в К младших разр дах кода на выходе счетчика 20 будут единицы. Тогда при по влении на выходе компаратора 18 Меньше 1 состо ние счетчика 20 не изменитс . Величина К выбираетс исход из допустимой максимальной апертуры.
J + n
Если IT n.T0
сигнал 1 с выхода
компаратора попадает на первый вход второго элемента И 19г, на второй вход которого поступает сигнал с т- входового элемента ИЛИ 22. С выхода элемента ИЛИ 22 сигнал О по витс лишь в том случае, если все разр ды
выходами нулевые. С выхода второго элемента И 19 сигнал 1 поступает на реверсивный вход счетчика 20 и выходной код счетчика .20 уменьшаетс на единицу, т.е. величина апертуры автоматически устанавливаетс такой, что материатическое ожидание интервале времени между существенными отсчетами равно-наперед заданному в блоке начальных значений. Двоичный код величина апертуры -0 с выхода блока 7 управлени величиной апертуры поступает на второй вход цифрового компаратора 4 (фиг.1), с выхода Больше которого сигнал 1 по витс лишь в том случае, если величина второй конечной разности больше величины апертуры , т.е. если отсчет существенный. Сигнал 1 на. выходе элемента И 5 в тот момент времени, когда на второй вход элемента И 5 поступает тактовый импульс с хронизатора 2 и тем самым осуществл етс тактирование работы устройства. С выхода элемента И 5 сигнал 1, свидетельствующий о суще- .ственности текущего отсчета, поступает на управл ющий вход счетчика 8, который заканчивает цодсчет числа тактовых импульсов между последовательными существенными отсчетами и выдает код величины временного интервала между этими отсчетами на второй вход блока 7 управлени величиной апертуры и второй выход устройства. Кроме того по сигналу 1 с выхода элемента И 5 осуществл етс запись кода текущего значени входного процесса в блок 9 буферной пам ти и выдача этого значени на первый выход устройства. На третий выход устройства выдаетс код величины апертуры.
Таким образом, в предлагаемом устройстве дл определени существенности отсчета используетс точное зна
46716
чение величины апертуры, полученное в блоке 7 управлени величиной апертуры из непрерывного р да значений уровн квантовани , и тем самым обеспечиваетс более точное регулирование интенсивности потока существенных отсчетов, обеспечивающее равенство математического ожидани периода сле- JQ довани существенных отсчетов уставке , занесенной в блок начальных значений . Т.е. увеличиваетс точность работы устройства.
I
Claims (1)
- Формула изобретениУстройство дл адаптивного сжати информации, содержащее аналого-цифровой преобразователь, информационный вход которого вл етс входом устройства , выход соединен с информационным входом арифметического блока, первый выход которого соединен с информационным входом блока буферной пам ти, выход которого вл етс первым выходом устройства, хронизатор, выход которого соединен с управл ющими входами аналого-цифрового преобразовател и арифметического блока и первымиуправл ющими входами блока буферной пам ти и счетчика, выходы которого ,соединены с первыми информацией- ными входами блока управлени величиной апертуры и вл ютс вторыми выходами устройства, второй информационный вход блока управлени величиной апертуры подключен к выходу блока задани начальных значений, выход - вл етс третьим выходом устройства, отличаю, щеес тем, что, с целью повышени точности устройства, в него введены элемент И и цифровой компаратор, первый и второй входы которого подключены соответственно квторому выходу арифметического блока и выходу блока управлени величиной апертуры, выход цифрового компаратора соединен с первым входом элемента И, второй вход которого подключен к выходу хронизатора, выход элемента И соединен с управл ющим входом счетчика и вторыми управл ющими входами блока управлени величиной апертуры и блока буферной пам ти.Фив. I
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU874312425A SU1564671A1 (ru) | 1987-07-06 | 1987-07-06 | Устройство дл адаптивного сжати информации |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU874312425A SU1564671A1 (ru) | 1987-07-06 | 1987-07-06 | Устройство дл адаптивного сжати информации |
Publications (1)
Publication Number | Publication Date |
---|---|
SU1564671A1 true SU1564671A1 (ru) | 1990-05-15 |
Family
ID=21330180
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU874312425A SU1564671A1 (ru) | 1987-07-06 | 1987-07-06 | Устройство дл адаптивного сжати информации |
Country Status (1)
Country | Link |
---|---|
SU (1) | SU1564671A1 (ru) |
-
1987
- 1987-07-06 SU SU874312425A patent/SU1564671A1/ru active
Similar Documents
Publication | Publication Date | Title |
---|---|---|
SU1564671A1 (ru) | Устройство дл адаптивного сжати информации | |
US3590229A (en) | Digital differentiator | |
US3990071A (en) | Data transmission system using frequency permutation codes | |
US3436723A (en) | Digital recording apparatus | |
SU1688189A1 (ru) | Цифровой фазометр | |
US5204833A (en) | Method and apparatus for recording waveform | |
SU943599A1 (ru) | Преобразователь сдвига фаз в код | |
SU949533A1 (ru) | Устройство дл измерени приращени частоты | |
SU785816A1 (ru) | Магнитометр | |
SU752798A1 (ru) | Адаптивный рециркул ционный преобразователь "врем -код | |
SU1511865A2 (ru) | Устройство дл передачи двоичного кода | |
SU1679517A1 (ru) | Передающее устройство адаптивной телеизмерительной системы | |
SU1080137A1 (ru) | Вычислительное устройство | |
SU924641A1 (ru) | Устройство дл измерени физических величин с цифровой регистрацией | |
SU955031A1 (ru) | Устройство дл определени максимального числа | |
SU1485153A1 (ru) | Устройство предварительной обработки цифровой информации для регистратора электрических сигналов | |
SU570025A1 (ru) | Устройство преобразовани частоты импульсов | |
SU1170613A1 (ru) | Цифровой регистратор длительных сигналов | |
SU1320827A1 (ru) | Устройство дл адаптивного сжати информации | |
SU981925A1 (ru) | Измеритель временных интервалов | |
SU1424058A1 (ru) | Блок управл емой задержки | |
SU557718A1 (ru) | Цифровой указатель экстремумов сигнала | |
SU1383428A1 (ru) | Устройство дл адаптивного сжати информации | |
SU1096658A1 (ru) | Цифрова контрольно-измерительна система | |
SU477420A1 (ru) | Процессор дл оперативного коррел ционно-спектрального анализа |