SU1543414A1 - Device for interfacing computer and subscriber - Google Patents

Device for interfacing computer and subscriber Download PDF

Info

Publication number
SU1543414A1
SU1543414A1 SU884431527A SU4431527A SU1543414A1 SU 1543414 A1 SU1543414 A1 SU 1543414A1 SU 884431527 A SU884431527 A SU 884431527A SU 4431527 A SU4431527 A SU 4431527A SU 1543414 A1 SU1543414 A1 SU 1543414A1
Authority
SU
USSR - Soviet Union
Prior art keywords
input
output
elements
trigger
exclusive
Prior art date
Application number
SU884431527A
Other languages
Russian (ru)
Inventor
Валерий Дмитриевич Бубнов
Юрий Анатольевич Гуров
Original Assignee
Научно-экспериментальный центр автоматизации управления воздушным движением
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Научно-экспериментальный центр автоматизации управления воздушным движением filed Critical Научно-экспериментальный центр автоматизации управления воздушным движением
Priority to SU884431527A priority Critical patent/SU1543414A1/en
Application granted granted Critical
Publication of SU1543414A1 publication Critical patent/SU1543414A1/en

Links

Landscapes

  • Interface Circuits In Exchanges (AREA)

Abstract

Изобретение относитс  к вычислительной технике и может быть использовано в вычислительных системах дл  сопр жени  ЭВМ с абонентом. Целью изобретени   вл етс  увеличение быстродействи  устройства. Устройство содержит блок пам ти 1, триггер 2, элемент НЕ 3, дешифратор 4, элемент задержки 5, счетчик 6, элемент ИЛИ 7, элемент задержки 8, триггер 9, элемент И 10, триггер 11, группу элементов И 12, группу элементов ИЛИ 13, группу элементов И 14, блок пам ти 15, триггер 16, дешифратор 17, элемент НЕ 18, элементы задержки 19, 20, счетчик 21, элементы И 22-26, элементы ИЛИ 27-30, элементы ИСКЛЮЧАЮЩЕЕ ИЛИ 31-39, элемент НЕ 40. Устройство обеспечивает двунаправленный обмен информации ЭВМ с абонентом с буфферизацией передаваемой информации. 1 ил.The invention relates to computing and can be used in computer systems for interfacing computers with a subscriber. The aim of the invention is to increase the speed of the device. The device contains a memory block 1, trigger 2, the element NOT 3, the decoder 4, the delay element 5, the counter 6, the element OR 7, the delay element 8, the trigger 9, the element AND 10, the trigger 11, the group of elements AND 12, the group of elements OR 13, group of elements AND 14, memory block 15, trigger 16, decoder 17, element NOT 18, delay elements 19, 20, counter 21, elements AND 22-26, elements OR 27-30, elements EXCLUSIVE OR 31-39, the element is NOT 40. The device provides bidirectional exchange of computer information with the subscriber with buffering of the transmitted information. 1 il.

Description

Изобретение относится к вычислительной технике и может быть использовано в вычислительных системах для сопряжения ЭВМ с абонентом.The invention relates to computer technology and can be used in computer systems to interface computers with a subscriber.

Цель изобретения - увеличение быстродействия устройства.The purpose of the invention is to increase the speed of the device.

На чертеже представлена структурная схема устройства.The drawing shows a structural diagram of a device.

Устройство содержит первый блок 1 Памяти, четвертый триггер 2, первый рлемент НЕ 3, первый дешифратор 4, второй элемент 5 задержки, первый Счетчик 6, первый элемент ИЛИ 7, первый элемент 8 задержки, первый триггер 9, первый элемент И 10, второй ^триггер 11, первый блок 12 элементов Й, блок 13 элементов ИЛИ, второй блок ]4 элементов И, второй блок 15 памяти, третий триггер 16, второй дешифратор 17, второй элемент НЕ 18, четвертый 19 и третий 20 элементы задержки, второй счетчик 21, второй 22, Третий 23, четвертый 24, пятый 25 и Шестой 26 элементы И, третий 27, второй 28, четвертый 29 и пятый 30 элементы ИЛИ, первый 31, второй 32, третий 33, седьмой 34, восьмой 35, девятый 36, четвертый 37, пятый 38 и шестой 39 элементы ИСКЛЮЧАЮЩЕЕ ШТИ, третий элемент НЕ 40, выход 41 устройства для подключения информационных ' входов ЭВМ и абонента, входы 42 - 44 Устройства для подключения соответственно выхода режима ЭВМ, информационного выхода абонента, информационного выхода ЭВМ, выходы 45 - 47 устройства для подключения соответственно * входов разрешения чтения-записи ЭВМ И абонента, входа синхронизации ввора-вывода абонента, входы 48 и 49 устройства для подключения выходов синхронизации ЭВМ и абонента соответственно.The device contains a first memory unit 1, a fourth trigger 2, a first element NOT 3, a first decoder 4, a second delay element 5, a first counter 6, a first OR element 7, a first delay element 8, a first trigger 9, a first AND element 10, a second ^ trigger 11, first block of 12 elements of Y, block of 13 elements of OR, second block] 4 elements of And, second block 15 of memory, third trigger 16, second decoder 17, second element NOT 18, fourth 19 and third 20 delay elements, second counter 21 , second 22, third 23, fourth 24, fifth 25 and sixth 26 elements And, third 27, second 28, fourth th 29 and fifth 30 elements OR, first 31, second 32, third 33, seventh 34, eighth 35, ninth 36, fourth 37, fifth 38 and sixth 39 elements EXCLUSIVES, third element NOT 40, output 41 of the device for connecting information ' computer and subscriber inputs, inputs 42 - 44 Devices for connecting respectively the computer mode output, information output of the subscriber, computer information output, outputs 45 - 47 of the device for connecting respectively * the read and write enable inputs of the computer and the subscriber, the input of the input-output synchronization of the subscriber, inputs 48 and 49 of the device for connecting the synchronization outputs of the computer and the subscriber, respectively.

Устройство работает следующим образом.The device operates as follows.

Предусмотрены два режима работы: вывод - прием информации из ЭВМ и передача ее абоненту; ввод - прием информации от абонента и передача ее ЭВМ. ЭВМ является инициатором обмена, т.е. она определяет режим работы вывод и ввод, устанавливая по входу 42 режим ’’Ввод. Устройство высоким уровнем'с выхода 45'разрешает ЭВМ запись информации, а низким - считывание, с выхода 47 устройство сообщает абоненту о режимах работы: Вывод низкий уровень, Ввод - высокий уро вень, а с выхода 46 низким уровнем устройство разрешает абоненту считывание информации, а высоким записывать .Two operating modes are provided: output - receiving information from a computer and transmitting it to a subscriber; input - receiving information from the subscriber and transmitting it to a computer. The computer is the initiator of the exchange, i.e. it determines the operating mode of output and input, setting the input ″ ’Input mode to input 42. A device with a high level of output 45 allows the computer to record information, and low allows reading, from output 47 the device informs the subscriber of the operating modes: Low output, Input - high level, and output 46 allows the subscriber to read information. and write high.

В исходном состоянии устройство находится в режиме Вывод. Триггеры 2, 9, 11 и 16 и счетчики 6 и 21 находятся в нулевом состоянии, блок 1 памяти настроен на режим Запись, так как на вход чтения-записи поступает высокий уровень с нулевого выхода триггера 2, блок памяти 15 настроен на режим Считывание, так как на его вход чтения-записи поступает низкий уровень с единичного выхода триггера 2. Выход блока 1 памяти находится в третьем состоянии, т.е. отключен от абонента и ЭВМ, а выход блока 15 памяти подключен к абоненту и ЭВМ, с выхода 45 устройство разрешает ЭВМ запись информации (высокий уровень), а с выхода 46 устройство запрещает абоненту считывание информации (высокий уровень), так как триггеры 9 и 16 находятся в нулевом состоянии. ЭВМ по состоянию вывода 45 определяет, . что устройство готово к приему .информации и выдает первое информационное слово через вход 44, элементы И 14 и ИЛИ 13 на вход блоков 1 и 15 памяти. После этого на вход 48 поступает первый импульс записи. Импульсы считывания на входе 49 .отсутствуют, так как отсутствует разрешение считывания на выходе 46 устройства. Поскольку триггеры 2 и 11 находятся в нулевом состоянии, то элемент ИСКЛЮЧАЮЩЕЕ ИЛИ 34 разрешает прохождение первого импульса записи через элементы И 23 и ИЛИ 7 на элемент 5 задержки и на счетный вход счетчика 6, формируя на адресном входе блока памяти 1 первый адрес. После этого первый импульс записи, задержанный на элементе 5 задержки, через элемент НЕ 3 поступает на вход блока 1, записав первое информационное слово в первый адрес блока 1 памяти. Затем на вход 44 поступаем второе информационное слово, а на вход 48 приходит второй импульс записи. Счетчик 6 модифицирует ((увеличивает на единицу) второй адрес, по которому происходит запись второго информационного слова.In the initial state, the device is in Output mode. Triggers 2, 9, 11 and 16 and counters 6 and 21 are in the zero state, memory block 1 is set to Write mode, since the read-write input receives a high level from trigger zero output 2, memory block 15 is set to Read mode, since its read-write input receives a low level from a single output of trigger 2. The output of memory unit 1 is in the third state, i.e. disconnected from the subscriber and the computer, and the output of the memory unit 15 is connected to the subscriber and the computer, from the output 45 the device allows the computer to record information (high level), and from the output 46 the device prevents the subscriber from reading information (high level), since the triggers 9 and 16 are in zero condition. The computer at the state of output 45 determines,. that the device is ready to receive .information and issues the first information word through input 44, elements AND 14 and OR 13 to the input of memory blocks 1 and 15. After that, input 48 receives the first write pulse. Read pulses at the input 49. Are absent, since there is no read permission at the output 46 of the device. Since the triggers 2 and 11 are in the zero state, the EXCLUSIVE OR 34 element allows the first write pulse to pass through the And 23 and OR 7 elements to the delay element 5 and to the counting input of the counter 6, forming the first address on the address input of the memory unit 1. After that, the first recording pulse delayed by the delay element 5, through the element 3 is fed to the input of block 1, writing the first information word to the first address of the memory block 1. Then, the second information word is received at input 44, and a second write pulse arrives at input 48. Counter 6 modifies ((increments by one) the second address at which the second information word is recorded.

После записи в блок памяти 1 массива информационных слов на дешифраторе 4 вырабатывается сигнал, который устанавливает триггер 9 в единиAfter writing an array of information words to the memory unit 1 on the decoder 4, a signal is generated that sets the trigger 9 in one

1543414 6 цу и через элемент 8 задержки счетчик , 6 в О. При условии, что состояние триггеров 9 и 16 не равно, элемент ИСКЛЮЧАЮЩЕЕ ИЛИ 36 разрешает переключение триггера 2 в единицу импульсом с элемента 8 задержки через элементы ИЛИ 28 и И 22, а при условии, что состояния триггеров 9 и 16 равны, через элемент НЕ 40 импульсом с эле- ю мента 8 задержки через элементы ИЛИ 28, И 10 на единичный вход триггера 11 подтверждается состояние ’’Запись”. Триггер 2 низким уровнем с нулевого выхода переключает блок памяти 1 в 15 режим Чтение, подключая его вход к входу абонента и ЭВМ, а блок 15 памяти переключает в режим Запись, отключая его выходы от абонента и ЭВМ.1543414 6 tsu and through the delay element 8 the counter, 6 in O. Provided that the state of the triggers 9 and 16 is not equal, the EXCLUSIVE OR 36 element allows the trigger 2 to be switched to unity by the pulse from the delay element 8 through the OR elements 28 and AND 22, and provided that the states of triggers 9 and 16 are equal, through the element NOT 40 a pulse from the element 8 of the delay through the elements OR 28, AND 10 to the single input of trigger 11 confirms the state of “Record”. Trigger 2 low level from the zero output switches the memory unit 1 to the Read mode, connecting its input to the input of the subscriber and the computer, and the memory unit 15 switches to the Recording mode, disconnecting its outputs from the subscriber and the computer.

Единичный выход триггера 9 через эле- 20 менты ИСКЛЮЧАЮЩЕЕ ИЛИ 38, ИЛИ 30, ИСКЛЮЧАЮЩЕЕ ИЛИ 39 выдает на выход 46 низкий уровень, разрешая абоненту считывание информации из блока 1 памяти. Нулевой выход триггера 16 че- 25 рез элементы ИСКЛЮЧАЮЩЕЕ ИЛИ 33, ИЛИ 27 и ИСКЛЮЧАЮЩЕЕ ИЛИ 31 выдает на выход 45 высокий уровень, разрешая ЭВМ запись информации в блок 15 памяти.A single output of trigger 9 through 20 elements EXCLUSIVE OR 38, OR 30, EXCLUSIVE OR 39 gives output 46 a low level, allowing the subscriber to read information from memory unit 1. The zero output of the trigger 16 through 25 elements EXCLUSIVE OR 33, OR 27 and EXCLUSIVE OR 31 gives the output 45 high level, allowing the computer to write information to the memory unit 15.

Одновременно разрешена запись инфор-. 30 мации из ЭВМ и считывание информации в абонент. В режиме Запись при условии, что триггер 2 установлен в 1 элемент ИСКЛЮЧАЮЩЕЕ ИЛИ 35 разрешает поступление импульсов записи из ЭВМ 35 через вход 48, элементы И 25 и ИЛИ 25 на элемент 19 задержки и счетный вход счетчика 21, а также разрешает поступление импульсов считывания через вход 49, элементы И 24 и ИЛИ 7 40 на вход элемента 5 задержки и счетный вход счетчика 6. Первый импульс счи.тывания устанавливает на адресных входах блока памяти 1 первый адрес и с выхода элемента 5 задержки через 45 элемент НЕ 3 поступает на вход выбор- . ки блока 1 памяти и выдает на выход 41 первое информационное слово. После того, как весь массив информационных слов будет считан абонентам, на де- gQ шифраторе 4 вырабатывается импульс, который сбрасывает триггер 9 и через элемент задержки счетчик 6.At the same time recording information is allowed. 30 missions from the computer and reading information to the subscriber. In Recording mode, provided that trigger 2 is set to 1, the EXCLUSIVE OR 35 element allows the receipt of write pulses from the computer 35 through input 48, the And 25 and OR 25 elements to the delay element 19 and the counting input of the counter 21, and also allows the receipt of read pulses through input 49, elements AND 24 and OR 7 40 to the input of the delay element 5 and the counting input of the counter 6. The first read pulse sets the first address on the address inputs of the memory unit 1 and from the output of the delay element 5 through 45 the element NOT 3 receives the input -. block 1 memory and outputs the first information word 41. After the entire array of information words is read to subscribers, a pulse is generated on the de-gQ encoder 4, which resets the trigger 9 and through the delay element counter 6.

Первый импульс записи устанавливает на адресных входах блока 15 памя- gg ти первый адрес и с выхода элемента задержки 19 через элемент НЕ 18 поступает на вход выборки, записав первое информационное слово в первый адрес блока 15 памяти. После того, :?ак весь массив информации будет записан, на дешифраторе 17 вырабатывается импульс, который сбрасывает триггер 16 и через элемент 20 задержки счетчик 21. Считывание информации из блока 15 памяти аналогично считыванию из блока 1 памяти. Триггер 2 переключается в том случае, если один из блоков памяти 1 или 15 содержит записанную информацию, после этого цикл обмена повторяется вновь.The first write pulse sets the first address on the address inputs of the memory block 15 gg and from the output of the delay element 19 through the element 18 does not enter the sample input by writing the first information word to the first address of the memory block 15. After that:? As the whole array of information will be recorded, a pulse is generated on the decoder 17, which resets the trigger 16 and through the delay element 20, the counter 21. Reading information from the memory unit 15 is similar to reading from the memory unit 1. Trigger 2 is switched if one of the memory blocks 1 or 15 contains the recorded information, after which the exchange cycle is repeated again.

При необходимости организации режима Ввод с ЭВМ на вход 42 устройства поступает сигнал, который устанавливает триггер 11 в 1, коммутируя информационный вход 43 устройства от абонента на входы данных блоковIf it is necessary to organize the Input mode from a computer, a signal is received at the input 42 of the device, which sets the trigger 11 to 1, switching the information input of the device 43 from the subscriber to the inputs of these blocks

I и 15 памяти, при этом высокий уровень с единичного выхода триггера 11 поступает на выход устройства 47, сообщая абоненту о режиме работы Ввод, т.е. о том, что абоненту необходимо передать информацию в ЭВМ. Высокий уровень с единичного выхода триггераI and 15 of the memory, while the high level from the single output of the trigger 11 goes to the output of the device 47, informing the subscriber about the operating mode of the Input, i.e. that the subscriber needs to transfer information to the computer. High level with a single trigger output

II инвертирует выходы триггера 2 на элементах ИСКЛЮЧАЮЩЕЕ ИЛИ 34, 35, обеспечивая подключение импульсов записи от абонента к настроенному на запись блоку памяти, а импульсы считывания от ЭВМ - к блоку памяти, настроенному на чтение, инвертирует нулевые входы триггеров 9 и 16 на элементах ИСКЛЮЧАЮЩЕЕ ИЛИ 32'и 33 и уровень сигнала Запись-чтение на элементе ИСКЛЮЧАЮЩЕЕ ИЛИ 3.1 , обеспечивая выдачу сигнала Чтение, низким уровнем по выходу 45 для ЭВМ инвертирует единичные выходы триггеров и 16 на элементах ИСКЛЮЧАЮЩЕЕ ИЛИ 37 и 38 и низким уровнем с нулевого выхода инвертирует сигнал Записьчтение на элементе ИСКЛЮЧАЮЩЕЕ ИЛИ 39, обеспечивая выдачу сигнала Запись высоким уровнем по выходу 46 для абонента. Процесс передачи информации из абонента в ЭВМ происходит аналогично передаче информации из ЭВМ в абонент. Триггер 11 устанавливается в нулевое состояние, сбрасывая режим Ввод при условии, что в блоках 1 и 15 памяти записанной информации нет.II inverts the outputs of trigger 2 on the elements EXCLUSIVE OR 34, 35, providing the connection of write pulses from the subscriber to the memory block configured for recording, and read pulses from the computer to the memory block configured for reading, inverts the zero inputs of triggers 9 and 16 on the elements EXCLUSIVE OR 32'and 33 and the signal level Write-read on the element EXCLUSIVE OR 3.1, providing the output signal Read, low output 45 of the computer inverts the individual outputs of the triggers and 16 on the elements EXCLUSIVE OR 37 and 38 and low with zero of the course inverts the Record signal on the element EXCLUSIVE OR 39, providing the output signal Record high level at the output 46 for the subscriber. The process of transferring information from a subscriber to a computer is similar to transmitting information from a computer to a subscriber. Trigger 11 is set to zero, resetting the Enter mode, provided that there are no recorded information in blocks 1 and 15 of the memory.

Claims (1)

Формула изобретенияClaim Устройство для сопряжения ЭВМ с абонентом, содержащее первый блок па154 3414' мяти, первый, второй триггеры, первый, второй элементы задержки, первый, второй блоки элементов И, блок элементов ИЛИ, первый счетчик, первый дешифратор, первый элемент И, первый элемент ИЛИ, и первый элемент НЕ, причем выход первого блока памяти является. выходом устройства для подключения информационных входов абонента и ЭВМ, выход первого счетчика соединен с адресным входом первого блока памяти и с входом первого дешифратора, выход которого соединен со счетным входом первого триггера и с входом первого элемента задержки, выход которого соединен с входом сброса первого счетчика, счетный вход которого соединен с выходом первого элемента ИЛИ и через второй элемент задержки и первый элемент НЕ - с входом выборки первого блока памяти, выход первого элемента И соединен с нулевым входом второго триггера, единичный вход которого является входом устройства для подключения выхода режима ЭВМ, единичный выход второго триггера соединен с первым входом первого блока элементов И и является выходом устройства для подключения входа синхронизации ввода-вывода абонента, нулевой выход второго триггера соединен с первым входом, второго блока элементов И, второй вход которого является входом устройства для подключения информационного выхода ЭВМ,второй вход первого блока элементов И является входом устройства для подключения информационного выхода абонента, выходы первого, второго блоков элементов И соединены соответственно с первым, вторым входами блока элементов ИЛИ, выход которого соединен с информационным входом первого блока памяти, отличающеес я тем, что, с целью повышения быстродействия устройства., в него введены второй блок памяти, второй,, третий элементы НЕ, третий, четвертый элементы задержки, второй.счетчик, второй дешифратор, третий, четвертый триггеры, с второго по пятый элементы ИЛИ, с второго по шестой элементы И и с первого по, девятый элементы ИСКЛЮЧАЮЩЕЕ ИЛИ, причем единичный выход второго триггера соединен с первыми входами с первого по пятый элементов ИСКЛЮЧАЮЩЕЕ ИЛИ, выход блока элементов ИЛИ соединен с информационным входом второго блока памяти, выход которого является выходом устройства для подключения к информационным входам ЭВМ и абонента, выход второго счетчика соединен с адресным входом второго блока памяти и с входом второго дешифратора, выход которого соединен со счетным входом третьего триггера и через третий элемент задержки - с первым входом второго элемента ИЛИ и с входом сброса второго счетчика, выход первого элемента задержки соединен с вторым входом второго элемента ИЛИ, выход которого соединен с первым входами первого, второго элементов И, выходы второго, третьего элементов ИСКЛЮЧАЮЩЕЕ ИЛИ соединены соответственно с первым и вторым входами третьего элемента ИЛИ, выход которого подключен к второму входу первого элемента ИСКЛЮЧАЮЩЕЕ ИЛИ, выход которого является выходом устройства для подключения к входу разрешения чтения-записи ЭВМ, выход четвертого элемента ИЛИ соединен со счетным входом второго счетчика и через четвертый элемент.задержки и второй элемент НЕ - с входом выборки второго блока памяти, единичный выход третьего триггера соединен с вторым входом четвертого элемента ИСКЛЮЧАЮЩЕЕ ИЛИ, выход которого соединен с первым входом пятого элемента ИЛИ, выход и второй вход которого соединены соответственно с первым входом шестого и выходом пятого элементов ИСКЛЮЧАЮЩЕЕ ИЛИ, второй вход которого соединен с единичным выходом первого триггера, нулевой выход второго триггера соединен с вторым входом шестого элемента ИСКЛЮЧАЮЩЕЕ ИЛИ, выход которого является выходом устройства для подключения к входу разрешения чтения-записи абонента, выход второго элемента И соединен со счетным входом четвертого триггера, нулевой выход которого соединен с входом чтения-записи первого блока памяти и первым входом седьмого элемента ИСКЛЮЧАЮЩЕЕ ИЛИ, второй вход которого и первый вход восьмого элемента ИСКЛЮЧАЮЩЕЕ ИЛИ соединены с единичным выходом второго триггера, единичный 55 выход четвертого триггера соединен с входом чтения-записи второго блока памяти и с вторым входом восьмого элемента ИСКЛЮЧАЮЩЕЕ ИЛИ, выходы с третьего по шестой элементов И соеди10 i543414 йены соответственно с первым.и вто-~ рым входами первого и первые, вторым входами четвертого элементов ИЛИ, первые входы третьего и пятого элементов И являются входом устройства для подключения выхода синхронизации ЭВМ, первые входы четвертого и шестого элементов И являются входом устройства для подключения выхода синх- jg ронизации абонента, вторые входы третьего и шестого элементов И соединены с выходом седьмого элемента ИСКЛЮЧАЮЩЕЕ ИЛИ, вторые входы четвертого, пятого элементов И соединены с выходом восьмого элемента ИСКЛЮЧАЮЩЕЕ ИЛИ, нулевой выход т!>етьего триггера соединен с вторым входом третьего и ’ с первым входом девятого элементов ИСКЛЮЧАЮЩЕЕ ИЛИ, нулевой выход первого триггера соединен с вторыми входами второго и девятого элементов ИСКЛЮЧАЮЩЕЕ ИЛИ, выход которого соединен с вторым входом второго элемента И и через третий элемент НЕ - с вторым входом первого элемента И.A device for interfacing a computer with a subscriber, comprising a first memory block 154 3414 ', first, second triggers, first, second delay elements, first, second blocks of AND elements, a block of OR elements, a first counter, a first decoder, a first AND element, a first OR element , and the first element is NOT, and the output of the first memory block is. the output of the device for connecting information inputs of the subscriber and the computer, the output of the first counter is connected to the address input of the first memory block and to the input of the first decoder, the output of which is connected to the counting input of the first trigger and to the input of the first delay element, the output of which is connected to the reset input of the first counter, the counting input of which is connected to the output of the first OR element and through the second delay element and the first element NOT to the sample input of the first memory block, the output of the first AND element is connected to the zero input of the second about the trigger, the single input of which is the input of the device for connecting the output of the computer mode, the single output of the second trigger is connected to the first input of the first block of elements And is the output of the device for connecting the synchronization input-output of the subscriber, the zero output of the second trigger is connected to the first input of the second block of elements And, the second input of which is the input of the device for connecting the information output of the computer, the second input of the first block of elements And is the input of the device for connecting the information of the subscriber’s output, the outputs of the first, second blocks of AND elements are connected respectively to the first, second inputs of the OR block of elements, the output of which is connected to the information input of the first memory block, characterized in that, in order to increase the speed of the device., the second block is inserted into it memory, the second, the third elements are NOT, the third, fourth delay elements, the second. counter, the second decoder, the third, fourth triggers, the second to fifth elements OR, the second to sixth elements AND and the first to, ninth elements EXCLUSIVELY E OR, moreover, the single output of the second trigger is connected to the first inputs from the first to fifth elements EXCLUSIVE OR, the output of the block of elements OR is connected to the information input of the second memory block, the output of which is the output of the device for connecting to the information inputs of the computer and the subscriber, the output of the second counter is connected with the address input of the second memory block and with the input of the second decoder, the output of which is connected to the counting input of the third trigger and through the third delay element, with the first input of the second OR element and with the input m reset the second counter, the output of the first delay element is connected to the second input of the second OR element, the output of which is connected to the first inputs of the first, second AND elements, the outputs of the second, third EXCLUSIVE OR elements are connected respectively to the first and second inputs of the third OR element, the output of which is connected to the second input of the first EXCLUSIVE OR element, the output of which is the output of the device for connecting to the computer read-write permission input, the output of the fourth OR element is connected to the counting input of the second and through the fourth delay element and the second element NOT with the sampling input of the second memory block, the single output of the third trigger is connected to the second input of the fourth EXCLUSIVE OR element, the output of which is connected to the first input of the fifth OR element, the output and second input of which are connected respectively to the first input of the sixth and the output of the fifth element EXCLUSIVE OR, the second input of which is connected to a single output of the first trigger, the zero output of the second trigger is connected to the second input of the sixth element EXCLUSIVE OR, the output of which is the output of the device for connecting to the subscriber's read-write permission input, the output of the second AND element is connected to the counting input of the fourth trigger, the zero output of which is connected to the read-write input of the first memory block and the first input of the seventh element EXCLUSIVE OR, the second input of which the first input of the eighth element EXCLUSIVE OR is connected to the single output of the second trigger, the single 55 output of the fourth trigger is connected to the read-write input of the second memory block and to the second input of the eighth ele EXCLUSIVE OR, the outputs from the third to the sixth elements AND connect 10 y543414 yen, respectively, with the first and second inputs of the first and first, second inputs of the fourth OR element, the first inputs of the third and fifth elements AND are the input of the device for connecting the computer synchronization output, the first inputs of the fourth and sixth elements AND are the input of the device for connecting the output of the sync- jg callerization of the subscriber, the second inputs of the third and sixth elements AND are connected to the output of the seventh element EXCLUSIVE OR, the second inputs of the fourth, of the AND elements are connected to the output of the eighth element EXCLUSIVE OR, the zero output of t!> this trigger is connected to the second input of the third and 'to the first input of the ninth element EXCLUSIVE OR, the zero output of the first trigger is connected to the second inputs of the second and ninth element EXCLUSIVE OR connected to the second input of the second element AND and through the third element NOT to the second input of the first element I.
SU884431527A 1988-04-08 1988-04-08 Device for interfacing computer and subscriber SU1543414A1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU884431527A SU1543414A1 (en) 1988-04-08 1988-04-08 Device for interfacing computer and subscriber

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU884431527A SU1543414A1 (en) 1988-04-08 1988-04-08 Device for interfacing computer and subscriber

Publications (1)

Publication Number Publication Date
SU1543414A1 true SU1543414A1 (en) 1990-02-15

Family

ID=21377590

Family Applications (1)

Application Number Title Priority Date Filing Date
SU884431527A SU1543414A1 (en) 1988-04-08 1988-04-08 Device for interfacing computer and subscriber

Country Status (1)

Country Link
SU (1) SU1543414A1 (en)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
Авторское свидетельство СССР № 1236491, кл. G 06 F 13/00, 1984. Авторское свидетельство СССР № 1314346, кл. G 06 F 13/00, 1986. *

Similar Documents

Publication Publication Date Title
US4463443A (en) Data buffer apparatus between subsystems which operate at differing or varying data rates
SU1543414A1 (en) Device for interfacing computer and subscriber
SU1314346A1 (en) Device for exchanging information between using equipment and electronic computer
SU1383375A1 (en) Device for interfacing data source and data receiver
RU1820392C (en) Multiprocessor computational system
SU1277111A1 (en) Device for distributing jobs among processors
SU1427373A1 (en) Subscribers interface
SU1183975A1 (en) Interface for likning computer devices operating with different speeds
SU1520530A1 (en) Device for interfacing computer with communication channel
RU1803918C (en) Multichannel device for connecting subscribers to unibus
SU760076A1 (en) Interface
SU1399751A1 (en) Device for interfacing two computers
SU1462336A1 (en) Device for interfacing electronic computer with shared bus
SU1702381A1 (en) Intercomputer data exchange device
SU1633416A1 (en) Multichannel data input/output
SU1501167A1 (en) Buffer storage
SU1656545A1 (en) Device for matching transmitter and receiver of information
SU900276A1 (en) Device for interfacing data source and receiver
SU1679480A1 (en) Data output device
SU1425632A1 (en) Device for delaying multiplexed digital information
SU1113793A1 (en) Information input device
SU1575191A1 (en) Device for interfacing computer and subscribers
SU1387042A1 (en) Buffer storage device
SU1200271A1 (en) Interface for linking computer with user
SU1617444A1 (en) Computer to subscriber interface