SU1541775A1 - Умножитель частоты следовани импульсов - Google Patents
Умножитель частоты следовани импульсов Download PDFInfo
- Publication number
- SU1541775A1 SU1541775A1 SU874182802A SU4182802A SU1541775A1 SU 1541775 A1 SU1541775 A1 SU 1541775A1 SU 874182802 A SU874182802 A SU 874182802A SU 4182802 A SU4182802 A SU 4182802A SU 1541775 A1 SU1541775 A1 SU 1541775A1
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- input
- output
- pulse
- pulses
- counter
- Prior art date
Links
Landscapes
- Manipulation Of Pulses (AREA)
Abstract
Изобретение относитс к импульсной технике и может быть использовано в вычислительной и измерительной технике. Цель изобретени - повышение надежности работы, заключающеес в обеспечении возможности предотвращени сбоев, - достигаетс путем осуществлени сдвига импульсов выходной последовательности на интервал, равный задержке введенного элемента задержки. Устройство содержит формирователь 1 импульсов, регистр 2 хранени , счетчики 3,4 и 5 импульсов, генератор 6 импульсов, элементы 7,8 и 12 задержки, элементы ИЛИ 9 и 13, выходную 10 и входную 11 шины. Цель изобретени обеспечиваетс введением второго элемента ИЛИ 13 и третьего элемента 12 задержки. 1 ил.
Description
1
(21)4182802/24-21
(22)16.01„87
(46) 07.02о900 Вюл„ № 5
(72) В.И.Тепл ков и И.Ф.Тепл ков
(53)621о374„4(088о8)
(56)Авторское свидетельство СССР № 1277351, клс Н 03 В 19/00, 15.12.86.
Авторское свидетельство СССР № 1027830, кл. Н 03 К 23/00, 12С02.820
(54)УМНОЖИТЕЛЬ ЧАСТОТЫ СЛЕДОВАНИЯ ИМПУЛЬСОВ
(57)Изобретение относитс к импульсной технике и может быть использовано в вычислительной и измерительной
технике. Цель изобретени - повышение надежности работы, заключающеес в обеспечении возможности предотвращени сбоев - достигаетс путем осуществлени сдвига импульсов выходной последовательности на интервал , равный задержке введенного элемента задержки. Устройство содержит формирователь 1 импульсов, ре-. гистр 2 хранени , счетчики 3, 4 и 5 импульсов, генератор 6 импульсов, элементы 7, 8 и 12 задержки, элементы ИЛИ 9 и 13, выходную 10 и входную 11 шины. Цель изобретени обеспечиваетс введением второго элемента ИЛИ 13 и третьего элемента J2 задержки . 1 ил.
i (Л
ЈД
Ј
4 1Д
Изобретение относитс к импульсной технике и может быть использовано в вычислительной и измерительной технике .
Целью изобретени вл етс повышение надежности работы устройства, заключающеес в обеспечении возможности предотвращени сбоевэ за счет осуществлени сдвига импульсов выходной последовательности на интервал, равный задержке введенного элемента задержки ,
На чертеже изображена счруктурно- эпектрическа схема умножител частоты .
Умножитель содержит формирователь 1 импульсов, регистр 2 хранени , первый 3, второй 4 и третий 5 счетчики импульсов, генератор 6 импульсов, первый 7 и второй 8 элементы задержки , первый элемент ИЛИ 95 выходную 10 и входную 13 гоиньз умножител , третий элемент 12 задержки и второй элемент ИЛИ 13.
Вход формировател 1 импульсов соединен с входной шиной 1i умнож тел , а выход - с входами первого 7 , второго 8 и третьего 12 элементов задержки и входом разрешени записи регистра 2 хранени , заходы которого соединены с входами информации первого счетчика 3 импульсов, вход синхронизации которого соединен с выходом генератора 6 импульсов и входом синхронизации второго счетчика 4 импульсов , выход перекоса последнего соединен с входом синхронизации треть его счетчика 5 импульсов, вход предварительной записи которого соединен с входом предварительной записи второго счетчика 4 импульсов и выходом первого элемента 7 задержки, а выходы - с входами информации регистра 2 хранени „ Выход второго элемента 8 задержки соединен с вторым вводом первого элемента ИЛК 9 первый вход которого соединен с выходной шиной 10 умножител и выходом второго элемента ИЛИ 13, а выход - с входом предварительной записи первого счетчика 3 импульсов, выход переноса которого соединен с первым входом второго элемента ИЛИ 13, второй вход которого соединен с выходом третье™ го элемента 12 задержки
Умножитель частоты работает следующим образом,.
Входной периодический сигнал с периодом Т.. поступает на формироваР
тель 1 импульсов, формирующий короткие пр моугольные импульсы, период
0
5
0
0
S
повторени которых равен Т
&х
На
вход синхронизации третьего счетчика 5 импульсов подаютс импульсы с выхода переноса второго счетчика 4 импульсов , период следовани которых равен Т, КТ0, где Т0 - период следовани тактовых импульсов на выходе генератора 6 импульсон, К - коэффициент делени второго счетчика 4 импульсов, равный заданному коэффициенту умножени частотыо
За первый (после включени умножител ) период входного сигнала осуществл етс автоматическа настройка умножител на работу. В этот период времени выходные сигналы не отражают требуемую зависимость Тш % /К.
Первый импульс с выхода формировател 1 импульсов, задержива сь на первом элементе 7 задержки, устанавливает а третьем счетчике 5 импульсов код 11 1 „ „. 1, а во втором счетчике 4 импульсов - код, равный половине значени К (именно такое исходное состо ние счетчиков 4 и 5 импульсов обеспечивает повышение точности преобразовани з два раза по сравнению с известным).
За период времени Т6Х на вход счетчика 4 импульсов поступает Taic /TQ импульсов, следовательно, с учетом начального состо ни счетчика 4 импульсов , на вход счетчика 5 импуль°- сов поступает
N
cia
Ч
|)/к
L 1 SIL + 4
1 J КТ0 21
импульсов.
Следовательно, максимальна ошибка измерени периода входного сигнала уменьшаетс в два раза, так как в известном N - Тгх /Т.0К. .
Здесь 3 означает целую часть„ С учетом тогоэ что исходным состо нием счетчика 5 вл етс код 111 „. „ 1 в этом счетчике за период Твд имеетс код N-1.
Следующий импульс с выхода формировател 1 импульсов поступает на вход предварительной записи регистра 2 хранени По этому сигналу в регистр 2 храпени переписываетс код N- из счетчика 5. Этот сигнал
515
с выхода формировател 1 поступает на элементы 7 и 8 задержки, величина задержки которых определ етс временем установлени переходных процессов в регистре 2. Задержанный сигнал с выхода элемента 7 задержки оп ть устанавливает в исходное состо ние счетчики 4 и 5, ас выхода элемента 8 задержки (через элемент ИЛИ 9 осуществл ет запись кода N - 1 в счетчик 3 ич регистра 2 (состо ние регистра при этом не измен етс ).
Импульсы с генератора 6 с периодом следовани Tg продолжают поступать на счетный вход счетчика 4 и на счетный вход счетчика 3. При этом каждый импульс, поступивший на счетный вход счетчика 3, уменьшает его содержимое на единицу.
Кроме того, сигнал с выхода формировател 1 поступает на вход элемента 12 задержки, величина задержки
которого равна --ЈLMtL ВЫХОда
элемента 12 задержки сигнал через второй элемент ИЛИ 33 поступает на выход умножител и через первый элемент ИЛИ 9 вновь осуществл ет запись кода в счетчик 3„ Через врем (N-l)-1 код в счетчике 3 становитс нулевым, а следующий импульс вызывает его отрицательное переполнение и на выходе счетчика 3 возникает сиг- - нал. Таким образом, период следовани выходных импульсов равен Т,,..„
Р PI
NT. к, Т /К« После по влени к
О Of.
импульсов на вл гходе умножител в счетчике 3 идет процесс уменьшени кода5 когда поступает следующий входной импульс, которьй с выхода формировател 1 через пэрвый элемент ИЛИ 9 вновь записывает код в счетчике 3 из регистра 20 Далее процесс повтор етс .
Claims (1)
- Формула изобретени Умножитель частоты следовани импульсов , содержащий формирователь им7756пульсов, регистр хранени , первый, второй и третий счетчики импульсов, первый и второй элементы задержки, генератор тактовых импульсов, первый элемент ИЛИ, первый вход которого соединен с выходной шиной устройства, второй вход - с выходом второго элемента задержки, а выход - с входомQ разрешени записи первого счетчика импульсов, входы информации которого соединены с выходами регистра хранени , а вход синхронизации - с выходом генератора тактовых импульсов и5 входом синхронизации второго счетчика импульсов, выход перекоса которого соединен с входом синхронизации третьего счетчика импульсов, выходы которого соединены с входами информации0 регистра хранени , вход разрешени записи которого соединен с входами первого и второго элементов задержки и выходом формировател импульсов, вход которого соединен с входной ши5 ной устройства, причем выход первого элемента задержки соединен с входами предварительной записи второго и третьего счетчиков импульсов,.о т - личающийс тем, что, с0 целью повышени надежности работы,введены третий элемент задержки и второй элемент ИЛИ, выход которого соединен с выходной шиной устройства, первый вход - с выходом переноса пер , вого счетчика, а второй вход - с выходом третьего элемента задержки, вход которого соединен с выходом формировател импульсов, причем величину задержки третьего элемента равна0 Н T«/2гме N 1 + 11 где WMHU кТ 21а°где - минимальный период повторени входных импуль5совК - коэффициент умножениустройства;Т№ - период повторени тактовых импульсов о
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU874182802A SU1541775A1 (ru) | 1987-01-16 | 1987-01-16 | Умножитель частоты следовани импульсов |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU874182802A SU1541775A1 (ru) | 1987-01-16 | 1987-01-16 | Умножитель частоты следовани импульсов |
Publications (1)
Publication Number | Publication Date |
---|---|
SU1541775A1 true SU1541775A1 (ru) | 1990-02-07 |
Family
ID=21281030
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU874182802A SU1541775A1 (ru) | 1987-01-16 | 1987-01-16 | Умножитель частоты следовани импульсов |
Country Status (1)
Country | Link |
---|---|
SU (1) | SU1541775A1 (ru) |
-
1987
- 1987-01-16 SU SU874182802A patent/SU1541775A1/ru active
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JPH0664099B2 (ja) | デジタル位相計回路 | |
AU596647B2 (en) | Serial digital signal processing circuitry | |
US4949360A (en) | Synchronizing circuit | |
SU1541775A1 (ru) | Умножитель частоты следовани импульсов | |
KR950030485A (ko) | 타이밍 발생장치 | |
JP3466774B2 (ja) | 半導体試験装置における周期発生回路 | |
US5526301A (en) | High-speed analog acquisition including signal processing | |
US4493095A (en) | Counter having a plurality of cascaded flip-flops | |
US3386036A (en) | Delay line timing pulse generator | |
US6204711B1 (en) | Reduced error asynchronous clock | |
US5761100A (en) | Period generator for semiconductor testing apparatus | |
US4672643A (en) | Serial pulse frequency converter | |
SU809132A1 (ru) | Устройство дл синхронизации вычис-лиТЕльНОй СиСТЕМы | |
SU1511851A1 (ru) | Устройство дл синхронизации импульсов | |
SU1381502A1 (ru) | Цифровой умножитель частоты | |
SU1411946A1 (ru) | Устройство дл выделени последнего импульса в серии | |
SU679893A1 (ru) | Цифровое фазосдвигающее устройство | |
SU1307440A1 (ru) | Диапазонный измеритель временных интервалов последовательного счета | |
SU1019611A1 (ru) | Устройство задержки импульсов | |
SU736097A1 (ru) | Устройство дл возведени в квадрат | |
SU1089597A2 (ru) | Формирователь сигналов синхронизации дл устройства считывани информации | |
SU786009A2 (ru) | Управл емый делитель частоты | |
SU1635256A1 (ru) | Селектор импульсов по частоте следовани | |
SU1205192A1 (ru) | Устройство дл контрол канала магнитной записи-воспроизведени | |
SU732904A1 (ru) | Устройство дл дифференцировани частотно-импульсных сигналов |