SU1529426A1 - Устройство синхронизации - Google Patents

Устройство синхронизации Download PDF

Info

Publication number
SU1529426A1
SU1529426A1 SU884403920A SU4403920A SU1529426A1 SU 1529426 A1 SU1529426 A1 SU 1529426A1 SU 884403920 A SU884403920 A SU 884403920A SU 4403920 A SU4403920 A SU 4403920A SU 1529426 A1 SU1529426 A1 SU 1529426A1
Authority
SU
USSR - Soviet Union
Prior art keywords
input
bus
output
pulse
pulses
Prior art date
Application number
SU884403920A
Other languages
English (en)
Inventor
Виктор Николаевич Фоменко
Адольф Николаевич Щербаков
Вадим Юрьевич Безсалов
Original Assignee
Предприятие П/Я А-7460
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я А-7460 filed Critical Предприятие П/Я А-7460
Priority to SU884403920A priority Critical patent/SU1529426A1/ru
Application granted granted Critical
Publication of SU1529426A1 publication Critical patent/SU1529426A1/ru

Links

Landscapes

  • Information Transfer Systems (AREA)

Abstract

Изобретение может быть использовано в устройствах автоматики и вычислительной техники. Цель изобретени  - расширение функциональных возможностей путем получени  выходных импульсов, синхронизированных с кодированной последовательностью входного сигнала, опережаемого по времени тактовыми импульсами - достигаетс  использованием второго элемента ИЛИ 3, второго элемента И 5, инвертора 7, формировател  6 импульсов, элемента 8 задержки, счетчика 9 импульсов, шины 10 установки в "О", шины 13 управлени  коэффициентом пересчета, шины 12 импульсов счета. В устройстве также имеютс  первый элемент ИЛИ 2, первый элемент И 4, триггер 1 RS-типа, шина 15 тактовых импульсов, входна  шина 11, выходна  шина 14. 2 ил.

Description

Изобретение отоситс  к импульсной технике и может быть использовано в устройствах автоматики и вычислительной Техники.
Цель изобретени  - расширение функциональных возможностей путем формировани  выходных импульсов синхронизированных с кодированной последовательностью входного сигнала, опережаемого по времени тактовыми импульсами.
На Лиг, приведена электрическа  функциональна  схема устройства; на фиг.2 - временные диаграммы, по с- н юпше его работу.
Устройство синхронизации содержит триггер 1 RS-типа, первый 2 и второй 3 элементы ИЛИ, первый 4 и второй 5 элементы И, формирователь 6 импульсов, инвертор 7, элемент 8 задержки , счетчик 9 импульсов, выход которого соединен с первым входом первого элемента ИЛИ 2, второй вход которого соединен с пиной 10 установ ки в О и через инвертор 7-С первым входом первого элемента И 4, третий вход - с входной шиной 1 и Первым входом второго элемента ИЛИ 3, выход которого через формирователь 6 соеди нен с вторым входом первого элемента И 4, второй вход - с инверсным выходом триггера 1, пр мой выход которого соединен с первым входом второг элемента И 5, второй вход которого соединен с шиной 12 импульсов счета, выход - со счетным входом счетчика 9 импульсов, вхо д записи которого через элемент 8 задержки соединен с вторым установочным входом триггер 1 и выходом первого элемента ItTOI 2, информацион1-1ьгй вход - с шиной 13 управлени  коэффициентом пересчета, а выходна  шина 14 - с выходом первого элемента И 4, шина 15 тактовых импульсов - с первым установочным входом триггера 1.
Устройство синхронизации работает следующим образом.
Устройство синхронизации приво- дитс  в исходное состо ние, дл  чего - на шину 10 подаетс  импульс длительностью
с е-,, -Ь t.,,(1)
где Г - длительность формируемого импульса формирователем 6 импульсов (фиг. 2в); tc.T врем  срабатывани 
триггера.
5
0 5 О Q
Q
5
Выполнение услови  (1) необходимо дл  блокировки импульса сброса на шине 14.
При поступлении на шину 15 тактового импульса (фиг. 2г), на пр мом выходе триггера 1 присутствует высокий уровень, который разрешает на поступление с шины 12 импульсов счета (фиг. 2г) с частотой
f , , (2) где Тт-ц - Период следовани  тактовых импульсов через элемент И 5, на первый вход счетчика 9 импульсов, который начинает счет (фиг. 2г).
При поступлении в момент счета счетчика 3 импульсов через врем  4 (фиг. 26) с шины 11 импульсного сигнала Через Первый вход элемента ИЛИ 2 на второй установочный вход триггера 1 и одновременно через элемент 8 на вход записи счетчика 9 импульсов счетчик 9 импульсов прекрашает счет и устанавливаетс  в исходное состо ние , триггер 1 также устанавливаетс  в исходное состо ние, при этом низкий уровень с пр мого выхода триггера 1 поступает на первый вход элемента И 5, запреща  прохождение с шины 12 импульсов счета на счетный вход счетчика 9 импульсов, импульсный сигнал с шины 11 через первый вход элемента И 3 поступает на вход формировател  6 импульсов и по Переднему фронту формирует импульс длительностью (фиг. 2в), который через второй вход элемента И 4 поступает на шину 14, при этом на первом входе элемента И 4 имеетс  сигнал разрешени , поступающий с выхода инвертора 7, на входе которого имеетс , низкий уровень с шины 10. Выходной импульс с формировател  6 импульсов формируетс  по переднему положительному фронту входного импульса. Врем  опережени  U входных синхронизируемых импульсов входными тактовыми - Величина переменна  и определ етс  из соотношени 
О сд tc (3) где tcb врем  счета счетчика 9 импульсов.
Следовательно, из соотношени  (3) величина Л варьируетс  в зависимо - сти от изменени  tcj а врем  счета счетчика 9 импульсов определ етс 
из соотношени  tc-t И/ f коэффициент пересчета счетчика 9 импульсов; f - частота импульсов
ь
счета, определ ема  из соотншчени  (2).
Дл  работы устройства также необходимо выполнение услови  fit Т,.
При поступлении с входной шины 15 второго тактового импульса (Лиг,2а) на первый установочный вход триггера 1, на его пр мом выходе имеетс  высокий уровень, который поступает на первый вход элемента ИЛИ 5, разрешает прохождение с шины 12 импульсов счета через элемент ШТИ 5 на Первый вход счетчика 9 импульсов . Счетчик 9 импульсов начинает счет с коэффициентом Пересчета К. Так как второй входной импульс не поступает в определенный период следовани  входных импульсов на шину 11, свидетельству  о наличии низкого уровн  на этой шине, на выходе счетчика 9 импульсов после окончани  счета с коэффициентом пересчета К возникает положительный перепад, который через элемент ИЛИ 2 по второму установочному входу триггера 1 устанавливает его в исходное состо ние, а также через элемент 8 устанавливает в исходное состо ние счетчик 9 импульсов. Врем  задержки элемента определ етс  длительностью импульса на выходе счетчика 9 импульсов и ртвно минимальной величине, чтобы устранить гонку, так как сброс счетчика 9 импульсов осуществл етс  его же выходным положительным перепадом. На пр мом выходе триггера имеетс  НИЗККР1 уровень, который поступает на первый вход элемента И 5 и за- препает поступление импульсов счета с шины 12 через элемент И 5 на счетный вход счетчика 9 импульсов, а на инверсном выходе триггера 1 присутствует высокий уровень, посту- паюгчий через элемент ИЛИ 3 на вход формировател  6 импульсов, с выхода
5294266
которого Через второй вход элемента И 4 поступает импульс длительностью с на шину 1А. На первом входе элемента И 4 имеетс  сигнал разрешени , поступающий с выхода инвертора 7, на вход которого поступает О с шины 10.
to

Claims (1)

  1. Формула изобретени 
    Устройство синхронизации, содержащее триггер, первый установочный вход которого соединен с шиной тактовых импульсов, первый элемент ШТИ, первый элемент И, выход которого соединен С выходной шиной, входную шину, отличающеес  тем, что, с целью расширени  функциональных возможностей, в него введены шина установки в О, шина управлени  коэффициентом пересчета, шина импульсов счета, второй элемент ИЛИ, второй элемент И, инвертор,
    формирователь импульсов, элемент задержки , счетчик импульсов, выход которого соединен с первым входом первого элемента ИЛИ, второй вход которого соединен с шиной установки
    в О и через инвертор с первым входом первого элемента И, третий вход - с входной шиной и с первым входом второго элемента ИЛИ, выход которого через формирователь импульсов соединен с вторым входом первого элемента И, второй вход - с инверсным выходом триггера, выполненным в виде RS-триг- гера, пр мой выход которого соединр.и с первым входом второго элемента И,
    второй вход которого соединен с шиной импульсов счета, выход - со счетным входом счетчика импульсов, вход записи которого через элемент задержки соединен с вторым установочным входом
    триггера и с выходом первого элемента ИЛИ, управл ющий вход - с шиной управлени  коэффициентом пересчета.
    Фиг.г
SU884403920A 1988-04-04 1988-04-04 Устройство синхронизации SU1529426A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU884403920A SU1529426A1 (ru) 1988-04-04 1988-04-04 Устройство синхронизации

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU884403920A SU1529426A1 (ru) 1988-04-04 1988-04-04 Устройство синхронизации

Publications (1)

Publication Number Publication Date
SU1529426A1 true SU1529426A1 (ru) 1989-12-15

Family

ID=21366086

Family Applications (1)

Application Number Title Priority Date Filing Date
SU884403920A SU1529426A1 (ru) 1988-04-04 1988-04-04 Устройство синхронизации

Country Status (1)

Country Link
SU (1) SU1529426A1 (ru)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
Авторское свидетельство СССР № 792574, кл. Н 03 К 5/135, 1981. Авторское свидетельство СССР № 1248041, кл. Н 03 К 5/135, 1984. *

Similar Documents

Publication Publication Date Title
SU1529426A1 (ru) Устройство синхронизации
JPS5599522A (en) Combustion controller
US4558457A (en) Counter circuit having improved output response
SU1355971A1 (ru) Устройство дл синхронизации приема асинхронных сигналов
SU1157666A1 (ru) Формирователь одиночного импульса
SU1190498A1 (ru) Устройство дл синхронизации импульсов
SU839041A1 (ru) Частотный дискриминатор
SU1119011A1 (ru) Устройство дл вычитани частот импульсных последовательностей
SU1287163A1 (ru) Устройство дл синхронизации импульсов
SU1378031A1 (ru) Формирователь импульсов
SU1127081A1 (ru) Синхронизированный формирователь импульсов
SU1450074A1 (ru) Фазовый дискриминатор
SU1185585A1 (ru) Формирователь импульсов
SU903797A1 (ru) Устройство дл допускового контрол временных интервалов
SU842767A1 (ru) Устройство дл синхронизацииКАНАлОВ
SU790225A1 (ru) Устройство дл синхронизации импульсов
SU1383473A1 (ru) Преобразователь серии импульсов в пр моугольный импульс
SU702535A1 (ru) Устройство синхронизации дл стартстопных систем передачи диксретной информации
SU813739A1 (ru) Устройство задержки импульсногоСигНАлА
SU515267A1 (ru) Устройство синхронизации
SU1141509A2 (ru) Устройство дл подгонки частоты одного источника напр жени к частоте другого источника напр жени
SU487462A1 (ru) Умножитель частоты
SU711670A1 (ru) Устройство дл генерации одиночных импульсов
SU1529425A1 (ru) Устройство стробировани задержанных импульсных сигналов
SU400987A1 (ru) ФОРМИРОВАТЕЛЬ ДЛЯ ПОЛУЧЕНИЯ ИМПУЛЬСОВ ФИКСИРОВАННОЙ ДЛИТЕЛЬНОСТИ ПО ПОЛОЖИТЕЛЬНОМУ и ОТРИЦАТЕЛЬНОМУ ПЕРЕПАДАМ ВХОДНОГО СИГНАЛА