SU1525879A1 - Формирователь импульсов - Google Patents

Формирователь импульсов Download PDF

Info

Publication number
SU1525879A1
SU1525879A1 SU874354446A SU4354446A SU1525879A1 SU 1525879 A1 SU1525879 A1 SU 1525879A1 SU 874354446 A SU874354446 A SU 874354446A SU 4354446 A SU4354446 A SU 4354446A SU 1525879 A1 SU1525879 A1 SU 1525879A1
Authority
SU
USSR - Soviet Union
Prior art keywords
input
output
bus
inputs
clock
Prior art date
Application number
SU874354446A
Other languages
English (en)
Inventor
Владимир Викторович Булгаков
Виктор Николаевич Кузьменко
Original Assignee
Предприятие П/Я Ю-9317
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я Ю-9317 filed Critical Предприятие П/Я Ю-9317
Priority to SU874354446A priority Critical patent/SU1525879A1/ru
Application granted granted Critical
Publication of SU1525879A1 publication Critical patent/SU1525879A1/ru

Links

Landscapes

  • Manipulation Of Pulses (AREA)

Abstract

Изобретение относитс  к импульсной технике и может быть использовано в устройствах автоматики и вычислительной техники. Целью изобретени   вл етс  расширение области применени  формировател  импульсов. Дл  этого в формирователь дополнительно введены вычитающий счетчик 7 с предварительной установкой, элемент ИЛИ 8, элементы ИЛИ-НЕ 9 и 10. Кроме того, формирователь содержит Д-триггеры 1 и 2, шину 3 входного сигнала, шину 4 тактовых импульсов, элемент НЕ 5, элемент ИСКЛЮЧАЮЩЕЕ ИЛИ 6, шины 11 - 14. Формирователь импульсов позвол ет регулировать длительность вырабатываемых импульсов, что расшир ет его область применени , в частности в устройствах программного управлени , что позволит снизить объем устройства и затраты материальных средств. 1 ил.

Description

12
СП
to СП
00
со
Изобретение относитс  к импульсной технике и может быть ncnoJibJOHaHd в устройствах автоматики li вычислительной техники.
Цель изобретени  - расширение области применени .
На чертеже представлена структурна  схема формировател  импульсов.
Формирователь импульсов содержит первый 1 и второй 2 D-триггеры, D- входы которых соединены с шиной 3 входного сигнала. С-вход первого D- триггера соединен с шиной 4 тактовых импульсов и через элемент НЕ 5 с С- входом второго D-триггера, а выходы обоих D-триггеров соединены с вхо- дами элемента ИСКЛЮЧА ОЩЕЕ 6, а также вьгчитающий счетчик 7 с предварительной установкой, элемент ИЛИ 8, первый и второй элемент ИЛИ-НЕ 9 и 10 первые входы которых объеди}1ены и соединены с первым входом элемента ИЛИ 8, с первой выходной шиной 11 и выходом вычитающего счетчика 7, инфop iaциoнныe входы которого соединены с входными информационными шинами 12. Вход предварительной установки соединен с выходом элемента ИСКЛЮЧ1 ЮЩЕЕ ИЛИ 6, а тактовый вход соединен с выходом элемента ИЛИ 8, второй вход которого соединен с шиной 4 тактовых импульсов. Выходы первого 9 и второго 10 элементов ИЛИ-НЕ соединены соответственно с второй 13 и третьей 14 выходными шинами.
Формирователь импульсов работает следующим образом.
В исходном состо нии триггеры 1 и 2 наход тс  в одинаковом состо нии При этом на выходе элемента ИСКЛЮЧАЮЩЕЕ ИЛ1 1 6 присутствует уровень О, Вычитающий счетчИк 7 находитс  в состо нии , соответствующем наличию уровн  1 на его выходе. При этом запрещена передача тактовых импульсов на тактовый вход вычитающего счетчика 7, а на выходных шинах 13 и 14 - уровень 1.
При перемене уровн  сигнала на шине 3 входного сигнала и с приходом на шину 4 переднего фронта первого импульса тактовой частоты мен етс  состо ние первого триггера 1. В этот момент на выходе элемента ИСКЛЮЧАЩЕЕ ИЛИ 6 по вл етс  уровень 1. По зад- нему фронту первого импульса тактовой частоты, который через элемент НЕ 5 становитгп передним, мен етс  состо 
5
0
Q 5
0
5
0
5
0
мне второго D-триггера 2 и на выходе элемента ИСЮ1ЮЧАЮЩЕЕ ИЛИ 6 по вл етс  уровень О.
Таким образом, за врем  действи  первого после перемены уровн  входного сигнала на выходе элемента ИСКЛЮЧАЩЕЕ ИЛИ 6 формируетс  положительный импульс. Этот импульс запи- сьшает информацию, наход щуюс  на входной информационной шине 12, в вычитающий счетчик 7. При этом на выходе вычитающего счетчика 7 по вл етс  уровень О, который разрешает прохождение тактовых импульсов с шины 4 на тактовый вход вычитающего счетчика 7 .
Каждый следующий тактовый импульс на шине 4 тактовых импульсов уменьшает состо ние вычитающего счетчика 7 на единицу до тех пор, пока состо ние вычитающего счетчика 7 не становитс  равным нулю. При этом на выходе вычитающего счетчика 7 по вл етс  уровень 1, который, поступа  на вход элемента ИЛИ 8, запрещает дальнейшее прохождение тактовых импульсов на тактовый вход вычитающего счетчика 7. Причем на выходе вычитающего счетчика 7 остаетс  уровень 1.
Таким образом, формирователь импульсов вырабатывает импульсы, длительность которых определ етс  информацией , записываемой с входных информационных шин 12 в вычитающий счетчик 7, и находитс  в пределах (1-2)- Т, где N - разр дность счетчика 7, Т - период тактовых импульсов . Причем вырабатываемые импульсы синхронизированы фронтами тактовых импульсов.
На первой выходной шине 11 импульсы формируютс  по переднему и заднему фронтам входного сигнала на шине 3, на второй выходной шине 13 - по заднему фронту, а на третьей выходной шине 14 - по переднему фронту.

Claims (1)

  1. Предлагаемый формирователь импульсов позвол ет регулировать длительность вырабатываемых импульсов, что расшир ет область его применени , в частности в устройствах программного управлени , где его использование позвол ет снизить объем устройств и затраты материальных средств. Формула изобретени 
    Формирователь импульсов, содержащий первый и второй D-триггеры. D51525
    входы которых соединены с шиной входного сигнала, С-вход первого D-триг- гера соединен с шиной тактовых импульсов и через элемент НЕ с С-входом второго D-триггера, а выходы обоих триггеров соединены с входами элемента ИСКЛЮЧАЩЕЕ ИЛИ, отличающийс  тем, что, с целью расширени  области применени  за счет регу- лировани  длительности выходных импульсов , в него введены вычитающий счетчик с предварительной установкой, элемент ИЛИ, первый и второй элементы ИЛИ-НЕ, первые входы которых объ- единены и соединены с первым входом элемента ИЛИ, с первой выходной шиной
    и выходом вычитающего счетчика, информационные входы которого соединены с входными информационными шинами, вход предварительной установки соединен с выходом элемента ИСКЛЮЧАЮЩЕЕ ИЛИ, а тактовый вход соединен с выходом элемента ИЛИ, второй вход которого соединен с шиной тактовых им - пульсов, причем вторые входы первого и второго элементов ИЛИ-НЕ соединены соответственно с пр мым и инверсным выходами первого D-триггера, а выходы первого и второго элементов ИПИ-НЕ соединены соответственно с второй и третьей выходными шинами.
SU874354446A 1987-10-12 1987-10-12 Формирователь импульсов SU1525879A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU874354446A SU1525879A1 (ru) 1987-10-12 1987-10-12 Формирователь импульсов

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU874354446A SU1525879A1 (ru) 1987-10-12 1987-10-12 Формирователь импульсов

Publications (1)

Publication Number Publication Date
SU1525879A1 true SU1525879A1 (ru) 1989-11-30

Family

ID=21346708

Family Applications (1)

Application Number Title Priority Date Filing Date
SU874354446A SU1525879A1 (ru) 1987-10-12 1987-10-12 Формирователь импульсов

Country Status (1)

Country Link
SU (1) SU1525879A1 (ru)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
Авторское свидетельство СССР № 1018215, кл. Н 03 К 5/135, 10.07.81. *

Similar Documents

Publication Publication Date Title
SU1525879A1 (ru) Формирователь импульсов
SU1163466A1 (ru) Формирователь импульсов
SU911713A1 (ru) Устройство фиксации середины видеоимпульса
JPS53139456A (en) Clock driver circuit
SU783958A1 (ru) Устройство дл формировани серии импульсов
SU1256175A1 (ru) Устройство дл задержки импульсов
SU1160550A1 (ru) Формирователь одиночного импульса
SU758501A1 (ru) Устройство дл синхронизации импульсов
RU2137293C1 (ru) Расширитель импульсов
SU1005288A2 (ru) Устройство задержки импульсов
SU1599974A2 (ru) Устройство тактовой синхронизации
SU884103A1 (ru) Формирователь импульсов
SU721900A1 (ru) Устройство управлени установкой триггерных схем
SU1718368A1 (ru) Формирователь импульсов
SU1270880A1 (ru) Генератор пр моугольных импульсов
SU1121775A1 (ru) Селектор импульсов по периоду следовани
SU1739363A1 (ru) Многостоповый преобразователь врем - код
SU1679611A1 (ru) Устройство тактовой синхронизации
SU1370751A1 (ru) Формирователь импульсов
SU1163469A2 (ru) Устройство формировани одиночного импульса
SU744943A1 (ru) Формирователь импульсов
SU1175020A1 (ru) Устройство регулируемой задержки
SU884098A1 (ru) Устройство дл формировани временных интервалов
SU900458A1 (ru) Регистр
SU1018215A1 (ru) Формирователь импульсов