SU1525708A1 - Устройство дл моделировани резистора - Google Patents
Устройство дл моделировани резистора Download PDFInfo
- Publication number
- SU1525708A1 SU1525708A1 SU3932349M SU3932349M SU1525708A1 SU 1525708 A1 SU1525708 A1 SU 1525708A1 SU 3932349 M SU3932349 M SU 3932349M SU 3932349 M SU3932349 M SU 3932349M SU 1525708 A1 SU1525708 A1 SU 1525708A1
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- output
- input
- elements
- inputs
- reversible counter
- Prior art date
Links
Landscapes
- Manipulation Of Pulses (AREA)
- Measurement Of Resistance Or Impedance (AREA)
- Measurement Of Current Or Voltage (AREA)
- Tests Of Electronic Circuits (AREA)
- Power Conversion In General (AREA)
Abstract
Изобретение относитс к вычислительной технике и может быть использовано дл анализа процессов в электрических цеп х. Целью изобретени вл етс повышение точности. Цель достигаетс тем, что в него введены дев ть элементов И, п ть элементов ИЛИ, регистр, второй реверсивный счетчик, два триггера и два элемента НЕ. 1 ил.
Description
Изобретение относитс к вычислительной технике и может быть исполь- зовано дл анализа процессов в электрических цеп х.
Цель изобретени - повьшение точности .
На чертеже представлена схема устройства .
Устройство содержит регистр 1, блок 2 сравнени , реверсивные счет чики 3 и 4, элементы И 5-14, элементы НЕ 15 и 16, элементы ИЛИ 17-21, триггеры 22 и 23, входные выводы 24 и 25 значений напр жений, выходные- выводы 26 и 27 значений напр жений, выводы 28 и 29 втекающего тока и выводы 30 -и 31 вытекающего тока
Устройство работает следующим образом .
Перед началом работы в регистре устанавливаетс число, равное или пропорциональное величине сопротивлени резистора
Импульсы, поступающие на входные выводы 24 и 25 значений напр жений : проход т либо на входы реверсивного счетчика 3, либо на выходные выводы 26 и 27 значений напр жений. Управление прохождением импульсов осуществл етс с помощью блока 2 сравнени , элементов И 6 и 7 и элементов НЕ 15 и 16, Если поступают импульсы на - входные выводы левого полюса /входы элементы ИЛИ 17/, то они проход т через элемент И 5 на вход реверсивного счетчика 3 до тех пор, пока чис-, счетчике не сравн етс с числом, установленным в регистре 1, при этом блок 2 сравнени формирует сигнал, который через элемент И 6 открывает элемент .И 8 и через элемент НЕ 15 запирает элемент И 5. Следующие импульсы , поступающие на вывода 24, проход т на вывод 27 Аналогично проход т импульсы, поступающие на выводы 25 правого полюса устройства. ИмСЛ С
пульсы, моделирующие ток, поступаю- 1цие на выводы 28 и 29$ могут пройти либо на вывод противоположного полюса устройстваJ либо на вывод этого же полюса устройства.
Управление прохождением импульсов, моделирующих ток, осуществл етс с по помощью элементов И 14, 12,13 и II 5 зависимости от состо ни блока 2 сравнени , триггера 22 и реверсивного счетчика Зо Так, если импульсы, моделирующие ток, поступают на вывод левого полюса устройства входы элементов И 11 и 12 и при этом число в счетчике 3 равно числу te регистре Г, то импульсы, моделирующие ток, проход т через элемент И 12 и элемент ИЛИ 21 на вывод 31 противоположного полюса устройства В любом дру- гом случае эти импульсы проход т через элемент И 11, управл емый сигналом с выхода элемента И 7 через элемент НЕ 16, и через элемент ИЛИ 20 на вывод 30 этого же полюса устройст- вас Любой импульс, моделирую1 55й ток, проход щий через элемент ИЛИ 19, устанавливает в исходное состо ние реверсивный счетчик 3 и триггер 22 Одновременно этот импульс подсчитывает с счетчик ом 4, имеющим триггер 23о Условием прохождени импульсов а моделирующих ток, на выводы противоположного полюса модели вл ютс равенство чисел в ечетчике 3 и регистре 1 и соответствующее состо ние триггера 22f определ емое тем, на какой полюс устройства поступали входные импульсы , накопленные в счетчике 3, причем необходимо, чтобы на выводы противо- лоложного полюса поступило достаточное число импульсов, моделирующих напр жение.
Claims (1)
- Формула изобретениУстройство дл моделировани ре- зистора, содержащее блок сравнени , первый элемент И и первый реверсивный .Асчетчик , отличающеес ,тем что, с целью повышени точности , в него введены дев ть элементов и, п ть элементов ИЛИ, регистр, вто- рой реверсивный счетчик, два триггера и два элемента НЕ, причем выход регистра подключен к первому входу |блока сравнени , выход которого сое- .динён с первыми входами первого и .второго элементов И, перва группао 5 0505вход1-гых выводов значений напр жений первого узла устройства подключена к группе входов первого элемента ИЖ выход которого соединен с первыми входами третьего и четвертого элементов И, втора группа входных выводов значений напр жений второго узла устройства подключена к группе входов .второго элемента ИЛИ, выход которого соединен с первыми входами п того и шестого элементов И, первый входной вывод вытекающего тока устройства подключен к первым входам седьмого и восьмого элементов И, второй входной вывод втекающего тока устройства соединен с первыми входами дев того и дес того элементов И, выход первого элемента И подключен к входу первого элемента НЕ и к вторым входам четвертого и дес того элементов И, выход второго элемента И соединен с входом второго элемента НЕ и с вторыми входами шестого и восьмого элементов И, выход восьмого элемента И подключен к первому входу третьего элемента ИЛИ, к вычитающему ,входу второго реверсивного счетчика и к первому входу четвертого элемента ИЛИ, выход п того элемента ИЛИ вл етс первым выходньш выводом вытекающего тока устройства, первый выходной вывод значени напр жени - которого вл етс выходом шестого элемента И, выход дес того элемента И соединен с вторым входом третьего элемента ИЛИ, с суммирующим входом второго реверсивного счетчика и с- первым входом п того элемента ИЛИ, выход четвертого элемента ИЛИ вл етс вторым выходным выводом вытекшоще- го тока устройства, второй выходной вывод значени напр жени которого вл етс выходом четвертого элемента Иэ выход первого элемента- НЕ подключен к вторым входам дев того и третьего .элементов И,, выход второго элемента НЕ соединен с вторыми входами седьмого и п того элементов И, выход третьего элемента РШИ подключен к счетному входу первого триггера и к входу разрешени счета первого реверсивного счетчика, информационный выход которого соединен с вторым входом блока сравнени , выходы третьего и п того элементов И подключены соответственно к суммирующему и вычитающему- входам первого реверсивного счетчика первый и второй выходы переноса которого соединены соответственно с первым и вторым установочными входами первого триггера, пр мой и инверсный выходы которого подключены к вторым входам соответственно первого и второго элементов И выходы седьмого и дев того элементов И подключены к вторым входам соответственно п того и четвертого элементов ИЛИ, первый и0второй выходы переноса второго реверсивного счетчика подключены соответственно к входам установки в О и в 1 второго триггера, выход которого вл етс выходом знака суммарного тока устройства, выход значени суммарного тока которого вл етс информационнь1М выходом второго реверсивного счетчика.Зидан /вП
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU853932349A SU1525705A1 (ru) | 1985-07-19 | 1985-07-19 | Способ моделировани электрических цепей |
Publications (1)
Publication Number | Publication Date |
---|---|
SU1525708A1 true SU1525708A1 (ru) | 1989-11-30 |
Family
ID=21190196
Family Applications (8)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU3932349L SU1525707A1 (ru) | 1985-07-19 | 1985-07-19 | Устройство дл моделировани диода |
SU853932349A SU1525705A1 (ru) | 1985-07-19 | 1985-07-19 | Способ моделировани электрических цепей |
SU3932349K SU1525706A1 (ru) | 1985-07-19 | 1985-07-19 | Устройство дл моделировани источника напр жени |
SU3932349M SU1525708A1 (ru) | 1985-07-19 | 1985-07-19 | Устройство дл моделировани резистора |
SU3932349P SU1525711A1 (ru) | 1985-07-19 | 1985-07-19 | Устройство дл моделировани тиристора |
SU3932349R SU1525712A1 (ru) | 1985-07-19 | 1985-07-19 | Устройство дл моделировани конденсатора |
SU3932349O SU1525710A1 (ru) | 1985-07-19 | 1985-07-19 | Устройство дл моделировани источника тока |
SU3932349N SU1525709A1 (ru) | 1985-07-19 | 1985-07-19 | Устройство дл моделировани индуктивности |
Family Applications Before (3)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU3932349L SU1525707A1 (ru) | 1985-07-19 | 1985-07-19 | Устройство дл моделировани диода |
SU853932349A SU1525705A1 (ru) | 1985-07-19 | 1985-07-19 | Способ моделировани электрических цепей |
SU3932349K SU1525706A1 (ru) | 1985-07-19 | 1985-07-19 | Устройство дл моделировани источника напр жени |
Family Applications After (4)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU3932349P SU1525711A1 (ru) | 1985-07-19 | 1985-07-19 | Устройство дл моделировани тиристора |
SU3932349R SU1525712A1 (ru) | 1985-07-19 | 1985-07-19 | Устройство дл моделировани конденсатора |
SU3932349O SU1525710A1 (ru) | 1985-07-19 | 1985-07-19 | Устройство дл моделировани источника тока |
SU3932349N SU1525709A1 (ru) | 1985-07-19 | 1985-07-19 | Устройство дл моделировани индуктивности |
Country Status (1)
Country | Link |
---|---|
SU (8) | SU1525707A1 (ru) |
-
1985
- 1985-07-19 SU SU3932349L patent/SU1525707A1/ru active
- 1985-07-19 SU SU853932349A patent/SU1525705A1/ru active
- 1985-07-19 SU SU3932349K patent/SU1525706A1/ru active
- 1985-07-19 SU SU3932349M patent/SU1525708A1/ru active
- 1985-07-19 SU SU3932349P patent/SU1525711A1/ru active
- 1985-07-19 SU SU3932349R patent/SU1525712A1/ru active
- 1985-07-19 SU SU3932349O patent/SU1525710A1/ru active
- 1985-07-19 SU SU3932349N patent/SU1525709A1/ru active
Non-Patent Citations (1)
Title |
---|
Авторское свидетельство СССР № 758179, кл. G 06 F 15/20, 1978, Врем импульсные вычислительные устройства/Под реДо В.Б, Смолова и Е.П, Угрюмова,, М.: Радио и св зь, ;1983, с. 226, рис. 7ЛО. * |
Also Published As
Publication number | Publication date |
---|---|
SU1525706A1 (ru) | 1989-11-30 |
SU1525711A1 (ru) | 1989-11-30 |
SU1525710A1 (ru) | 1989-11-30 |
SU1525705A1 (ru) | 1989-11-30 |
SU1525712A1 (ru) | 1989-11-30 |
SU1525709A1 (ru) | 1989-11-30 |
SU1525707A1 (ru) | 1989-11-30 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
SU1525708A1 (ru) | Устройство дл моделировани резистора | |
US3947673A (en) | Apparatus for comparing two binary signals | |
SU800687A1 (ru) | Устройство дл измерени температуры | |
SU907840A1 (ru) | Устройство дл измерени коэффициента ошибок | |
RU1791820C (ru) | Устройство дл моделировани источника напр жени | |
SU545967A1 (ru) | Двухканальный измеритель временных интервалов | |
SU1163320A1 (ru) | Устройство дл ввода информации | |
SU1200188A1 (ru) | Цифровой измеритель отклонени измер емой частоты от номинальной | |
SU717756A1 (ru) | Устройство дл определени экстремального числа | |
SU640314A1 (ru) | Устройство дл определени экстремальных путей в графах | |
SU1147991A1 (ru) | Устройство дл измерени отношени двух напр жений | |
SU1677666A1 (ru) | Устройство дл измерени электрической емкости и сопротивлени утечки | |
SU951319A1 (ru) | Устройство дл обхода сеточной области | |
SU1070560A1 (ru) | Устройство дл моделировани сетевых графов | |
SU798854A1 (ru) | Устройство дл моделировани сетевыхгРАфОВ | |
SU1674374A1 (ru) | Аналого-цифровой преобразователь температуры | |
SU1285487A1 (ru) | Устройство дл определени максимальных путей в графах | |
SU930620A2 (ru) | Устройство управл емой задержки импульсов | |
SU1364999A1 (ru) | Устройство дл измерени параметров R @ С @ двухполюсников,вход щих в состав трехполюсной замкнутой электрической цепи | |
SU1105829A2 (ru) | Цифровой омметр | |
SU1319276A1 (ru) | Декадный счетчик дл семисегментных индикаторов | |
SU422105A1 (ru) | Многоканальный счетчик импульсов | |
SU1024915A1 (ru) | Устройство дл возведени в квадрат | |
SU590732A1 (ru) | Параллельный двоично-дес тичный квадратор | |
SU708253A1 (ru) | Устройство дл измерени временных интервалов |