SU1515163A1 - Сигнатурный анализатор - Google Patents

Сигнатурный анализатор Download PDF

Info

Publication number
SU1515163A1
SU1515163A1 SU874284138A SU4284138A SU1515163A1 SU 1515163 A1 SU1515163 A1 SU 1515163A1 SU 874284138 A SU874284138 A SU 874284138A SU 4284138 A SU4284138 A SU 4284138A SU 1515163 A1 SU1515163 A1 SU 1515163A1
Authority
SU
USSR - Soviet Union
Prior art keywords
inputs
elements
exclusive
signature
output
Prior art date
Application number
SU874284138A
Other languages
English (en)
Inventor
Андрей Владимирович Медведев
Владимир Валентинович Петров
Владимир Николаевич Амафутский
Александр Вячеславович Зыков
Original Assignee
Предприятие П/Я Р-6693
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я Р-6693 filed Critical Предприятие П/Я Р-6693
Priority to SU874284138A priority Critical patent/SU1515163A1/ru
Application granted granted Critical
Publication of SU1515163A1 publication Critical patent/SU1515163A1/ru

Links

Landscapes

  • Tests Of Electronic Circuits (AREA)

Abstract

Изобретение относитс  к вычислительной технике и может использоватьс  дл  контрол  и диагностировани  дискретных объектов. Цель изобретени  - расширение области применени  анализатора. Сигнатурный анализатор содержит формирователь 1 сигнатур, блок 2 индикации, формирователь 3 окна измерени , элементы ИСКЛЮЧАЮЩЕЕ ИЛИ 4-8, два триггера 9 и 10, четыре элемента И 11 - 14, два элемента ИЛИ-НЕ 15 и 16. Анализатор может работать как в синхронном, так и асинхронном режимах, дает возможность управл ть длительностью окна измерений и выбирать активные фронты по каждому из входных сигналов. 1 ил.

Description

17
о1В о
19 о
20 о
// о
f
Изобретение относитс  к вычислительной технике и предназначено дл  контрол  цифровых блоков.
Целью изобретени   вл етс  расшире- ние области применени  анализатора.
На чертеже показана схема сигнатурного анализатора.
Сигнатурный анализатор содержит формирователь 1 .сигнатур-, блок 2 ин- дикации, формирователь 5 окна измерени , первый - п тый элементы ИСКЛЮЧАЮЩЕЕ ИЛИ А-8, первый 9 и второй 10 триггеры, первый - четвертьй элементы И 11-14 первый 15 и второй 16 элемен- ты ИЛИ-НЕ, входы Старт 17, 18, сисе 19, Данные 20, Такт 21 и шину 22 управлени  режимом работы сигнатурного анализатора.
Сигнатурный анализатор допускает работу в двух режимах: асинхронном и синхронном.
В зависимости от кода, выставленного на шине 22 управлени  сигнатурного анализатора, реализуетс  один из двух перечисленных вьше режимов работы, а также производитс  выбор активного фронта дл  сигнатурного анализатора по каждому из его входов: Старт 17, Стоп 18, сисе 19, Данные 20, Такт 21. Выбор активного фронта сигналов производитс  подачей сигналов О или 1 на вторые выходы элементов ИСКЛЮЧАЮЩЕЕ ИЛИ 4-8, при этом сигналы на выходах элементов ИСКЛЮЧАЮЩЕЕ ИЛИ будут представлены или в пр мом, или в инверсном виде соответственно.
В асинхронном режиме работы сигнатурного анализатора на линии шины 22 управлени  режимом работы, соединен- ные с элементами 11, 14 и 12, 13, подаютс  1 и О соответственно. При этом сигналы Старт и Стоп поступают на входы формировател  3 окна измерени  через элементы ИСКЛЮЧАЮЩЕЕ ИЛИ 4 и 5 и элементы 11, 15 и 14, 16 соответственно.
Таким образом, управление формирователем 3 окна измерени  производитс  непосредственно сигналами Старт и Стоп. На вход фop iиpoвaтeл  1 сигнатур с выхода формировател  3 окна измерени  поступает сигнал, в пределах длительности которого производит
с  вычисление сигнатуры по сигналам Данные и Такт, поступающим на вход формировател  1 сигнатур через элементы ИСКЛЮЧАЮЩЕЕ ИЛИ 7 и 8 соот;
о
Q 5
5
5
ветственно. Полученна  сигнатура отображаетс  в блоке 2 индикации.
В синхронном режиме вход 19 СИСС можно подключать к любому сигналу объекта, который синхронизирован с сигналом Такт. Это дает возможность формировать окно измерений по любому фронту любого событи .
Управление триггерами 8 и 9 производитс  по синхросигналам, поступающим с выхода элемента ИСКЛЮЧАЮЩЕЕ ИЛИ 6. На вход элемента ИСКЛЮЧАЮЩЕЕ ИЛИ 6 поступает сигнал СИСС, обеспечивающий синхронизацию сигналов Старт и Стоп.
Таким образом, этот режим позвол ет обеспечивать работу формировател  3 окна измерени  по сигналам Старт и Стоп синхронно с сигналами, поступающими на вход СИСС.
При необходимости работы в синхронном режиме по сигналам, поступающим на вход Такт 21, входы Такт 21 и СИСС 19 замыкаютс  между собой. Таким образом, предлагаемьш сигнатурный анализатор может работать как в синхронном, так и в асинхронном режиме и дает возможность управл ть длительностью окна измерени , выбирать активный фронт по каждому из входных сигналов, что расшир ет область его применени .

Claims (1)

  1. Формула изобретени 
    Сигнатурный анализатор, содержащий формирователь сигнатур, три элемента ИСКЛЮЧАЮЩЕЕ ИЛИ, формирователь окна измерени  и блок индикации, входы которого соединены с выходами формировател  сигнатур, входы разрешени  и тактовый которого соединены соответственно с выходом формировател  окна измерений и выходом первого элемента ИСКЛЮЧАЮЩЕЕ ИЛИ, первые входы первого, второго и третьего элементов ИСКЛЮЧАЮЩЕЕ ИЛИ  вл ютс  входами Такт, Старт и Стоп сигнатурного анализатора, вторые входы первого, второго и третьего элементов ИСКЛЮЧАЮЩЕЕ ИЛИ образуют первую группу входов Задание режима сигнатурного анализатора , отличающийс  тем, что, с целью расширени  области применени , он дополнительно содержит два элемента ИСКЛЮЧАЮЩЕЕ ИЛИ, два триггера, четыре элемента И, два элемента Ш1И-НЕ, выходы которых соединены с входами Старт и Стоп формировател  окна измерени , первые входы четвертого и п того элементов ИСКЛЮЧАЮЩЕЕ ИЛИ  вл ютс  соответственно информационным и синхронизирующим входами сигнатурного анализатора вторые входы четвертого и п того элементов ИСКЛЮЧАЮЩЕЕ ИЛИ образуют вторую группу входов задани  режима сигнатурного анализ атвора, выход четвертого элемен- та ИСКЛЮЧАНЩЕЕ ИЛИ соединен с информационным входом формировател  сигнатур выход второго элемента ИСКЛЮЧАЮЩЕЕ ИЛИ соединен с информационным входом первого триггера и первым входом пер- вого элемента И, выход третьего эле- мента ИСКЛЮЧАЮЩЕЕ ИЛИ соединен с информационным входом второго триггера и первым входом четвертого элемента И, выход п того элемента ИСКЛЮЧАЮЩЕЕ ИЛИ соединен с тактовыми входами первого и второго триггеров, выходы ко- торых соединены соответственно с первыми входами второго и третьего элементов И, вторые входы первого, второго , третьего и четвертого элементов И образуют третью группу входов задани  режима сигнатурного анализатора, выходы первого и второго элементов И соединены с входг1ми первого элемента ИЛИ-НЕ, выходы третьего и четвертого элементов И соединены с входами второго элемента ШШ-НЕ.
SU874284138A 1987-07-13 1987-07-13 Сигнатурный анализатор SU1515163A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU874284138A SU1515163A1 (ru) 1987-07-13 1987-07-13 Сигнатурный анализатор

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU874284138A SU1515163A1 (ru) 1987-07-13 1987-07-13 Сигнатурный анализатор

Publications (1)

Publication Number Publication Date
SU1515163A1 true SU1515163A1 (ru) 1989-10-15

Family

ID=21319388

Family Applications (1)

Application Number Title Priority Date Filing Date
SU874284138A SU1515163A1 (ru) 1987-07-13 1987-07-13 Сигнатурный анализатор

Country Status (1)

Country Link
SU (1) SU1515163A1 (ru)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
Электроника, 1977, № 5, с. 23- 33. Авторское свидетельство СССР 1233156, кл. G 06 F 11/16, 1984. *

Similar Documents

Publication Publication Date Title
KR850001592A (ko) 디스플레이 콘트로울러
KR970023373A (ko) 동기식 반도체 메모리
SU1515163A1 (ru) Сигнатурный анализатор
KR950701435A (ko) 시퀀스 프로그램의 디버깅 방식(System for Debugging Sequence Program)
EP0431180A1 (en) Axis control system of numerical control apparatus
JPS5450364A (en) Time meter with information displaying function
SU1531168A1 (ru) Устройство считывани
SU1649471A1 (ru) Устройство дл анализа формы непериодических импульсных и частотных сигналов
SU1534724A1 (ru) Цифровой регул тор скорости
JPS6216691Y2 (ru)
SU903898A1 (ru) Сигнатурный анализатор
SU813502A1 (ru) Устройство дл отображени гра-фичЕСКОй иНфОРМАции
SU1727124A1 (ru) Сигнатурный анализатор
SU1363171A1 (ru) Устройство дл останова микропроцессора
SU1585789A1 (ru) Цифровой генератор периодической функции
SU725072A1 (ru) Устройство дл определени максимального числа из р да чисел
SU1277177A1 (ru) Устройство дл отображени информации на экране телевизионного приемника
SU1631711A1 (ru) Селектор пар импульсов
SU693384A2 (ru) Устройство дл контрол схем цифровых вычислительных машин
SU1434419A1 (ru) Устройство дл ввода информации
SU1029407A2 (ru) Селектор импульсов по длительности
SU976495A1 (ru) Формирователь импульсов
SU474006A1 (ru) Устройство обмена
JPS6154535A (ja) 最大値最小値演算回路
SU809534A1 (ru) Преобразователь последовательностииМпульСОВ B ОдиНОчНый пР МОугОльНыйиМпульС