SU1496007A1 - Устройство дл контрол кодов - Google Patents

Устройство дл контрол кодов Download PDF

Info

Publication number
SU1496007A1
SU1496007A1 SU874375907A SU4375907A SU1496007A1 SU 1496007 A1 SU1496007 A1 SU 1496007A1 SU 874375907 A SU874375907 A SU 874375907A SU 4375907 A SU4375907 A SU 4375907A SU 1496007 A1 SU1496007 A1 SU 1496007A1
Authority
SU
USSR - Soviet Union
Prior art keywords
inputs
input
multiplexer
output
combined
Prior art date
Application number
SU874375907A
Other languages
English (en)
Inventor
Ваган Шаваршович Арутюнян
Арутюн Корюнович Аракелян
Original Assignee
Предприятие П/Я А-1376
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я А-1376 filed Critical Предприятие П/Я А-1376
Priority to SU874375907A priority Critical patent/SU1496007A1/ru
Application granted granted Critical
Publication of SU1496007A1 publication Critical patent/SU1496007A1/ru

Links

Landscapes

  • Hardware Redundancy (AREA)

Abstract

Изобретение относитс  к вычислительной технике, а именно к устройствам диагностики и может быть использовано дл  проверки правильности функционировани  цифровых устройств. Изобретение позвол ет контролировать не только код "1 из 5", но и коды "2 из 5", "3 из 5", "4 из 5", "5 из 5", "1 из 4", "2 из 4", "3 из 4", "4 из 4", "1 из 3", "2 из 3", "3 из 3", "1 из 2" и "2 из 2", что расшир ет область применени  устройства. Устройство дл  контрол  кодов содержит три мультиплексора 1,2 и 3, элемент 4 равнозначности, два элемента ИЛИ 5 и 6, п ть элементов И 7-11, элемент И-НЕ 12 и четыре элемента 13-16 НЕРАВНОЗНАЧНОСТЬ. 1 ил. 1 табл.

Description

S7
со
О5
шир ет область применени  устройства . Устройство дл  контрол  кодов содержит три мультиплексора 1,2 и 3, элемент РАВНОЗНАЧНОСТЬ А, два
элемента ШБТ 5 и 6, п ть элементов И 7 - 11, элемент И-НЕ 12 и четыре элемента НЕРАВНОЗНАЧНОСТЬ 13-16. 5 1 ил., 1 та бл .
Изобретение относитс  к вычислительной технике, а именно к устройствам диагностики, и может быть ис- пользовано дл  проверки правильно- сти функционировани  цифровых устройств .
Целью изобретени   вл етс  расширение области применение устройства за счет контрол  кодов нескольких форматов.
На чертеже представлена функциональна  схема устройства дл  контрол  кодов.
Устройство дл  контрол  кодов со держит первый, второй и третий мультиплексоры 1-3, элемент РАВНОЗНАЧНОСТЬ 4, первый и второй элементы ИЛИ 5 и 6, первый, второй, третий, четвертьш и п тый элементы И 7-11, элемент И-НЕ 12 и первый, второй, третий и четвертый элементы НЕРАВНОЗНАЧНОСТЬ 13-16. Позици ми 17-21 обозначены первый-п тьй управл ющие входы устройства, позици ми 22-26 - первый-п тый информационные входы устройства, позицией 27 - выход уст- ройства.,
Устройство работает следующим, образом.
Контролируемый п тиразр дный код (X, XrjX XflXg) поступает на входы 17- 21. На входы 22-26 управлени  режимом контрол  в зависимости от требуемого режима контрол  кода подают- с  наборы управл ющих единичных (1) и нулевых (О) логических потенциалов (таблица).
Так, например, если подаетс  к входам 22-26 набор управл ющих логи- ческих потенциалов 11000, то устройство выполн ет функцию контрол  кода 1 из 5 (т.е. при наличии одной единицы во входном п тиразр дном коде на выходе 27 устройства устанав ливаетс  единичный потенциал, а при Bcgx остальных кодах устанавливаетс  нулевой потенциал). Если к входам 22-26 подаетс  набор логических потенциалов 01 100, то устройство выполн ют функцию контрол  кода 2 из 5 (т.е. на выходе 27 устанавливаетс  единица только при наличии двух единиц во входном коде).
Аналогично обеспечиваютс  режимы контрол  кодов 3 из 5 - при управл ющих потенциалах 00110, 4 из 5 - при 00011 и 3 из 5 - при 00001.
При тех же управл ющих потенциала на входах 22-26, если вместо одного из переменных входного контролируемого кода (например, Хд) приложить нулевой потенциал, то можно обеспечить контроль кодов 1 из 4, 2 из 4, 3 из 4, 4 из 4. Если вместо двух переменных (например х и x g) приложить нулевые потенциалы, то можно обеспечить контроль кодов 1 из 3, 2 из 3, 3 из 3. Если же вместо трех переменных (например Xj, Хд, Xg) приложить нулевые потенциалы , то можно обеспечить контроль кодов 1 из 2 и 2 из 2 (таблица ) ,

Claims (1)

  1. Формула из о бретени
    Устройство дЛ  контрол  кодов, содержащее мутиплексоры, первый и второй информационные входы первого мультиплексора объединены с первым информационным входом второго мультиплексора третий информационный вход первого мультиплексора объединен с вторьм и с третьим информационными входами второго мультиплексора и с первым информационным входом третьего мультиплексора, второй и третий информационные входы которого объединены, первый и второй адресные входы первого мультиплексора объединены с одноименньми входами второго мультиплексора и  вл ютс  соответственно первым и вторым уп- равл ющими входами устройства, о т- л ичающеес  тем, что, с целью расширени  области применени 
    устройства за счет контрол  кодов нескольких форматов, в него введены элемент РАВНОЗНАЧНОСТЬ, элементы ИЛИ, элемент И, энемент И-ПЕ и первый ,второй, третий и четвертый элементы , НЕРАВНОЗНАЧНОСТЬ, выходы которых соединены с первыми входами одноименных элементов И, выход первого элемента И подключен к первому информационному входу первого муль- типлексора, выход которого соединен с первым входом первого элемента ИЛИ выход второго элемента И подключен .к второму информационному входу второго мультиплексора, выход которого соединен с вторым входом первого элемента ИЛИ, выход третьего элемента И Подключен к четвертому информационному входу второго мультиплексора и к второму информационному вход третьего мультиплексора, выход которого соединен с третьим входом первого элемента ИЛИ, выход которого  вл етс  выходом устройства, выход чевертого элемента И подключен к четвертому информационному входу третьего мультиплексора, первый и второй адресные входы которого подключены к одноименным адресным входам второго мультиплексора, выход п того элемента И соединен с четвертым информационным входом первого мультиплексора , выходы второго элемента
    ИЛИ, элемента НЕРАВНОЗНАЧНОСТЬ и . элемента И-НЕ подключены к входам синхронизации соответственно перво- го, второго и третьего мультиплексоров , первый и второй входы второго элемента ИЛИ объединены с одноименными входами элемента НЕРАВНОЗНАЧНОСТЬ и элемента И-НЕ и  вл ютс  соответственно третьим и четвертым управл ющими вхсдами устройства, первый вход п того элемента объединен с первыми ВХОДАМИ первого, второго , третьего и четвертого элементов
    НЕРАВНОЗНАЧНОСТЬ и  вл етс  п тым управл ющим входом устройства, вторые входы п того элемента И и первого элемента НЕРАВНОЗНАЧНОСТЬ объединены и  вл ютс  первым информационным входом устройства, вторые входы первого элемента И и второго элемента НЕРАВНОЗНАЧНОСТЬ объединены. и  вл ютс  вторым информационным входом устройства, вторые входы второго элемента И и третьего элемента НЕРАВНОЗНАЧНОСТЬ объединены и  вл ютс  третьим входом устройства, вторые входы третьего элемента И и четвертого элемента fiEPABH03FlA4HOCTb
    объединены и  вл ютс  четвертым входом устройства, второй вход четвертого элемента И  вл етс  п тым входом устройства.
SU874375907A 1987-12-15 1987-12-15 Устройство дл контрол кодов SU1496007A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU874375907A SU1496007A1 (ru) 1987-12-15 1987-12-15 Устройство дл контрол кодов

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU874375907A SU1496007A1 (ru) 1987-12-15 1987-12-15 Устройство дл контрол кодов

Publications (1)

Publication Number Publication Date
SU1496007A1 true SU1496007A1 (ru) 1989-07-23

Family

ID=21354634

Family Applications (1)

Application Number Title Priority Date Filing Date
SU874375907A SU1496007A1 (ru) 1987-12-15 1987-12-15 Устройство дл контрол кодов

Country Status (1)

Country Link
SU (1) SU1496007A1 (ru)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
Мазнев В.И. О синтезе самотестируемых 1/р тестеров. - Автоматика и телемеханика, 1979, Р 9, с. 142- 145, рис.3. .Каган Б.М.Электронные вычислительные машины и системы. - М.: Энерго- атомиздат, 1985, с. 80, рис. 3.19в. *

Similar Documents

Publication Publication Date Title
US5148112A (en) Efficient arbiter
SU1496007A1 (ru) Устройство дл контрол кодов
RU2037873C1 (ru) Устройство для мажоритарного выбора сигналов
SU1387190A1 (ru) Многофункциональный логический модуль
SU1396137A1 (ru) Устройство дл вычислени симметричных булевых функций
SU1644127A1 (ru) Многофункциональный логический модуль
SU1478213A1 (ru) Устройство дл вычислени функций синуса и косинуса
SU968799A1 (ru) Устройство дл сопр жени внешнего устройства с магистралью ввода/вывода
SU1273914A2 (ru) Многофункциональный логический модуль
SU1387004A2 (ru) Устройство дл сопр жени @ датчиков с ЭВМ
SU1195364A1 (ru) Микропроцессор
SU1596318A1 (ru) Многофункциональный модуль
SU1032602A1 (ru) Трехканальное резервированное устройство
SU1399747A1 (ru) Устройство дл сопр жени ЭВМ с внешними устройствами
RU2020744C1 (ru) Универсальный параллельный счетчик по модулю m - дешифратор количества единиц в n-разрядном двоичном коде
SU1513441A1 (ru) Многофункциональный логический модуль
SU1633488A1 (ru) Пороговое логическое устройство
SU1381503A1 (ru) Микропрограммное устройство управлени
HU192224B (en) Parallel synchronizator
SU1448406A1 (ru) Мажоритарный элемент
SU686146A1 (ru) Многофункциональный логический элемент
SU1501060A1 (ru) Самодиагностируемый парафазный элемент И
SU1280631A1 (ru) Устройство дл подключени источников информации к общей магистрали
SU1383484A1 (ru) Устройство дл исправлени ошибок
EP0319280A3 (en) Apparatus and system of performing distributed processing based on hierarchy structure