SU1483641A1 - Аналого-цифровой преобразователь знакопеременных сигналов - Google Patents
Аналого-цифровой преобразователь знакопеременных сигналов Download PDFInfo
- Publication number
- SU1483641A1 SU1483641A1 SU874310242A SU4310242A SU1483641A1 SU 1483641 A1 SU1483641 A1 SU 1483641A1 SU 874310242 A SU874310242 A SU 874310242A SU 4310242 A SU4310242 A SU 4310242A SU 1483641 A1 SU1483641 A1 SU 1483641A1
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- input
- output
- inputs
- counter
- outputs
- Prior art date
Links
Landscapes
- Analogue/Digital Conversion (AREA)
Abstract
Изобретение относитс к импульсной технике , в частности к преобразовател м напр жени в цифровой код с промежуточным преобразованием напр жени в частоту импульсов, и может быть использовано в прецизионных устройствах сбора аналоговой информации систем контрол и управлени технологическими процессами. Целью изобретени вл етс повышение точности преобразовани за счет исключени вли ни на результат преобразовани погрешностей. АЦП содержит преобразователь напр жени в частоту с входными переключател ми, два реверсивных счетчика, цифроаналоговый преобразователь, источник смещени , логические элементы, преобразователь кодов и блок управлени . Новым вл етс измерение полупериода напр жени помехи и введение блоков удвоени импульсов и коррекции, благодар которым в АЦП выполн етс коррекци , исключающа вли ние на результат преобразовани изменени частоты помехи и сигнала во врем преобразовани . 3 з.п. ф-лы, 6 ил.
Description
Изобретение относитс к импульсной технике, в частности к преобразовател м напр жени в цифровой код с промежуточным преобразованием в частоту импульсов.
Цель изобретени - повышение точности преобразовани .
На фиг. 1 изображена блок-схема АЦП; на фиг. 2 - блок-схема блока удвоени числа импульсов; на фиг.З - схема блока коррекции; на фиг. 4 - схема блока управлени ; на фиг. 5 - блок-схема преобразовател кодов; на фиг. 6 - временна диаграмма работы АЦП.
АЦП содержит шины входного 1 и нулевого 2 напр жений, шину 3 запуска в работу, шину 4 напр жени сети питани , шину 5 сигнала окончани преоб- разовани , выходную шину 6, преобразователь 7 напр жени в частоту (ПНЧ), цифроаналоговый преобразователь (ЦАП) 8 с дополнительным младшим разр дом и токовым выходным сигналом , источник 9 тока смещени , первый 10 и второй 11 переключатели, каждый из которых имеет два входа и резистор на выходе, который при наличии сигнала на управл ющем входе подключен к первому входу, а при его
4
00 00
о
4
отсутствии - к второму входу, третий переключатель 12, имеющий один вход, который при наличии сигнала на управл ющем входе подключен к первому выходу , а при его отсутствии - к второму выходу, реверсивные счетчики 13 и 14, имеющие знаковые старшие разр ды с весом N0, входы дл установки О кода и управлени режимом вычитани , преобразователь 15 кодов, который в зависимости от сигналов на управл ющих входах передает на выходы пр мой или инверсный код с дополнительным младшим разр дом или на всех выходах выдает 1 код, элементы И 16-21, элементы ИЛИ 22, 23, блок 24 удвоени числа импульсов, блок 25 коррекции, блок 26 управлени .
Блок удвоени 24 (фиг. 2) содержит формирователи 27 и 28 импульсов, элемент И 29 и элемент ИЛИ 30, блок 25 коррекции (фиг. 3) содержит счетчик 31, работающий на вычитание и имеющий емкость М0 и вход дл устано ки О кода, реверсивный счетчик 32, имеющий емкость т, входы дл записи и разр ды кода и управлени режимом вычитани , триггер 33, одновибратор 34, формирователь 35 импульсов, элементы И 36, 37, группу элементов И 38, элемент И 39, элементы ИЛИ 40, 41, группу элементов ИЛИ 42.
Блок 26 управлени (фиг. 4) содержит задатчик 43 кода, который может быть выполнен, например, дл каждого разр да в виде перемычки, подсоединеной к шине питани дл 1 кода или к нулевой шине дл О кода, первьй счетчик 44, имеющий емкость N0, входы дл установки О кода, записи кода, входы разр дов и выход переполнени , счетчик 45, дешифратор 46 на четыре выхода, формирователи 47 и 48 импульсов, элементы И 49, 50, элементы ИЛИ 51-55, счетчик 56 с емкостью NO, регистр 57, формирователь 58 импульсов, одновибратор 59, элемент И 60, формирователь 61 импульсов при прохождении напр жени сети питани через нуль, генератор 62 импульсов . Блоки 55-61 вл ютс узлом измерени полупериода помехи сети питани .
Преобразователь 15 кодов (фиг. 5) в каждом значащем разр де содержит элементы И 63, 64 и элемент ИЛИ 65, а в знаковом разр де содержит элемент И 66 и второй элемент ИЛИ 67.
0
5
0
5
0
5
На временной диаграмме (фиг.6) обозначены: 68 - импульсы с выхода формировател 61; 69 - импульс запуска АЦП в работу; 70 - импульсы переполнени счетчика 44; 71-74 - сигналы на первом-четвертом выходах дешифратора 46; 75 - сигнал нулевого кода с выхода элемента И 16; 76 - сигнал времени измерени входного напр жени с выхода элемента ИЛИ 53; 77 - сигналы нулевого кода с выхода элемента И 36; 78 - сигнал управлени удвоителем импульсов с выхода триггера 33; 79 - сигнал с выхода элемента ИЛИ 40.
АЦП работает следующим образом.
С помощью формировател 61 из напр жени сети питани в моменты прохождени его через нуль формируютс импульсы 68, по которым формируетс код Nn полупериода сети питани с помощью импульсов генератора 62, подсчитываемых счетчиком 56 с емкостью N0. За врем длительности Т полупериода сети в счетчик 56 поступает число импульсов N п Tn/tд.
Частота повторени импульсов f 1/t генератора 62 выбираетс с учетом длительности полупериода Тп и его изменени Тд Тп макс-Тп ми„, соответствующего изменению частоты сети питани от наибольшей до наименьшей . При этом выбор выполн етс из услови
Т п м«кс+ ТД Н оL°
Jujftgjsc j;Td
N.
Если прин ть, что Тд nta, то имеют место следующие соотношени
тпм«кс (NO m)td;
п мни
(No- 2m)tй.
Очередной импульс 68 проходит через элемент ИЛИ 55 и записывает по заднему перепаду в регистр 57 новое значение кода Nn, полученное в счетчике 56 за врем , прошедшее после предыдущего импульса, и запускает формирователь 58, выходной импульс которого устанавливает О код в счетчике 56. Дл исключени записи в регистр 57 недостоверного кода, что может быть в моменты переходных процессов в счетчике 56, импульсы 68 поступают на вход элемента 60, который при совпадении с импульсами- генератора 62 запускает одновибратор 59.
51483641
Его выходные импульсы, объедин сь с импульсами 68 в элементе ИЛИ 55, сдвигают запись кода в регистр. Запись происходит по окончании переходных процессов в счетчике 56.
Полученный код Nn используетс в процессе преобразовани блоком 25, формирующим сигналы коррекции при изменении частоты напр жени сети ю питани , куда он записываетс сигналом 69 запуска АЦП. При этом в блоке 25 прин ты специальные меры дл исключени записи недостоверного кода Nfl в реверсивный счетчик 32, если 15 импульс 69 совпадает по времени с переходными процессами, возникающими при перезаписи информации из счетчика 56 в регистр 57. Дл этого по заднему фронту сигнала 69, который устанавливает О код в счетчике 32, формирователь 35 вырабатывает импульс записи кода в счетчик 32. Если этот импульс совпадает с импульсом записи кода в регистр 57, который подаетс на второй вход блока 25, то с помощью элементов И 39, ИЛИ 41 и одно- вибратора 34 осуществл етс сдвиг во времени записи кода до окончани переходных процессов в регистре 57.
Импульс 69 поступает также на входы установки О кодов в счетчиках 13, 14 и в счетчиках 44 и 45 блока 26, где он проходит через элемент ИЛИ 51 и запускает формирователь 48, выходной импульс которого записывает в счетчике 44 код га, который установлен в задатчике 43 кода в соответствии с величиной . Этот же им-. пульс проходит через элемент ИЛИ 52 и записывает 1 в счетчике 45. С этого момента начинаетс первый такт
так же, как и Т7,
т.е.
- m)td.
В течение Т,
Т,
Т2 (Neи Т блоком 25 формируютс сигналы коррекции. В счетчи ке 32 из записанного кода Nn в течение Т, по сигналу 71 вычитаютс импульсы генератора 62, проход щие через элемент И 37, работа которого разрешена также сигналом 71, проход щим через элемент ИЛИ 40. При достижении О кода в счетчике 32 элемент И 36 формирует сигнал 77, устанавлива ющий в 1 по счетному входу триггер 33, выходной сигнал 78 которого уп- равл ёт блоком 24 удвоени .
Вычитание импульсов в счетчике 32 продолжаетс до момента окончани сигнала 71. За это врем , равное
(N,20 Т Т.,- Тп в нем вычитаетс п - m)-Nn импульсов.
В начале Т 7 импульсы генератора 62 суммируютс в счетчике 32 (так как сигнал 71 отсутствует) до тех
25 пор, пока в нем не установитс О код, по которому элемент И 36 сигналом 77 устанавливает триггер 33 в О и снимает сигнал 78. Сн тие сигнала 78, проход щего через элемент
30 ИЛИ 40 (сигнал 79), прекращает работу элемента И 37 и счетчиков 32 и 31. В последний из них за врем действи сигнала 79 вычитаетс число импульсов N (М0- га) + п.
35
40
45
При емкости No счетчика 31 в результате вычитани N импульсов в нем остаетс код m-n. Учитыва , что О п :га, этот код находитс в младших разр дах, емкость которых равна т, а в остальных разр дах записан О код. Плэтому емкость счетчика 31 может быть равна т, и в результате вычитани N импульсов в нем формируетс код, равный m-n, которые используетс в третьем такте дл коррекции напр жени компенсации.
С запуском АЦП в работу сигналом 71 с помощью управл ющего переключател 10 в течение времени Т., входной сигнал преобразуетс в ток I „ и подаетс на суммирующий вход ПНЧ, вычитающий вход которого с помощью переключател 11 подключен к нулево- но импульсу 69 измен ет код в счетчи- му напр жению. За врем Т1 с выхода ках 44 и 45. С первого выхода дешифра- 5 ПНЧ 7 через блок 24 удвоени на тора 46 сигнал 71 снимаетс , а на его входы счетчика 13 через элемент И 18 втором выходе по вл етс сигнал 72 и счетчика 14 через элементы И 20, второго такта преобразовани Т, длительность которого формируетс
Т преобразовани , управление которым осуществл етс по сигналу 71 с первого выхода дешифратора 46.
Длительность Т1 формируетс с по- .мощью счетчика 44. На его вход через элемент И 49, который открыт сигналом 71, прошедшим через элемент ИЛИ 53, поступают импульсы генератора 62. Поэтому через врем Т , (N8-m)tЈ на выходе переполнени счетчика 44 по витс импульс 70, который аналогич50
ИЛИ 23 поступает число X импульсов,
в котором учтено их удвоение в тече
т.е.
Т,
Т2 (NeТ блоком 25 формируютс сигналы коррекции. В счетчике 32 из записанного кода Nn в течение Т, по сигналу 71 вычитаютс импульсы генератора 62, проход щие через элемент И 37, работа которого разрешена также сигналом 71, проход щим через элемент ИЛИ 40. При достижении О кода в счетчике 32 элемент И 36 формирует сигнал 77, устанавливающий в 1 по счетному входу триггер 33, выходной сигнал 78 которого уп- равл ёт блоком 24 удвоени .
Вычитание импульсов в счетчике 32 продолжаетс до момента окончани сигнала 71. За это врем , равное
(N,Т Т.,- Тп в нем вычитаетс п - m)-Nn импульсов.
В начале Т 7 импульсы генератора 62 суммируютс в счетчике 32 (так как сигнал 71 отсутствует) до тех
пор, пока в нем не установитс О код, по которому элемент И 36 сигналом 77 устанавливает триггер 33 в О и снимает сигнал 78. Сн тие сигнала 78, проход щего через элемент
ИЛИ 40 (сигнал 79), прекращает работу элемента И 37 и счетчиков 32 и 31. В последний из них за врем действи сигнала 79 вычитаетс число импульсов N (М0- га) + п.
С запуском АЦП в работу сигналом 71 с помощью управл ющего переключател 10 в течение времени Т., входной сигнал преобразуетс в ток I „ и подаетс на суммирующий вход ПНЧ, вычитающий вход которого с помощью переключател 11 подключен к нулево- му напр жению. За врем Т1 с выхода ПНЧ 7 через блок 24 удвоени на входы счетчика 13 через элемент И 18 и счетчика 14 через элементы И 20,
ИЛИ 23 поступает число X импульсов,
С запуском АЦП в работу сигналом 71 с помощью управл ющего переключател 10 в течение времени Т., входной сигнал преобразуетс в ток I „ и подаетс на суммирующий вход ПНЧ, вычитающий вход которого с помощью переключател 11 подключен к нулево- му напр жению. За врем Т1 с выхода ПНЧ 7 через блок 24 удвоени на входы счетчика 13 через элемент И 18 и счетчика 14 через элементы И 20,
в котором учтено их удвоение в тече
т,-т ние времени Т: Х2 k j (Ic+ lx)dt +
Г + 2k J (1,.+ IJoft.
V
Удвоение импульсов осуществл етс блоком 24 по сигналу 78, разрешающему работу элемента И 29. Поэтому каждый входной импульс при наличии сигнала 79 запускает цепочку из двух последовательно соединенных формирователей 27 и 28. Импульс последнего из них проходит через элемент ИЛИ 30 на выход блока 24.
Получаемый промежуточный результа X, передаетс в ЦАП 8 через преобразователь 15 кодов, в котором сигнал 72 поступает на второй управл ю- i
щий вход и разрешает работу элементов И 63, 64 значащих разр дов и элемента И 66 знакового разр да. В зависимости от 1 или О входного кода в знаковом разр де на выход через элементы И 65 передаетс соответственно пр мой или инверсный код значащих разр дов, а также выходной единичный код в знаковом и дрполнитель- ном разр дах (соответственно с выходов элементов И 66, ИЛИ 67).
В ЦДЛ 8 выходной код преобразовател 15 кодов преобразуетс в токовый сигнал I к, 2idXl5 который имеет отрицательную пол рность (втекающий ток). Этот ток с помощью пе- теключател 12 в зависимости от 1м или О в знаковом разр де преобразовател 15 подключаетс к суммирующему или вычитающему входу ПНЧ 7. К этому же входу через резистор переключател 10 и 11 (в последнем по сиг налу 72) подаетс нулевое или входное напр жение.
За врем Т с учетом удвоени в начале такта в течение Т с выхода ПНЧ 7 на вход счетчика 13 поступает
X ч импульсов VT
Хг 2k (1С+ 21ДХ,- Ix)Jt +
VT;
+ k
i«.
т.+т
+ 21ДХ,- Ix)oft.
В течение Тг счетчик 13 работает на вычитание, так как сигнал 72, ( проход через элемент ИЛИ 22,включает этот режим. Поэтому к концу Та в нем остаетс число X .. X - Х„. По окон1 xiчании Т т. второй импульс 70 измен ет
0
5
5
5
5
0
0
0
5
в счетчике 45 код на 3 и на третьем выходе дешифратора 46 по вл етс сш нал 73 третьего такта работы Тэ. С выхода элемента ИЛИ 53 сигнал 76 снимаетс и выключаетс источник 9 смещени . Сигнал 73 в зависимости от знака Хп включает в работу элемент И 19 или 17, управл ющий режимом вычитани в счетчике 13 или 14. Сигнал 73 поступает также на первый управл ющий вход преобразовател 15, где он проходит через элементы ИЛИ 65 и 67, формиру 1 код во всех разр дах. Этот же сигнал разрешает работу элемента И 21, через который и через элемент ИЛИ 23 импульсы генератора 62 поступают на вход счетчика 14. В течение Т3 сигналы 71 и 72 отсутствуют и входы ПНЧ 7 через резисторы переключателей 10 и 11 подсоединены к нулевому напр жению. Поэтому преобразуетс только один выходной токовый сигнал I К2 ЦДЛ 8, подключенный к вычитающему входу ПНЧ 7, так как на выходе элемента И 66 знакового разр да преобразовател 15 - О код.
Величина Ik/i образуетс в результате преобразовани ЦАП 8 выходного кода преобразовател 15, группа младших разр дов которого корректируетс блоком 25 по коду m-n, сформированному счетчиком 31. В блоке 25 эта группа младших разр дов, старший из которых имеет вес т, поступает на входы элементов И 38. Вторые входы этих элементов через элементы ИЛИ 42 подсоединены к соответствующим О выходам разр дов счетчика 31. На вторые входы всех элементов ИЛИ 42 поступает сигнал 72, так что в течение Т 2 код с выхода преобразовател 15 в этих разр дах передаетс в ЦАП 8 без изменени . В течение Т блок 25 с помощью единичного кода во всех разр дах этой группы от преобразовател 15 формирует код с инверсным значением m-n, так как он снимаетс с О выходов счетчика 31. Этот код с учетом 1 в младшем дополнительном разр де, передаваемом от преобразовател 15 без коррекции, в ЦАП 8 преобразуетс в компенсирующий ток
n - IM 2i4(N0- m + n) .
В результате преобразовани Т К1 импульсы с выхода ПНЧ 7 поступают на вход счетчика 13 через элемент И 18, работу которого разрешает сигнал с выхода элемента ИЛИ 54. В счетчике 13 код Xfi компенсируетс до нул этими импульсами, и в этот момент элемент И 16 вырабатывает сигнал 75, по которому заканчиваетс Т3. Сигналы 75 и 73 разрешают работу элемента И 50, через который про- ходит импульс от формировател 47 на счетный выход счетчика 45, устанавлива в нем О код. По этому коду дешифратор 46 формирует сигнал 74 готовности результата преобразовани на шинах 6 и сигнал окончани преобразовани , передаваемый на шину 5.
В случае Xf2 О сигнал 74 формируетс сразу после окончани Т.
В течение Т 3 импульсы генератора 62 поступают через элемент И 21, открытый сигналом 73, и через элемент ИЛИ 23 на вход счетчика 14, где они измен ют код X1, увеличива или уменьша его в зависимости от знака X .
Число импульсов, поступающих за Т3 в счетчик 13, равно X п к-1ц4-Тэ k-2i(N0- m + n)T3 , а в счетчик 14 Хэ . В счетчике 14 формируетс окончательный результат преобразова- ни
X Х,+ Х3 X,
X ,г
2ki/j(N0-m+n)t:/
При преобразовании входного сиг- 35 нала Ix(t) I0+ Vt (где V - скорость изменени входного сигнала) величина X fl X ,- X,; равна
т,-тт,
Xn k (Ic+I0+Vt)dt + 2k (Ic+40
DTVTТ,-Т
+I0+Vt)dt - 2k J (It+2i X1-I0-Vt)dt - TVT2т,
- k (Ie+2i/,X1-Ie-Vt)dt.
VT45
С учетом Т, T.i Т u (N0-m)td, Т , получим
Xfl 2k(I0-idXi+VTH)(N0-m+n)t0,
результат преобразовани
1,-iiXt+VTM 1
д - ТД
50
+ i ikЈi±YTM 1 1 +ути)-х.,.
1л - LA
Полученный результат преобразовани X представл ет собой среднее значение входного сигнала Хср за фиксированное врем измерени 2Тц. В этом
JQ 15
20 25
30
35
0
5
0
5
результате нет погрешностей, присущих прототипу и обусловленных изменением периода помехи от сети питани , а также необходимостью синхронизации выполнени тактов преобразовани от сети питани дл подавлени помех. В предлагаемом АЦП преобразование начинаетс сразу по приходе сигнала запуска его в работу, т.е. без потерь времени на синхронизацию. В процессе преобразовани при изменении частоты сети питани выполн етс коррекци , благодар которой гогрешнос- ти, вызываемые этим изменением и изменением входного сигнала за врем измерени , полностью устран ютс .
Claims (4)
1. Аналого-цифровой преобразователь знакопеременных сигналов, содержащий первый и второй переключатели , первые информационные входы которых объединены и вл ютс входной шиной, вторые информационные входы объединены, подключены к первому выходу цифроаналогового преобразовател и вл ютс шиной нулевого напр жени , второй выход цифроаналогового преобразовател соединен с информационным входом третьего переключател , первый выход которого объединен с выходом источника тока смещени и подключен к суммирующему входу преобразовател напр жени в частоту, вычитающий вход которого подключен к выходу второго и второму выходу третьего переключателей , управл ющий вход источника тока смещени соединен с первым вы- ходом блока управлени , первый вход которого вл етс шиной запуска и объединен с входами установки нулевого кода первого и второго реверсивных счетчиков, единичные выходы разр дов последнего вл ютс выходной шиной и соединены совместно с нулевыми выходами разр дов с соответствующими информационными входами преобра-г зовател кодов, выход знакового разр да которого соединен с управл ющим входом третьего переключател , выходы группы старших разр дов и дополнительного разр да - с соответствующими одноименными входами цифроаналогового преобразовател , при этом второй вход блока управлени вл етс шиной напр жени сети питани , второй вы- .ход - шиной сигнала окончани преобразовани , третий выход соединен с первыми входами первого, второго и третьего элементов И и первым управл ющим входом преобразовател кодов, четвертый выход - с управл ющим входом первого переключател и первым входом четвертого элемента И, выход которого соединен с первым входом первого элемента ИЛИ, второй вход ко торого подключен к выходу первого элемента И, второй вход которого соединен с п тым выходом блока управлени , шестой выход которого соединен с управл ющим входом второго пе- реключател , с вторым управл ющим входом преобразовател кодов и первым входом второго элемента ИЛИ, второй вход которого соединен с выходом второго элемента И, второй вход которо- го объединен с первым входом п того элемента И и подключен к нулевому выходу знакового разр да второго реверсивного счетчика, вход управлени вычитанием которого соединен с выхо- дом второго элемента ИЛИ, а выходы нулевых разр дов, кроме знакового - с остальными входами п того элемента И, выход которого соединен с третим входом блока управлени , выход первого элемента ИЛИ соединен со счетным входом первого реверсивного счетчика, вход управлени вычитанием которого соединен с выходом третьего элемента И, второй вход которого соединен с единичным выходом знакового разр да второго реверсивного счетчика,-шестой элемент И, первый вход которого объединен с вторым входом четвертого элемента И, второй вход подключен к седьмому выходу блока управлени , а выход соединен со счетным входом второго реверсивного счетчика, отличающийс тем, что, с целью повышени точности преобразовани , в него введены блок удвоени числа импульсов и блок коррекции , первый вход которого соедине с п тым выходом блока управлени , восьмой выход и группа выходов кото- рого подключены соответственно к второму входу и первой группе входов блока коррекции, втора группа входов которого подключена соответственно к группе входов младших разр дов преобразовател кодов, а группа выходов соединена с входами соответствующих младших разр дов цифроаналого вого преобразовател , третий и четвертый входы блока коррекции подключены соответственно к четвертому и шестому выходам блока управлени , п тый вход вл етс шиной запуска, а выход соединен с управл ющим входом блока удвоени числа импульсов, информационный вход которого соединен с выходом преобразовател напр жени в частоту, а выход - с первым входом шестого элемента И.
2.Преобразователь по п.1, о т - личающийс тем, что блок удвоени числа импульсов выполнен на элементах И, ИЛИ и двух формировател х импульсов, вход первого из которых соединен с выходом элемента И, а выход через второй формировател импульсов подключен к первому входу элемента ИЛИ, выход которого вл етс выходом блока, а второй вход вл етс информационным входом блока и объединен с первым входом элемента
И, второй вход которого вл етс управл ющим входом.
3.Преобразователь по п. 1, отличающийс тем, что блок коррекции выполнен на реверсивном счетчике, триггере, одновибраторе, формирователе импульсов, счетчике, группе элементов ИЛИ, группе элементов И, элементах И, ИЛИ, причем информационные входы реверсивного счетчика вл ютс первой группой входов блока, нулевые выходы разр дов соединены с соответствующими входами первого элемента И, выход которого соединен со счетным входом триггера, вход управлени вычитанием реверсивного счетчика вл етс третьим входо блока и объединен с первым входом первого элемента ИЛИ, второй вход которого подключен к выходу триггера и вл етс выходом блока, вход записи реверсивного счетчика соединен
с выходом второго элемента ИЛИ, а вход установки нулевого кода вл етс п тым входом блока и объединен с входом формировател импульсов, входом сброса триггера и входом установки нулевого кода счетчика, счетный вход которого объединей со счетным входом реверсивного счетчика и подключен к выходу второго элемента И, первый вход которого вл етс первым входом блока, а второй вход соединен с выходом первого элемента ИЛИ второй группой входов блока вл ютс
первые входы группы элементов И, вторые входы которых соединены с соответствующими выходами группы элементов ИЛИ, первые входы которых объединены и вл ютс четвертым входом блока, а вторые входы подключены к нулевым выходам разр дов счетчика, выходы группы элементов И вл ютс группой выходов блока, вторым входом которого вл етс первый вход третьего элемента И, второй вход которого объединен с первым входом второго элемента ИЛИ и подключен к выходу формировател импульсов, второй вход второго элемента ИЛИ соединен через одновибратор с выходом третьего элемента И.
4. Преобразователь по п. 1, о т- личающийс тем, что блок управлени выполнен на трех счетчиках , четырех формировател х импульсов , одновибраторе,дешифраторе, за- датчике кода, генераторе импульсов, регистре, элементах И, ИЛИ, причем входы установки нулевого кода первого и второго счетчиков объединены с первым входом первого элемента ИЛИ и вл ютс первым входом блока, вто- рой вход которого через первый формирователь импульсов соединен с первыми входами второго элемента ИЛИ и первого элемента И, второй вход которого объединен со счетным входом третьего счетчика, входом второго формировател импульсов и первым входом второго элемента И, вл етс п тым выходом блока и подключен к выходу генератора импульсов, второй вход второго элемента И объединен с первым входом третьего элемента ИЛИ, подключен к выходу четвертого элемента ИЛИ и вл етс первым выходом
блока, третьим входом которого вл етс первый вход третьего элемента И, второй вход которого соединен с выходом второго формировател импульсов, выход - с первым входом п того элемента ИЛИ, выход которого подключен к счетному входу второго счетчика, выходы которого подключены к соответствующим входам дешифратора, первый и второй выходы которого соединены соответственно с первым и вторым входами четвертого элемента ИЛИ и вл ютс соответственно четвертым и шестым выходами блока, третьим выходом которого вл етс третий выход дешифратора , подключенный к второму входу третьего элемента ИЛИ и третьему входу второго элемента И, четвертый выход дешифратора вл етс вторым выходом блока, седьмым выходом которого вл етс выход третьего элемента ИЛИ, выход переполнени первого счетчика соединен с вторым входом первого элемента ИЛИ, выход которого через третий формирователь импульсов подключен к второму входу п того элемента ИЛИ и входу записи кода первого счетчика, информационные входы которого соединены с соответствующими выходами задатчика кода, а выход первого элемента И через одновибратор соединен с вторым входом второго элемента ИЛИ, выход которого вл етс восьмым выходом блока, и к входу записи кода регистра непосредственно, а к входу установки нулевого кода третьего счетчика - через четвертый формирователь импульсов, выходы счетчика соединены с соответствующими входами регистра, выходы которого вл ютс группой выходов блока, выход второго элемента И соединен со счетным входом первого счетчика.
Фиг. 5
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU874310242A SU1483641A1 (ru) | 1987-09-29 | 1987-09-29 | Аналого-цифровой преобразователь знакопеременных сигналов |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU874310242A SU1483641A1 (ru) | 1987-09-29 | 1987-09-29 | Аналого-цифровой преобразователь знакопеременных сигналов |
Publications (1)
Publication Number | Publication Date |
---|---|
SU1483641A1 true SU1483641A1 (ru) | 1989-05-30 |
Family
ID=21329331
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU874310242A SU1483641A1 (ru) | 1987-09-29 | 1987-09-29 | Аналого-цифровой преобразователь знакопеременных сигналов |
Country Status (1)
Country | Link |
---|---|
SU (1) | SU1483641A1 (ru) |
-
1987
- 1987-09-29 SU SU874310242A patent/SU1483641A1/ru active
Non-Patent Citations (1)
Title |
---|
Пр нишников В.А. Интегрирующие цифровые вольтметры посто нного тока, 1976, с. 43. Авторское свидетельство СССР № 1205307, кл. Н 03 М 1/50, 1984. * |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
EP1593202A1 (en) | Period-to-digital converter | |
SU1483641A1 (ru) | Аналого-цифровой преобразователь знакопеременных сигналов | |
SU525117A1 (ru) | Устройство дл дифференцировани частоты повторени импульсов | |
SU1229721A1 (ru) | Устройство управлени | |
RU2058060C1 (ru) | Аналого-цифровой преобразователь с промежуточным преобразованием напряжения в частоту импульсов | |
SU919066A1 (ru) | Цифровой след щий умножитель частоты | |
SU1388989A2 (ru) | Аналого-цифровой преобразователь | |
SU411632A1 (ru) | ||
SU938196A1 (ru) | Фазосдвигающее устройство | |
SU1654657A1 (ru) | Устройство дл коррекции погрешностей измерений | |
SU949786A1 (ru) | Генератор последовательности импульсов | |
SU1228029A1 (ru) | Способ измерени частоты | |
SU1547066A1 (ru) | Аналого-цифровой преобразователь с частотным преобразованием | |
SU824180A1 (ru) | Устройство дл регистрации информации | |
SU1359911A1 (ru) | Аналого-цифровой частотный преобразователь | |
SU983644A1 (ru) | Цифровой измеритель отношени временных интервалов | |
SU815928A2 (ru) | Устройство дл контрол качестваКАНАлА СВ зи | |
SU1171759A1 (ru) | Устройство дл регулировани расхода | |
SU1014143A1 (ru) | Цифро-аналоговый преобразователь | |
SU653613A1 (ru) | Многоканальное устройство дл суммировани последовательностей импульсов | |
SU690475A1 (ru) | Преобразователь двоичного кода в двоично-дес тичный код градусов и минут | |
SU752360A1 (ru) | Аналоговое вычислительное устройство | |
SU635609A1 (ru) | Устройство дл задержки импульсов | |
SU980094A1 (ru) | Умножитель частоты следовани периодических импульсов | |
SU762167A1 (ru) | Аналого-цифровой 1 |