SU1480088A1 - Формирователь частотно-модулированных сигналов - Google Patents

Формирователь частотно-модулированных сигналов Download PDF

Info

Publication number
SU1480088A1
SU1480088A1 SU864162824A SU4162824A SU1480088A1 SU 1480088 A1 SU1480088 A1 SU 1480088A1 SU 864162824 A SU864162824 A SU 864162824A SU 4162824 A SU4162824 A SU 4162824A SU 1480088 A1 SU1480088 A1 SU 1480088A1
Authority
SU
USSR - Soviet Union
Prior art keywords
input
frequency
digital
output
signal
Prior art date
Application number
SU864162824A
Other languages
English (en)
Inventor
Валерий Федорович Одиноков
Анатолий Александрович Ефремочкин
Original Assignee
Рязанский Радиотехнический Институт
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Рязанский Радиотехнический Институт filed Critical Рязанский Радиотехнический Институт
Priority to SU864162824A priority Critical patent/SU1480088A1/ru
Application granted granted Critical
Publication of SU1480088A1 publication Critical patent/SU1480088A1/ru

Links

Landscapes

  • Compression, Expansion, Code Conversion, And Decoders (AREA)

Abstract

Изобретение относитс  к радиотехнике. Цель изобретени  - повышение линейности модул ционной х-ки при использовании цифрового модулирующего сигнала. Формирователь содержит опорный г-р 1, управл емый г-р 2, сумматор 3, ЦАП 4 и 5, суммирующий интегрирующий эл-т 6, вычитатель 7, частотный дискриминатор 8 и преобразователь 9 частота-код. При использовании цифрового модулирующего сигнала он преобразуетс  в ЦАП 4 в аналоговый сигнал и через сумматор 3 поступает на управл ющий вход г-ра 2, мен   его выходную частоту на заданную величину. Далее преобразователь 9 преобразует эту величину в частоту, а затем в код, который вычитаетс  из цифрового сигнала в вычитателе 7. Остаток через ЦАП 5 поступает на вход эл-та 6 до тех пор, пока полученный код не будет равен цифровому сигналу. Цель достигаетс  введением сумматора 3, ЦАП 4 и 5, вычитател  7 и преобразовател  9. 1 ил.

Description

Ј
00
О
оо
00
Изобретение относитс  к радиотехнике и может использоватьс  в системах передачи и приема информации.
Цель изобретени  - повышение линейности модул ционной характеристики при использовании цифрового модулирующего сигнала.
На чертеже представлена структурна  электрическа  схема предложенного формировател  частотно-модулированных сигналов,
Формирователь частотно-модулированных сигналов содержит опорный генератор ls управл емый генератор 2, сумматор 35 первьй и второй цифроана- логовые преобразователи (ЦАП) 4, 5, суммирующий интегрирующий элемент 6, вычитатель 7, частотный дискриминатор 8Э преобразователь 9 частота - код о
Формирователь частотно-модулированных сигналов работает следующим образом.
При отсутствии сигнала в виде кода N на входе цифрового модулирующего сигнала () аналоговый сигнал U с входа аналогового модулирующего сигнала поступает через сумматор 3 на управл ющий вход управл емого ге нератора 2, мен   его выходную частоту fp на величину 4V f6. Одновременно сигнал U интегрируетс  в суммирующем интегрирующем элементе 6„ В частотном дискриминаторе 8 выдел етс  отклонение д f g в виде эквивалента - последовательности импульсов с частотой f о- Эта частота преобразуетс  в код Nn в преобразователе 9 частота - код, где подсчитываетс  число импульсов частоты fp за эталонный интервал времени , где f0 - эталонна  опорна  частота сигнала , поступающего с второго выхода опорного генератора 1 на управл ющий вход преобразовател  9 код - частота
Полученный код N п поступает на вычитатель 7, где он должен вычитатьс  из входного цифрового кода Ш„ Остаток N n преобразуетс  в аналоговый сигнал 11Ц в ЦАП 5 и интегрируетс  в суммирующем интегрирующем элементе 6 со знаком, обратным знаку интегрировани  сигнала U. Если величины скоростей интегрировани  U и Uц равны5 то сигнал на выходе суммирующего интегрирующего элемента 6 не мен етс , и система находитс  в динамическом равновесии,причем ди f K U, где К и- коэффициент масштаба.
При цифровой сигнал N преобразуетс  в ЦАП 4 в аналоговый сигнал и через сумматор 3 поступает на управл ющий вход управл емого генератора 2, мен   его выходную частоту
д на величину и N fБ . После преобразовани  величины 4Nf6 в частоту fp и далее в код N п в преобразователе 9 код - частота, который затем вычитаетс  из N в вычитателе 7, остаток
5 Nfl, если , через ЦАП 5 поступает на вход суммирующего интегрирующего элемента 6 до тех пор, пока изменение U не приведет к значению 4Nf6, при котором . При этом NB

Claims (1)

  1. 0 будет равно нулю, и дальнейшее изменение U H прекратитс . Если N в указанной выше цепи сразу обусловливает aNfB, при котором , то переходного процесса в цепи ЦАП 5 - сумми5 рующий интегрирующий элемент 6 не будет „ Формула изобретени 
    Формирователь частотно-модулированных сигналов, содержащий управл е0 мый генератор, выход которого соединен с первым входом частотного дискриминатора , опорный генератор, выход которого соединен с вторым входом частотного дискриминатора, и сум5 мирующий интегрирующий элемент, первый вход которого  вл етс  входом аналогового модулирующего сигнала, при этом выход управл емого генератора  вл етс  выходом формировател 
    0 частотно-модулированных сигналов, отличающийс  тем, что, с целью повышени  линейности модул ционной характеристики при использовании цифрового модулирующего сигна5 ла, в него введены последовательно соединенные первый цифроаналоговый преобразователь и сумматор, выход которого соединен с управл ющим входом управл емого генератора, а второй
    вход - с первым входом суммирующего интегрирующего элемента, и последовательно соединенные преобразователь частота - код, сигнальный вход которого соединен с выходом частотного
    5 дискриминатора, вычитатель и второй цифроаналоговый преобразователь, выход которого соединен с вторым входом суммирующего интегрирующего элемента , при этом выход суммирующего
    314800884
    интегрирующего элемента соединен саналогового преобразовател  и второй третьим входом сумматора, второй вы-вход вычитател  соединены между со- ход опорного генератора соединен сбой и точка их соединени   вл етс  управл ющим входом преобразовател  входом цифрового модулирующего сиг- частота - код, вход первого цифро-нала.
SU864162824A 1986-12-18 1986-12-18 Формирователь частотно-модулированных сигналов SU1480088A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU864162824A SU1480088A1 (ru) 1986-12-18 1986-12-18 Формирователь частотно-модулированных сигналов

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU864162824A SU1480088A1 (ru) 1986-12-18 1986-12-18 Формирователь частотно-модулированных сигналов

Publications (1)

Publication Number Publication Date
SU1480088A1 true SU1480088A1 (ru) 1989-05-15

Family

ID=21273430

Family Applications (1)

Application Number Title Priority Date Filing Date
SU864162824A SU1480088A1 (ru) 1986-12-18 1986-12-18 Формирователь частотно-модулированных сигналов

Country Status (1)

Country Link
SU (1) SU1480088A1 (ru)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
Электросв зь, 1984, № 6, с.53. I *

Similar Documents

Publication Publication Date Title
US3836908A (en) Digital to analog converter
US4068199A (en) Digital phase-locked loop frequency modulator
RU94042898A (ru) Демодулятор методом фазовой манипуляции
US4124869A (en) System for the digital clamping of periodic, binary encoded signals
US4471340A (en) Analog to digital converter
GB2089606A (en) Analog-to-digital converter circuits
US4286223A (en) Wideband digital frequency discriminator and phase and frequency detector
SU1480088A1 (ru) Формирователь частотно-модулированных сигналов
US4057797A (en) All digital delta to PCM converter
CA1060109A (en) Logarithmic frequency to voltage converter
US4287595A (en) Adaptive delta-modulation network
JPH0821859B2 (ja) D/a変換方式
US3358280A (en) Synchro data conversion method and apparatus
KR860000753A (ko) 신호 변환 장치 및 그 방법
SU1283964A1 (ru) Синтезатор частот
SU1483632A1 (ru) Цифровой синтезатор частот
SU1169165A1 (ru) Синтезатор частот
SU1352615A1 (ru) Цифровой фазовый детектор
SU1285554A1 (ru) Цифровой умножитель частоты амплитудно-модулированного сигнала
EP0186400A2 (en) Apparatus for converting an analogue input signal of narrow bandwidth to digital form
JPS61263302A (ja) デイジタルアナログ共用直交変調器
SU1713080A1 (ru) Цифровой генератор частотно-модулированных сигналов
SU1338091A1 (ru) Устройство приема импульсной последовательности с псевдослучайными интервалами между импульсами
SU1251322A1 (ru) Устройство фазовой подстройки частоты
SU1193764A1 (ru) Умножитель частоты