SU1476495A1 - Устройство дл извлечени квадратного корн из суммы квадратов двух напр жений - Google Patents
Устройство дл извлечени квадратного корн из суммы квадратов двух напр жений Download PDFInfo
- Publication number
- SU1476495A1 SU1476495A1 SU864143534A SU4143534A SU1476495A1 SU 1476495 A1 SU1476495 A1 SU 1476495A1 SU 864143534 A SU864143534 A SU 864143534A SU 4143534 A SU4143534 A SU 4143534A SU 1476495 A1 SU1476495 A1 SU 1476495A1
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- input
- output
- comparator
- integrator
- inputs
- Prior art date
Links
Landscapes
- Analogue/Digital Conversion (AREA)
Abstract
Изобретение относитс к аналоговой вычислительной технике. Цель изобретени - расширение амплитудного диапазона входных напр жений. Устройство содержит генератор 1 импульсов, первый интегратор 2, первый компаратор 3, первый ключ 4, первый 5 и второй 6 блоки выделени модул , второй 7 и третий 8 интеграторы, алгебраический сумматор 9, второй компаратор 10, ключи 11-14. Корень из суммы квадратов двух входных величин равен произведению интервала между срабатывани ми компаратора 3 на максимальную из двух входных величин. 1 ил.
Description
12 Ж
v v
ю
t
4ь 1
& ь
5О СЛ
/3
Н
8
IR
им:
Изобретение относитс к аналоговой вычислительной технике.
Цель изобретени - расширение амплитудного диапазона входных напр жений .
На чертеже представлена4 схема предлагаемого устройства.
Устройство содержит генератор 1 импульсов, первый интегратор 2, первый компаратор 3, первый ключ 4, первый 5 и второй 6 блоки выделени модул , второй 7 и третий 8 интеграторы, алгебраический сумматор 9, второй компаратор 10 и с второго по п тый ключи 11-14.
Устройство работает следующим образом .
В результате сравнени модулей входных величин X и Y компаратором 10 больша величина подключаетс к входу интегратора 8, а меньша - к входу интегратора 7.
Коэффициенты усилени первого 2, второго 7, третьего 8 интеграторов выбираютс равными 2/t, 1/2% 1/Ј соответственно (где Я - посто нна времени интеграторов), а коэффициент усилени по первому и второму входам первого компаратора 3 - равным 1 и 1/2. Тогда напр жение на первом входе первого компаратора 3 имеет вид:
U yt2/Ј2-(y+Ј)t/Ј+x, fe на втором
и:-,
где х и у - напр жени на входах второго интегратора 7 и третьего интегратора 8:
, |у|) ,
(|xl , |yf .
С учетом коэффициентов усилени по входам, моменты срабатывани первго компаратора определ ютс соотношением ulu)где , - интервал между срабатывани ми компаратора 3. Наименьший, а значит, обеспечивающий максимально возможное быстродействие устройства, допустимый период Т работы генератора 1 определ етс соотношением:
2+42,
mm
-.- 1 ТОТ
--- - - С С. 1,/и/С,
5
0
Claims (1)
- Формула изобретениУстройство дл извлечени квадрат- рого корн из суммы квадратов двух напр жений, содержащее первый, второй и третий интеграторы, входы обнулени которых соединены с выходом тактового генератора, алгебраический сумматор, первый инвертирующий вход которого соединен с выходом второго интегратора, второй инвертирующий вход соединен с выходом третьего интегратора и входом первого интегратора , первый неинвертирующий вход - с входом второго интегратора и второй неинвертирующий вход - с выходом первого интегратора, первый компаратор,5 первый вход которого соединен с выходом алгебраического сумматора, второй вход - с входом второго интегратора, и первый ключ, выход которого вл етс выходом устройства, информацион0 ный вход соединен с входом третьего интегратора, а управл ющий вход - с выходом первого компаратора, первый и второй блоки выделени модул , входы которых вл ютс входами устройства , отличающеес тем, что, с целью расширени амплитудного диапазона входных напр жений, устройство содержит второй компаратор, второй, третий, четвертый и п тый ключи, при этом выход первого блока выделени модул соединен с первым входом второго компаратора и через второй и третий ключи с информационными входами сог глетственно третьего и второго интеграторов, выход второго блока выделени модул соединен fc вторым входом второго компаратора и через четвертый и п тый ключи с информационными входами соответственно третьего и второго интеграторов , неинвертирующий выход второго компаратора соединен с управл ющими входами второго и п того ключей, а инвертирующий выход второго компаратора соединен с управл ющими входами третьего и четвертого ключей.50505
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU864143534A SU1476495A1 (ru) | 1986-11-10 | 1986-11-10 | Устройство дл извлечени квадратного корн из суммы квадратов двух напр жений |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU864143534A SU1476495A1 (ru) | 1986-11-10 | 1986-11-10 | Устройство дл извлечени квадратного корн из суммы квадратов двух напр жений |
Publications (1)
Publication Number | Publication Date |
---|---|
SU1476495A1 true SU1476495A1 (ru) | 1989-04-30 |
Family
ID=21266147
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU864143534A SU1476495A1 (ru) | 1986-11-10 | 1986-11-10 | Устройство дл извлечени квадратного корн из суммы квадратов двух напр жений |
Country Status (1)
Country | Link |
---|---|
SU (1) | SU1476495A1 (ru) |
-
1986
- 1986-11-10 SU SU864143534A patent/SU1476495A1/ru active
Non-Patent Citations (1)
Title |
---|
Авторское свидетельство СССР № 1458878, кл. G 06 G 7/20, 1985. Авторское свидетельство СССР № 1312618, кл. G 06 G 7/20, 1986. * |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
SU1476495A1 (ru) | Устройство дл извлечени квадратного корн из суммы квадратов двух напр жений | |
JPS5591233A (en) | Successive comparison type a/d converter | |
SU1285598A1 (ru) | Устройство измерени амплитуды переменного напр жени | |
SU450199A1 (ru) | Устройство дл извлечени квадратного корн | |
SU1238131A1 (ru) | Генератор случайных сигналов | |
SU811296A1 (ru) | Цифро-аналоговый преобразовательСО СТЕпЕННОй ХАРАКТЕРиСТиКОй | |
SU1206817A1 (ru) | Множительно-делительное устройство | |
SU714381A1 (ru) | Устройство регулировани мощности | |
SU1005081A1 (ru) | Множительно-делительное устройство | |
SU1399780A1 (ru) | Устройство дл моделировани упругого гистерезиса | |
SU1080138A1 (ru) | Генератор коррелированной последовательности случайных чисел | |
SU557379A1 (ru) | Четырехквадратное множительное устройство | |
SU363990A1 (ru) | Время-импульсный функциональный преобразователь | |
SU780017A1 (ru) | Синусно-косинусный преобразователь | |
RU2060547C1 (ru) | Косинусный преобразователь | |
JPS5493951A (en) | Frequency digital variable pulse generator | |
RU1820397C (ru) | Функциональный синусный преобразователь | |
SU1130875A1 (ru) | Цифровой коррел тор | |
SU636630A1 (ru) | Устройство дл извлечени квадратного корн | |
SU436437A1 (ru) | Цифро-аналоговый функциональный преобразователь | |
RU2042197C1 (ru) | Функциональный преобразователь | |
SU463984A1 (ru) | Множительно-делительное устройство | |
RU2058588C1 (ru) | Тригонометрический секансный преобразователь | |
SU773651A1 (ru) | Генератор ортогональных полиномов | |
SU792174A1 (ru) | Устройство дл анализа формы электрического сигнала |