SU1474858A1 - Устройство дл приема тональных сигналов - Google Patents
Устройство дл приема тональных сигналов Download PDFInfo
- Publication number
- SU1474858A1 SU1474858A1 SU874274720A SU4274720A SU1474858A1 SU 1474858 A1 SU1474858 A1 SU 1474858A1 SU 874274720 A SU874274720 A SU 874274720A SU 4274720 A SU4274720 A SU 4274720A SU 1474858 A1 SU1474858 A1 SU 1474858A1
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- input
- output
- block
- unit
- inputs
- Prior art date
Links
Landscapes
- Synchronisation In Digital Transmission Systems (AREA)
Abstract
Изобретение относитс к электросв зи. Цель изобретени - повышение помехозащищенности, быстродействи и точности приема. Устр-во содержит синхронные детекторы 1, интегрирующие блоки 2, состо щие из интеграторов 3, задающий генератор 4, фазовращатели 5, блок 6 синхронизации, блоки 7 выделени модул , блок 8 выделени максимального сигнала, блок 9 декодировани и решающий блок 10, состо щий из порогового блока 11, ключей 12-14, блока 15 пам ти, делителей 16 и 17 уровн , компараторов 18 и 19, триггера 20, блоков 21,22 и 26 совпадени , М-разр дного распределител 23 импульсов и эл-тов ИЛИ 24 и 25. Цель достигаетс за счет вышеуказанного выполнени решающего блока 10, позвол ющего блоку декодировани 9 осуществить оценку длительности каждого входного импульса и расшифровку всей кодовой комбинации. 1 ил.
Description
Изобретение относится к электро- , В блоке интегрирования 2 в телесвязи и может быть использовано в системах передачи информации по электрическим сетям в тональном диапазоне частот. 5
Целью изобретения является повышение помехозащищенности, быстродействиями точности приема.
На чертеже представлена структурная электрическая схема устройства 10 для приема тональных сигналов.
Устройство содержит N синхронных детекторов 1, N интегрирующих блоков 2, каждый из которых состоит из К интеграторов 3, задающий генератор 4, 15
N - 1 фазовращателей 5, блок 6 синхронизации j N блоков 7 выделения модуля, блок 8 выделения максимального сигнала, блок 9 декодирования и решающий блок 10, содержащий пороговый 20 блок 11, первый 12, второй 13 и третий 14 ключи, блок 15 памяти, первый 16 и второй»17 делители уровня, первый 18 и второй 19 компараторы, триггер 20, первый 21 и второй 22 блоки совпадения, М-разрядный распределитель 23 импульсов, первый 24 и второй 25 элементы ИЛИ и (М-1) дополнительных блоков совпадения.
Устройство для приема тональных 50 сигналов работает следующим образом.
Задающий генератор 4 непрерывно формирует последовательность импульсов с частотой, равной частоте сигнала, для управления синхронными 35 детекторами 1. Равенство частот обеспечивается синхронизацией, например, частотой сети, общей для передающего и приемного устройств. Фазовращатели 5 обеспечивают сдвиг управляющих 40 сигналов соседних синхронных детекторов 1. Наличие N синхронных детекторов 1, работающих с равномерным фазовым сдвигом относительно соседних, позволяет выделять частоту сигнала 45 при произвольной ее фазе относительно последовательности импульсов задающего генератора 4.
В блоке 6, выполненном на основе 50 кольцевого распределителя, непрерывно формируется К последовательностей импульсов для управления интеграторами 3 интегрирующих блоков 2. Одно- ·. именные интеграторы 3 всех интегри- 55 рующих блоков.2 работают синхронно. Каждый интегратор 3 работает в режиме запись - считывание - сброс информации.
ние каждого интервала один из К интеграторов работает, в режиме считывания и сброса информации, остальные (Ю-1) интеграторов - в режиме записи информации, причем для каждого их этик интеграторов режим записи начинается со сдвигом на такт относительно соседних. Информация на выходе интегрирующего блока обновляется с дискретностью ТиМТ/(К-1) - период интегрирования, выбираемый по условию отстройки от помех.
Каждый импульс кодовой комбинации, заполненный частотой сигнала и появившийся на вх.оде устройства, преобразуется в группу импульсов на выходе интегрирующего блока 2. Число импульсов в группе зависит от длительности входного импульса и степени ее дискретизации, т. е. длительности такта. По условиям выделения полной амплитуды и отстройки от помех длительность входного импульса должна быть больше периода интегрирования Тннт, равенство допустимо лишь в случае наличия синхронизации начала импульса с началом такта.
В общем случае, при отсутствии синхронизации начала импульса с тактом работы интеграторов 3, длительность интервала нарастания амплитуд импульсов на выходе интегрирующего блока 2 превышает длительность Tut(T на один такт.и равна К тактам. Длительность интервала спада амплитуд остается равной Τ„„τ или (К-1) тактам.
В одном из N каналов устройства, для которого фазовый сдвиг между частотой сигнала и управляющими импульсами синхронного детектора 1 минимальный, амплитуды импульсов на выходе интегрирующего блока 2 по абсолютной величине больше соседних. Именно с этого канала через блоки 7 и 8 импульсы с выхода интегрирующего блока 2 попадают на вход решающего блока 10.
В решающем блоке 10 импульсы поступают на вход порогового блока 11, при срабатывании которого триггер 20 переходит в состояние 1 и через второй блок 22 разрешает прохождение тактовых импульсов на второй вход М-разрядного распределителя 23. Тактовые импульсы следуют с периодом Тцнт/(К-1), и с приходом каждого •импульса М-разрядный распределитель переходит в следующее положение. Тактовые импульсы формируются в блоке 6 и с третьего дополнительного его выхода поступают на второй вход второго блока 22.
В начале каждого такта в первом и втором 19 компараторах происходит сравнение амплитуды импульса на входе решающего блока 10 в текущий такт с уровнем в предшествующий такт, Предшествующее значение амплитуды входного импульса запоминается и хранится в блоке 15. На выходе первого компаратора 18 единичный сигнал появляется в том случае, когда амплитуда импульса в текущий такт не меньше чем в d раз превышает предшествующее значение. Это происходит на нарастающем фронте импульсов на входе решающего блока 10, соответствующем переднему фронту входного импульса. На выходе второго компаратора 19 единичный сигнал появляется в том случае, когда текущее значение импульса не менее чем в р раз меньше предшествующего. Это происходит на падающем фронте импульсов на входе решающего блока 10, соответствующем заднему фронту входного импульса. Коэффициенты d и р обеспечиваются первым 16 и вторым 17 делителями.
Сравниваемые сигналы поступают на входы первого 18 и второго 19 компараторов через первый 12 и третий 14 ключи, которые работают синхронно и открываются импульсом управления с первого дополнительного выхода блока '6. После окончания сравнения в каждый такт открывается ключ 13 импульсом с второго дополнительного выхода блока 6 и происходит запись текущего значения амплитуды импульса в блок 15 для сравнения ее со значением-в следующий такт.
М-разрядный распределитель 23 предназначен для определения длительности входного импульса, которая однозначно характеризуется числом информативных импульсов на входе решающего блока 10. Первым тактовым импульсом с выхода второго блока 22 М-разрядный распределитель 23 переводится из нулевого в первое положение, следующим импульсом - во второе. Но если на выходе первого ( компаратора 18 в момент перехода распределителя во второе положение . присутствует единичный сигнал, соот ветствующий существенному изменению ’амплитуд импульсов от такта к такту, М-разрядный распределитель 23 возвра-’ щается в первое положение импульсом с выхода первого блока 21. Когда изменение амплитуд импульсов станет незначительным и амплитуды близки к максимальному значению, напряжение на выходе первого компаратора 18 отсутствует, возврат М-разрядного распределителя 23 в первое положение прекращается, и с приходом каждого тактового импульса последний переходит в следующее положение. При существенном уменьшении амплитуд импульсов на входе решающего блока 10 на выходе второго компаратора 19 появляется единичный сигнал, который через второй элемент ИЛИ 25 возвращает триггер 20 и М-разрядный распределитель 23 в исходное нулевое положение. Таким образом, число положении, которые успел пройти М-разрядный распределитель 23 за время действия одного импульса кодовой комбинации, равно числу наиболее информативных импульсов на входе решающего блока 10, когда отброшены начальный и конечные импульсы с малым относительным уровнем.
Однако.длительность нахождения М-разрядного распределителя 23 в первом положении может быть различной в зависимости от различного числа его возвратов в первое положение. Поэтому только импульсы с выходов разрядов М-разрядного распределителя 23 с второго по М-й через дополнительные блоки 26 и первый элемент ИЛИ 24 поступают на вход блока 9, в 'котором осуществляется оценка длительности каждого входного импульса и расшифровка всей кодовой комбинации. .
Claims (2)
- Формула изобретения Устройство для приема тональных сигналов, содержащее N цепей, каждая из которых состоит из последовательно соединенных синхронного детектора, интегрирующего блока и блока выделения модуля, задающий генератор, выход которого подключен к управляющему входу синхронного детектора первой цепи непосредственно и к управляющим входам синхронных детекторов с второй по N-й целой через соответствующий с первого по (Ν-1)-ή.фазовращатель, блок синхронизации, К выходов которого подключены к К синхронизирующим-входам интегрирующих блоков всех N цепей, блок выделения максимального сигнала, N входов которого подключены к выходам блоков выделения модуля соответствующих N цепей, решающий блок, включенный между выходом блока выделения максимального сигнала и входом блока декодирования, причем синхронизирующий вход задающего генератора объединен с входом блока синхронизации, а входы синхронных детекторов всех N цепей объединены, при этом каждый интегрирующий блок содержит К интеграторов, входы которых объединены и являются входом интегрирующего блока, выходом которого является выход первого интегратора, а управляющие входа К интеграторов являются соответствующими синхронизирующими входами интегрирующего блока, решающий блок содержит блок памяти, последовательно соединенные пороговый блок и триггер, последовательно соединенные компаратор, первый блок совпадения и М-разрядный распределитель импульсов, выход второго разряда которого подключен к второму входу первого блока совпадения , отличающееся тем, что, с целью повышения помехозащищенности, быстродействия и точности приема сигналов, в решающий блок введены второй блок совпадения, первый и второй· ключи, первый делитель уровня, М-1, дополнительных блоков совпадения, первый элемент ИЛИ и последовательно соединенные третий ключ, второй делитель уровня, второй компаратор и второй элемент ИЛИ, выход которого соединен с вто- рым входом триггера, первый вход которого объединен с первыми входами всех (М—1) дополнительных блоков совпадения, вторые входы которых подключены к соответствующим с второго по M-й выходам М-разрядного распределителя импульсов, второй вход которого подключен к выходу второго блока совпадения, первый вход которого подключен к выходу триггера, второй вход которого объединен с третьим входом М- разрядного распределителя импульсов, выход М-го разряда которого подключен к второму · входу второго элемента ИЛИ, вход порогового блока, являющийся входом решающего блока, объединен с входами первого и второго ключей,· выход второго из которых через блок памяти
- 2θ подключен к входу третьего ключа, выход которого соединен с вторым входом первого компаратора, первый вход которого подключен к выходу первого делителя уровня, вход которо25 го объединен с вторым входом второго компаратора и подключен к выходу первого ключа, управляющий вход которого объединен с управляющим входом третьего ключа и является первым 3Q управляющим входом решающего блока, вторым управляющим входом которого является управляющий вход второго ключа, второй вход второго блока совпадения является третьим управляющим входом решающего блока, выходом которого является выход первого элемента ИЛИ, М-1 входов которого соединены с выходами сответствующих М-1 дополнительных блоков совпадения, 40 причем три управляющих входа решающего блока подключены к соответствующим трем дополнительным выходам блока синхронизации, а выходы всех К интеграторов в каждом из N интегри.^.РУЮЩИх блоков объединены.
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU874274720A SU1474858A1 (ru) | 1987-07-01 | 1987-07-01 | Устройство дл приема тональных сигналов |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU874274720A SU1474858A1 (ru) | 1987-07-01 | 1987-07-01 | Устройство дл приема тональных сигналов |
Publications (1)
Publication Number | Publication Date |
---|---|
SU1474858A1 true SU1474858A1 (ru) | 1989-04-23 |
Family
ID=21315758
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU874274720A SU1474858A1 (ru) | 1987-07-01 | 1987-07-01 | Устройство дл приема тональных сигналов |
Country Status (1)
Country | Link |
---|---|
SU (1) | SU1474858A1 (ru) |
-
1987
- 1987-07-01 SU SU874274720A patent/SU1474858A1/ru active
Non-Patent Citations (1)
Title |
---|
Авторское свидетельство СССР .№ 1234980. кл. Н 04 В 3/54, 1985. * |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JPH0124385B2 (ru) | ||
US2949503A (en) | Pulse modulation system framing circuit | |
US3453551A (en) | Pulse sequence detector employing a shift register controlling a reversible counter | |
US4361896A (en) | Binary detecting and threshold circuit | |
SU1474858A1 (ru) | Устройство дл приема тональных сигналов | |
US3678200A (en) | Frame synchronization system | |
US4209834A (en) | State variant correlator | |
EP0035564B1 (en) | Binary coincidence detector | |
US3562433A (en) | Digital speech plus telegraph system | |
SU1424127A1 (ru) | Устройство дл определени потери достоверности дискретной информации | |
GB1385797A (en) | Data transmission | |
RU2110897C1 (ru) | Устройство статистического уплотнения с временным разделением каналов | |
US3732376A (en) | Time division multiplex coder | |
SU1425750A1 (ru) | Устройство приема информации с временным разделением каналов | |
US3241075A (en) | Pulse regenerative devices | |
CA1079368A (en) | Tone detection synchronizer | |
SU1376258A1 (ru) | Устройство дл блочной синхронизации цифровой системы передачи | |
SU1790035A1 (ru) | Mhoгokahaльhaя цифpobaя cиctema cbязи | |
SU1267587A1 (ru) | Аналого-цифровой преобразователь | |
SU1238241A1 (ru) | Преобразователь код-временной интервал | |
SU1108462A1 (ru) | Коррел ционное устройство | |
SU1711342A1 (ru) | Способ цикловой синхронизации и система дл его осуществлени | |
SU964997A1 (ru) | Устройство дл выбора канала при подвижной св зи | |
SU1197068A1 (ru) | Управл ема лини задержки | |
SU1524190A1 (ru) | Устройство кодовой синхронизации |