SU1462517A1 - Устройство формировани сигнала клинообразной штриховой миры - Google Patents
Устройство формировани сигнала клинообразной штриховой миры Download PDFInfo
- Publication number
- SU1462517A1 SU1462517A1 SU874173763A SU4173763A SU1462517A1 SU 1462517 A1 SU1462517 A1 SU 1462517A1 SU 874173763 A SU874173763 A SU 874173763A SU 4173763 A SU4173763 A SU 4173763A SU 1462517 A1 SU1462517 A1 SU 1462517A1
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- counter
- output
- generator
- signal
- wedge
- Prior art date
Links
Landscapes
- Synchronizing For Television (AREA)
- Television Signal Processing For Recording (AREA)
Abstract
Изобретение относитс к телевидению . Цель изобретени - повьппение точности формировани сигнала клинообразной штриховой миры. Устр-во содержит синхрогенератор 1, блок пам ти 2, счетчики 3, 4 и 5, ЦАП 6 и страт-стопный генератор 7. Если в какой-либо строке частота формировани импульсов генератором 7 окажетс ниже (вьппе) требуемой, то счетчик 5 устанавливаетс в режим суммировани (выч итани ), и код по соответствующему адресу в блоке пам ти 2 будет увеличен (уменьшен) на единицу. Такой процесс продолжаетс до тех пор, пока в каждой строке частота следова ни импульсов на выходе устр-ва не будет очень близкой к требуемой. Цель достигаетс введением блока пам ти 2, счетчиков 3, 4 и 5 и ЦАП 6. 1 ил. а (Л
Description
Изобретение относитс к технике телевидени и может использоватьс в качестве генератора исггытательных телевизионных сигналов,
Цель изобретени - повышение точности формировани сигнала.
На чертеже приведена структурна электрическа схема устройства форми14625172
гшфроаналогового преобразовател 6. Эти же импульсы поступают на счетньй вход второго счетчика 4, который работает в режиме вычитани импульсов. Если за врем существовани импульса на первом выходе синхрогенератора 1 на выходе старт-стопного генератора 7 формируетс меньше, чем 2(N-1)+Q
ровани сигнала клинообразной штрихо-JQ импульсов, где N - разр дность второ30
вой миры.
Устройство формировани сигнала клинообразной штриховой киры содержит синхрогенератор 1, блок 2 пам ти, три счетчика 3, 4 и 5, цифроаналого- вьй преобразователь 6 и старт-стопный генератор 7.
Устройство работает следующим образом .
Синхрогенератор 1 .передним фрон- 20 том импульса с второго вьжода устанавливает первый счетчик 3 в начальное положение. Во врем существовани этого импульса, определ ющего
I полную длительность в вертикальном 25
направлении клина, формируютс также
I соответствующие импульсы со строчной
I частотой на других выходах синхроге:нератора 1, Передний фронт импульса с его четвертого выхода, попав иа счетный вход первого счетчика 3,, увеличивает его выходной код на единицу. Этот код подаетс на адресную шину блока Z пам ти и устанавливает на
I его выходе записанный там ранее код,
I который загружаетс на входы парал|Лельной загрузки третьего счетчика 5
I по заднему фронту импульса с четвер|того выхода синхрогенератора 1. Та
:йим образом, до прихода импульса с первого выхода синхрогенератора 1 на вйоды цифроаналогрвого преобразовател 6 подан код, который на выходе его преобразуетс в напр жение, не обходимое дл формировани старт- же строке, стопным генератором 7 заданной кодом 45 I частоты на выходной шине, первого счетчика 3. Передним фронтом импульса с первого выхода синхрогенератора 1 второй счетчик 4 устанавливаетс в состо ние, задаваемое кодом на вы- 50 ходной шине первого счетчика 3.
Во врем существование импульса на первом выходе синхрогенератора t старт-стопньй генератор 7 формирует на своем выходе, и одновременно на выходе устройства, последовательность импульсов, частота следовани которых определ етс выходным напр жением
35
40
го счетчика 4; Q - двоичное число, заданное кодом с выходной шины первого счетчика 3, то старший разр д второго счетчика 4 будет иметь значение логической единицы к моменту прихода заднего фронта этого импульса . В противном случае старший разр д второго счетчика 4 примет нулевое значение. При этом значение старшего разр да второго счетчика 4 пока- зьшает - больше или меньше частота старт-стопного генератора 7 от задаваемой выходным кодом первого счетчика 3. Если старший разр д второго счетчика 4 установлен в единичное значе-ние, то к моменту прихода переднего импульса с третьего выхода синхрогенератора 1 третий счетчик 5 устанавливаетс в суммирующий режим, и этим фронтом его код увеличиваетс на единицу. Этим же импульсojl код с выходцой шины третьего счетчика 5 записываетс в блок 2 пам ти по адре-: су, заданному кодом выходной шины первого счетчика 3. Таким образом, если в какой-либо строке частота формировани импульсов старт-стопным генератором 7 оказьшаетс ниже требуемой , то содержание соответствующей чейки блока 2 пам ти увеличиваетс на единицу, сто приведет в следующем кадре к некоторому увеличению частоты формировани импульсов старт-стопньм генератором 7 в этой
55
Совершенно аналогично работает схема и в случае, если в какой-либо строке частота следовани импульсов на выходе старт-стопного генератора 7 окажетс больше заданной. В этом случае третий счетчик 5 будет установлен в режим вычитани и код по соответствующему адресу в блоке 2 пам ти будет уменьшен на единицу. Такой процесс будет продолжатьс до тех пор, пока в каждой строке частота следовани импульсов на выходе устройства не будет очень близкой к требуемой. Естественно, что и в этом
172
гшфроаналогового преобразовател 6. Эти же импульсы поступают на счетньй вход второго счетчика 4, который работает в режиме вычитани импульсов. Если за врем существовани импульса на первом выходе синхрогенератора 1 на выходе старт-стопного генератора 7 формируетс меньше, чем 2(N-1)+Q
импульсов, где N - разр дность второимпульсов , где N - разр дность второ
же строке, I
го счетчика 4; Q - двоичное число, заданное кодом с выходной шины первого счетчика 3, то старший разр д второго счетчика 4 будет иметь значение логической единицы к моменту прихода заднего фронта этого импульса . В противном случае старший разр д второго счетчика 4 примет нулевое значение. При этом значение старшего разр да второго счетчика 4 пока- зьшает - больше или меньше частота старт-стопного генератора 7 от задаваемой выходным кодом первого счетчика 3. Если старший разр д второго счетчика 4 установлен в единичное значе-ние, то к моменту прихода переднего импульса с третьего выхода синхрогенератора 1 третий счетчик 5 устанавливаетс в суммирующий режим, и этим фронтом его код увеличиваетс на единицу. Этим же импульсojl код с выходцой шины третьего счетчика 5 записываетс в блок 2 пам ти по адре-: су, заданному кодом выходной шины первого счетчика 3. Таким образом, если в какой-либо строке частота формировани импульсов старт-стопным генератором 7 оказьшаетс ниже требуемой , то содержание соответствующей чейки блока 2 пам ти увеличиваетс на единицу, сто приведет в следующем кадре к некоторому увеличению частоты формировани импульсов старт-стопньм генератором 7 в этой
же строке, I
Совершенно аналогично работает схема и в случае, если в какой-либо строке частота следовани импульсов на выходе старт-стопного генератора 7 окажетс больше заданной. В этом случае третий счетчик 5 будет установлен в режим вычитани и код по соответствующему адресу в блоке 2 пам ти будет уменьшен на единицу. Такой процесс будет продолжатьс до тех пор, пока в каждой строке частота следовани импульсов на выходе устройства не будет очень близкой к требуемой. Естественно, что и в этом
314625
случае информаци в блоке пам ти будет измен тьс , но это не повлечет за собой заметных искажений формируемой клинообразной штриховой миры, поскольку разр дность выбираетс такой , что изменени на ±1 младших разр дов не влекут заметных изменений частоты следовани импульсов на выходе устройства.
10
Claims (1)
- Формула изобретениУстройство формировани сигнала клинообразной штриховой миры, содержащее последовательно соединенные синхрогенератор и старт-стопный генератор , выход которого вл етс выходом сигнала клинообразной штриховой миры, отличающеес тем, что, с целью повышени точности формировани сигнала, введены блок пам ти, цифроаналоговый преобразователь и три счетчика, при этом пер- вый, второй и третий счетчики и циф- роаналоговый преобразователь включе050517ны последовательно между вторым выходом синхрогенератора и управл ющим входом старт-стопного генератора, выход которого подключен к счетному входу второго счетчика, разр дные выходы первого счетчика подключены к старшим разр дным входам цифроанало- гового преобразовател и к соответствующим адресным входам блока пам ти, информационные входы и выходы которого соединены с соответствуюш 1ми разр дными выходами и входами третьего счетчика, третий выход синхрогенератора подключен к управл ющему входу блока пам ти и к счетному входу третьего счетчика, установочный вход которого объединен со счетным входом .первого счетчика и соединен с четвертым выходом синхрогенератора, .первьй выход которого подключен к установочному ВХ9ДУ второго счетчика, а информационные входь первого счетчика вл ютс входами сигнала посто нного кода.
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU874173763A SU1462517A1 (ru) | 1987-01-04 | 1987-01-04 | Устройство формировани сигнала клинообразной штриховой миры |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU874173763A SU1462517A1 (ru) | 1987-01-04 | 1987-01-04 | Устройство формировани сигнала клинообразной штриховой миры |
Publications (1)
Publication Number | Publication Date |
---|---|
SU1462517A1 true SU1462517A1 (ru) | 1989-02-28 |
Family
ID=21277549
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU874173763A SU1462517A1 (ru) | 1987-01-04 | 1987-01-04 | Устройство формировани сигнала клинообразной штриховой миры |
Country Status (1)
Country | Link |
---|---|
SU (1) | SU1462517A1 (ru) |
-
1987
- 1987-01-04 SU SU874173763A patent/SU1462517A1/ru active
Non-Patent Citations (1)
Title |
---|
Гуглин И.Н. Электронньй синтез телевизионных изображений. - М.: Сов.радио, 1979, с.160. Конов К.И. Электронно-лучевые генераторы сигналов телевизионных изображений. М.: Св зь, 1979, с.75-76. * |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US6658582B1 (en) | Serial interface circuits having improved data transmitting and receiving capability | |
US5056120A (en) | Phase adjusting circuit | |
KR950012379B1 (ko) | 직렬 비트 디지털 신호 처리 장치 | |
JP2590741Y2 (ja) | 半導体試験装置用タイミング発生器 | |
SU1462517A1 (ru) | Устройство формировани сигнала клинообразной штриховой миры | |
JPS60171833A (ja) | 文字信号用波形等化器 | |
JPH0628882A (ja) | サンプルホールド回路 | |
US4811370A (en) | Digital muting circuit | |
US4285047A (en) | Digital adder circuit with a plurality of 1-bit adders and improved carry means | |
JPS59229779A (ja) | 直・並・直形集積メモリ回路 | |
JPH0645936A (ja) | アナログ・デジタル変換方式 | |
US5485415A (en) | Digital integrating circuit device | |
SU1238212A1 (ru) | Генератор периодического напр жени | |
JPS6112123A (ja) | 逐次比較型アナログ・デジタル変換器 | |
SU1034174A1 (ru) | Нониусный преобразователь кода во временной интервал | |
SU1072070A1 (ru) | Устройство дл регистрации однократных электрических импульсов | |
US5767706A (en) | Rate generator | |
SU1511851A1 (ru) | Устройство дл синхронизации импульсов | |
RU2171543C1 (ru) | Аналого-цифровой преобразователь | |
KR940006563Y1 (ko) | 텔레 텍스트 바이트 동기 신호 검출 회로 | |
SU1410013A1 (ru) | Устройство дл ввода информации | |
SU1113840A1 (ru) | Устройство дл формировани символов | |
SU1115223A1 (ru) | Преобразователь двоичного кода во временной интервал | |
SU1509897A1 (ru) | Сигнатурный анализатор | |
SU1220115A1 (ru) | Устройство формировани сигналов времени |