SU1113840A1 - Устройство дл формировани символов - Google Patents

Устройство дл формировани символов Download PDF

Info

Publication number
SU1113840A1
SU1113840A1 SU833595589A SU3595589A SU1113840A1 SU 1113840 A1 SU1113840 A1 SU 1113840A1 SU 833595589 A SU833595589 A SU 833595589A SU 3595589 A SU3595589 A SU 3595589A SU 1113840 A1 SU1113840 A1 SU 1113840A1
Authority
SU
USSR - Soviet Union
Prior art keywords
input
output
code
synchronizer
time
Prior art date
Application number
SU833595589A
Other languages
English (en)
Inventor
Николай Петрович Козловский
Original Assignee
Предприятие П/Я А-3327
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я А-3327 filed Critical Предприятие П/Я А-3327
Priority to SU833595589A priority Critical patent/SU1113840A1/ru
Application granted granted Critical
Publication of SU1113840A1 publication Critical patent/SU1113840A1/ru

Links

Landscapes

  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)

Abstract

УСТРОЙСТВО ДЛЯ ФОРМИРОВАНИЯ СИМВОЛОВ, содержащее блок элементов 2И-ИЛИ, первый вход которого  вл етс  первым входом устройства, второй вход подключен к первому вьлходу синхронизатора , третий вход - к выходу первого блока пам ти, вход которого соединен с выходом счетчика, первый вход которого подключен к выходу блока элементов 2И-ИЛИ, делитель частоты, первый вход которого и первые входы синхронизатора, элемента И и регистра подключены к выходу преобразовател  код-врем , первый вход которого соединен с вторым выходом синхронизатора, третий выход которого  вл етс  первым выходом устройства и подключен к вторым входам делител  частоты и преобразовател  код - врем  и к первому входу генератора импульсов, второй вход которого  вл етс  вторым входом устройства, а выход соединен с вторым входом синхронизатора, четвертый выход которого св зан с первым входом генератора развертки, выходы которого  вл ютс  вторым и третьим выходами устройства, второй вход генератора развертки подключен к первому выходу регистра, второй выход которого соединен с блоком подсвета, выход которого  вл етс  четвертым выходом устройства, второй блок пам ти , о тличающеес.  тем, что, с целью увеличени  быстродействи  устройства, оно содержит комсл мутатор, выход которого подключен к второму входу регистра и третьим входам синхронизатора и преобразовател  код - врем , первый вход коммутатора соединен с выходом первого блока пам ти, второй вход - с вторым выходом делител  частоты, выход которого подключен к второму входу элемента И, выход которого соединен с вторым входом счетчика, выход которого св зан с входом второго блока пам ти, выход которого соединен со с третьим входом коммутатора. СХ) 4

Description

Изобретение относитс  к автоматике и вычислительной технике и может быть использовано в устройствах дл  формировани  символов, например, на экране электронно-лучевой трубки (ЭЛТ). Известно устройство дл  отображени  информации, содержащее генератор импульсов, формирователь импульсов, блок пам ти, .счетчик адреса, логичес кий блок, преобразователь код врем , регистр микрокоманд, генератор функциональных напр жений, блок подсвета луча Си . В данном устройстве врем  формировани  символа определ етс  по формуле TC- -t-i где m - количество единичных отрезков (векторов), вход щих в контур отображаемого символа период тактовых импульсов, равный минимальному времени выборки числа из блока пам ти. Величина гп выбираетс  конкретно дл  каждого символа, исход  из требований к его конфигурации и различимости на экране ЭЛТ, поэтому не может измен тьс  в больших пределах без ухудшени  качества, Единиственным путем увеличени  быстродействи  устройства  вл етс  повышение тактовой частоту, т.е. уменьшение величины t , .что требует применение быстро действующих блоков пам ти. Однако такие блоки потребл ют большую мощность , требуют применени  дорогосто щих блоков питани , что в конечном итоге приводит к увеличению стоимости , усложнению конструкции из-за необходимости отвода тепла от электрорадиоэлементов и снижению надежности устройства. Следовательно, основным недостатком данного устройства  вл етс  зависимость быстродействи  всего устройства от быстродействи  примененных блоков пам ти. Известно также устройство дл  отображени  информации, содержащее Генератор импульсов, логический блок счетчик адреса, блок пам ти, преобра зователь код - врем , регистр микрокоманд , генератор функциональных напр жений , блок подсвета, управл емый делитель частоты, триггер 2, Однако такое устройство позвол ет увеличить быстродействие в два раза только в том случае, когда в . фигуре формируемых символов отсутст-. вуют векторы единично. длины. Недостатком известного устройства  вл етс  невозможность повышени  его быстродействи  при формировании символов , содержащих векторы единичной длины. Наиболее близким по технической сущности к предлагаемому  вл етс  устройство дл  отображени  информации , содержащее две группы элементов И, одни информационные входы которых  вл ютс  соответственно информационными входами устройства, а другие- - подключены к выходу первого блока пам ти, управл ющие.входы - к. первому выходу синхронизатора, а.выходы - к входим элементов ИЛИ группы , В1ДХОДЫ которых соединены с первым входом первого счетчика, второй вход которого подключен к второму выходу синхронизатора, другие выходы которого соединены с первым входом генератора развертки, входами сброса генератора импульсов и преобразовател  код - врем , синхровходами первого и второго блоков Пс1м ти и преобразовател  код - врем , а входы - с выходами генератора импульсов и преобразовател  код - врем , выход которого соединен с первым входом регистра, выход первого счетчика соединен с адресным входом первого блока пам ти , выходы регистра подключены к генератору развертки и блоку подсвета, второй блок пам ти соединен с преобразователем код - врем  и регистром , второй счетчик, который соединен с синхронизатором, преобразователем код - врем , первым и вторым блоками пам ти, элемент И, соединенный с преобразователем код - врем , вторым блоком пам ти, синхронизатором и первым и вторым счетчиками 3. Недостатком данного устройства  вл етс  также ограниченное быстродействие , обусловленное конечным быстродействием переменных блоков пам ти. Так, например, врем  формировани  символа будет пропорционально числу единичных отрезков, вход щих в контур символа. Врем  формировани  символа может быть сокращено только за счет уменьшени  величины m , т,е, за счет уменьшени  числа отрезков (векторов), которыми аппроксимируетс  контур формируемого символа . Однако такой путь повышени  быстродействи  приводит к снижению качества отображаемых символов, ухудшению их различимости, а в случае отображени  специальньох символов упрощение их конфигурации вообще недопустимо ,« Цель изобретени  - повышение быстродействи  устройства, Поставленна  цель достигаетс  тем, что в устройство, содержащее блок элементов 2И-ИЛИ, первый вход которого  вл етс  первым входом устройства , второй вход подключен к первому выходу синхронизатора, третий вход - к выходу первого блока
пам ти, вход которого соединен с выходом счетчика, первый вход которог подключен к выходу блока элементов 2И-Ш1И, делитель частоты, первый вход которого и первые входы синхронизатора , элемента И и регистра подключены к выходу, преобразовател  код - врем , первый вход которого соединен с вторым вьгходом синхронизатора , третий выход которого  вл ес  первым выходом устройства и подключен к вторым входам делител  частоты и преобразовател  код - врем  и к первому.входу.генератора импульсов , второй вход которого. вл етс  вторым входом устройства, а выход соединен с вторым входом синхронизатора , четвертый выход которого св зан с первым входом генератора развертки, выходы которого  вл ютс  вторым и третьим выходами устройства , второй вход генератора развертк подключен к первому выходу регистра второй выход которого соединен с блоком подсвета, выход которого  вл е .тс  четвертым выходом устройства второй блок пам ти, введен коммутатор , выход которого подключен к второму входу регистра и третьим входам синхронизатора и преобразовател  код - врем , первый вход коммутатора соединен с выходом первого блока пам ти, второй вход - с вторым выходом делител  частоты, выход которого подключен к второму входу элемента .И, выход которого соединен с вторым входом счетчика, выход которого св зан с входом второго блока пам ти, выход которого со.единен с третьим входом коммутатора.
На фиг. 1 приведена структурна  схема устройства; на фиг. 2 - структурна  схема блока элементов 2И-ИЛИ на фиг. 3 - структурна  схема синхронизатора; на фиг. 4 - структурна  схема преобразовател  код - врем ; на фиг. 5 - структурна  схема коммутатора; на фиг. 6 - структурна  схема генератора импульсов.
Устройство содержит блок 1 элементов 2И-ИЛИ, синхронизатор 2, первый блок 3 пам ти, счетчик 4, второй блок .5 пам ти, делитель 6 частоты , преобразователь 7 код - врем , генератор 8 импульсов, регистр 9, элемент 10 И, блок 11 подсвета, генератор 12 развертки, коммутатор 13 . Позици ми 14-19 обозначены входы и выходы устройства.
Блок 1 содержит элементы 2И-ИЛИ, Синхронизатор 2 содержит формирователь 21 импульсов, формирователь 22 сброса, блок 23 выделени  тактовых импульсов, триггер 24. Преобразователь 7 код - врем  содержит вычитающий счетчик 25 и элемент 26 И, коммутатор Ij - элемент 27 НЕ и элементы ;..-ИЛИ, а
генератор 8 импульсов - триггер 29, элемент 30 И-НЕ и элемент 31 задержки .
Устройство работает следуккцим образом.
Код симв.ола с входа 14 устройства поступает на первый информационный вход блока 1 элементов 2И-ИЛИ. На вход 15 устройства поступает импульс синхронизации, которым запускаетс  стартстопный генератор 8 импульсов . С выхода генератора В последовательность тактовых импульсов поступает на первый вход синхронизатора 2, который на первом выходе формирует сигнал разрешени  на прохождение: кода символа через .блок 1 элементов 2И-ИЛИ в счетчик 4 адреса
Код символа записываетс  в счетчик 4 и с его выхода поступает на . адресные входы блоков 3 и 5.пам ти. По коду адреса, соответствующему входному коду символа, на выходе блока 3 пам ти формируетс  код начального (промежуточного) адреса-миропрограммы символа, который хранитс  в выходном .регистре блока 3 пам ти (на фиг. 1 не показан).
Микропрограмма символа состоит из кода начального адреса, кодов векторов символа и кода конца символа . Каждому входному коду символа соответствует свой код начального адреса, который  вл етс  адресом дл выборки кодов векторов формируемого символаиз блоков 3 и 5 пам ти.
Микропрограмма символа записываетс  в блоки 3 -и 5 пам ти следующим образом.
Коды начальных адресов всех формируемых символов записываютс  в информационные  чейки блока 3 пам ти с первого по N -и адрес, где N число формируемых символов, образу  первый информационный массив. Начина  с N -fl-й  чейки в блоках 3 и 5 пам ти размещаютс  коды векторов символов, образу  второй информационный массив. Коды нечетных векторо символа размещаютс  в блоке 3 пам ти , а четных - в блоке 5 пам ти по одним и тем же адресам.
Код конца символа записываетс  в виде нулей во всех разр дах после последнего вектора формируемого символа в блоке 3 или 5 пам ти в зависимости от длины слова, занимающего микропрограммой символа. Так, например, если последний вектор формируемого символа  вл етс  нечетным то код конца этого символа записываетс  в блоке 5 пам ти и наоборот.
Каждый .вектор символа занимает одну И -разр дную информационную  чейку во BTORpM массиве. Необходимое число  чеек дл  записи микропрограммы одного символа зависит от числа векторов, образующих его фигуру , т.е. от конфигурации символа. Кажда  пара векторов одного символа расположенна  в двух блоках пам ти, смещена по адресу на единиду относительно друг друга. . .
Код начального адреса в первом информационном массиве блока 3 пам ти  вл етс  адресом дл  выборки кхздов первых двух векторов символа из .второго массива блоков 3 и 5 пам ти . Выборка всех последующих пар векторов формируемого символа производитс  увеличением кода начального адреса на единицу.
По коду начального адреса с вы-. хода счетчика 4 адреса на выходе блоков 3 и 5 пам ти формируютс  код первого и второго векторов формируемого символа, которые имеют следуютую информационную структуру: 6 разр дов предназначены дл  управлени  разверткой вектора по координатам X и V ; 3 разр да - дл  задани  длины вектора и один разр д - дл  формировани  сигнала подсвета вектора на экране ЭЛТ.
С выходов блоков 3 и 5 пам ти коды первого и второго векторов символа поступают на первый и второй входы коммутатора 13 соответственно, В исходном состо нии на управл ющий вход коммутатора 13 поступает нулево уровень с выхода делител  6 частоты. Этим уровнем коммутатор 13 открыт по первому входу и закрыт по второму .
Через о гкрытый первый вход код первого символа с выхода блока 3 пам ти поступает на выход коммутатора 13. Код второго вектора символа хранитс  в выходном регистре блока 5 па м ти (на фиг. 1 не показан) и заблокирован на втором информационном входе коммутатора 13.
После выборки кодов двух векторов из блоков 3 и 5 пам ти на синхровход прес1бразовател  7 код - врем  начинают поступать тактовые импульсы с третьего выхода синхронизатора 2, а на его информационный вход поступает 3-разр дный код длины первого вектора символа с выхода коммутатора 13.
При поступлении тактовых импульсов преобразователь 7 код - врем  формирует сигнал ввода, совпадающий по времени с первым импульсом поступившей пачки.
По сигналу ввода код длины вектора вводитс  в преобразователь 7 кодврем , а код развертки и подсвета вектора - в регистр 9.
По этому же сигналу синхронизатор 2 формирует на четвертом выходе сигнал разрешени  рабЬты генератора 12 развертки символа, а на первом выходе делител  б устанавливаетс 
ёд иничный уровень. Этим уровнем коммутатор 13 закрьюаетс  по первому входу и открываетс  по второму, и код второго вектора символа с блока
5пам ти поступает на выход коммутатора 13.
После згшиси кода первого вектора в регистр 9 генератор 12 развертки символа формирует функциональные напр жени  развертки первого вектора по координатам К и У , блок 11 . подсвета определ ет необходимость подсвета или эвтемнени  вектора на экране ЭЛТ, а преобразователь 7 кодврем  задает длину формируемого
вектора пропорционально поступившему коду.
Выходным сигналом преобразовател  7 код.- врем . вл етс .сигнал конца вектора. Каждый вектор формируемого символа состоит из т. единичных векторов. Врем  формировани  едничного вектора равно периоду тактовых импульсов.
После окончани  формировани  первого вектора символа на входе преобразовател  7 код - врем  формируетс  сигнал с временным интервалом, пропорциональным периоду тактовых импульсов на синхровходе и весу 3-раэр дного кода на информационном входе. Этим сигналом код второг вектора символа с выхода коммутатора 13 вводитс  в преобразователь 7 код - врем  и регистр 9, а делитель
6снова переключаетс  в нулевое состо ние .
На двух выходах делителей 6 формируютс  строб-импульсы противоположной фазы. Длительность этих импульсов равна временному положению сигналов конца вектора. Сигналы конца вектора и положительные стробимпульсы с второго выхода делител  6 поступают на первый и второй входы элемента 10 И соответственно. На выходе элемента 10 И выдел етс  первый и каждый нечетный сигналы конца вектора, которые поступают на счетный вход счетчика 4 и увеличивают на единицу записанный в нем код начального адреса.
По измененному коду начального адреса на выходах блоков 3 и 5 пам ти формируютс  коды третьего и четвертого векторов символа соответственно .
f.
-Отрицательный строб-импульс с первого выхода делител  6 частоты открывает коммутатор 13 по первому I входу и блокирует его по второму входу. Код третьего вектора символа поступает на выход коммутатора 13
Код второго символа аналогично коду первого вектора управл ет работой генератора 12 развертки, блока 11 подсвета и преобразовател  7
код - врем , на выходе которого формируетс  второй сигнал конца вектора .
По второму сигналу конца вектора код третьего вектора символа с выхода коммутатора 13 переписываетс  в регистр 9, преобразователь 7 код врем , делитель б частоты измен ет фазы выходных сигналов на противоположные . После этого формируетс , третий вектор символа аналогично предьщущим и т.д.
По третьему сигналу конца вектора код начального адреса увеличиваетс  еще на однуединицу, а на выходах блоков 3 и 5 пам ти формируютс  коды п того и шестого векторов символа.
Аналогичным образом производитс  выборка из блоков 3 и 5 пам ти всех остальных кодов векторов.формируемого символа и вывод. их на экран ЭЛТ, причем.выборка кодов двух .векторов символа производитс  за.врем  равное времени выборки информации
из одного блока пам ти после, подачи кода адреса, а считывание кода одного вектора из блоков пам ти производитс  за половину этого времени.
При формировании последнего век- 5 тора символа генератором 12 развертки и блоком 11 подсвета на выходе коммутатора 13 устанавливаетс  нулевой код во всех разр дах, поступакщий на его открытый вход с бло0 ков 3 или 5 пам ти. Три разр да этого кода поступают на информационный вход синхронизатора 2, который по этому коду и последнему с.игналу конца вектора формирует Сигнал кон5 Ца символа. Этот сигнал приводит устройство в исходное состо ние и поступает на выход 16 устройства дл  вызова кода следующего символа из внешнего устройства управлени  (фиг. 1 не показано).
0
Технико-экономическа  эффективность изобретени  заключаетс  в повышении быстродействи  устройства.
иг.1
& 1ходы
fui.l

Claims (1)

  1. УСТРОЙСТВО ДЛЯ ФОРМИРОВАНИЯ СИМВОЛОВ, содержащее блок элементов 2И-ИЛИ, первый вход которого является первым входом устройства, второй вход подключен к первому выходу синхронизатора, третий вход - к выходу первого блока памяти, вход которого соединен с выходом счетчика, первый вход которого подключен к выходу блока элементов 2И-ИЛИ, делитель частоты, первый вход которого и первые входы синхронизатора, элемента
    И и регистра подключены к выходу преобразователя код—время, первый вход которого соединен с вторым выходом синхронизатора, третий выход которого является первым выходом устройства и подключен к вторым входам делителя частоты и преобразователя код - время и к первому входу генератора импульсов, второй вход которого является вторым входом · устройства, а выход соединен с вторым входом синхронизатора, четвертый выход которого связан с первым входом генератора развертки, выходы которого являются вторым й третьим выходами устройства, второй вход генератора развертки подключен к первому выходу регистра, второй выход которого соединен с блоком подсвета, выход которого является четвертым выходом устройства, второй блок памятно тличающееся тем, что, с целью увеличения быстродействия устройства, оно содержит коммутатор, выход которого подключен к второму входу регистра и третьим входам синхронизатора и преобразователя код — время, первый вход коммутатора соединен с выходом первого блока памяти, второй вход — с вторым выходом делителя частоты, выход которого подключен к второму входу элемента И, выход которого соединен с вторым входом счетчика, выход которого связан с входом второго блока памяти, выход которого соединен с третьим входом коммутатора.
    SU 11138 >
SU833595589A 1983-05-25 1983-05-25 Устройство дл формировани символов SU1113840A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU833595589A SU1113840A1 (ru) 1983-05-25 1983-05-25 Устройство дл формировани символов

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU833595589A SU1113840A1 (ru) 1983-05-25 1983-05-25 Устройство дл формировани символов

Publications (1)

Publication Number Publication Date
SU1113840A1 true SU1113840A1 (ru) 1984-09-15

Family

ID=21064974

Family Applications (1)

Application Number Title Priority Date Filing Date
SU833595589A SU1113840A1 (ru) 1983-05-25 1983-05-25 Устройство дл формировани символов

Country Status (1)

Country Link
SU (1) SU1113840A1 (ru)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
1.Авторское свидетельство СССР W 634322, кл. G 09 G 1/08, 1979. 2.Авторское свидетельство СССР 963080, кл. G 09 G 1/08, 1982. З.Авторскре свидетельство СССР I 943700, кл G 06 F 3/153, 1982 (прототип). *

Similar Documents

Publication Publication Date Title
SU1113840A1 (ru) Устройство дл формировани символов
US4197534A (en) Control apparatus for displaying alphanumeric characters
US3585627A (en) Character generator
SU1162039A1 (ru) Счетчик
SU640340A1 (ru) Устройство дл отображени информации
KR200155054Y1 (ko) 카운터 회로
RU1800475C (ru) Устройство дл отображени символов на экране электронно-лучевой трубки
SU1338093A1 (ru) Устройство слежени за задержкой кодовой последовательности
SU1251185A1 (ru) Аналоговое запоминающее устройство
SU1197068A1 (ru) Управл ема лини задержки
SU1005170A1 (ru) Устройство дл отображени информации на экране электронно-лучевой трубки
SU1151942A1 (ru) Устройство дл ввода информации
SU1716497A1 (ru) Генератор логико-динамического теста
SU1767520A1 (ru) Устройство дл отображени графической информации
SU798794A1 (ru) Устройство дл отображени информацииНА эКРАНЕ элЕКТРОННО-лучЕВОй ТРубКи
SU1239833A1 (ru) Синтезатор частотно-модулированных сигналов
SU1665403A2 (ru) Устройство дл формировани изображений на экране электронно-лучевой трубки
SU1683006A1 (ru) Устройство дл делени на два последовательных кода "золотой" пропорции
SU1488825A1 (ru) Изобретение относится к автоматике и вычислительной технике и может быть использовано
SU1411979A1 (ru) Преобразователь кода в код
SU1121701A1 (ru) Генератор символов
SU762201A1 (ru) Пересчетное устройство 1
SU826334A1 (ru) Устройство для отображения информации на экране электронно-лучевой трубки
SU1193826A1 (ru) Преобразователь параллельного кода в последовательный
SU892441A1 (ru) Цифровой делитель частоты с дробным коэффициентом делени