SU1451761A1 - Устройство дл отображени информации на экране матричного индикатора - Google Patents

Устройство дл отображени информации на экране матричного индикатора Download PDF

Info

Publication number
SU1451761A1
SU1451761A1 SU864131911A SU4131911A SU1451761A1 SU 1451761 A1 SU1451761 A1 SU 1451761A1 SU 864131911 A SU864131911 A SU 864131911A SU 4131911 A SU4131911 A SU 4131911A SU 1451761 A1 SU1451761 A1 SU 1451761A1
Authority
SU
USSR - Soviet Union
Prior art keywords
input
indicator
information
output
inputs
Prior art date
Application number
SU864131911A
Other languages
English (en)
Inventor
Анатолий Михайлович Петух
Демьян Тихонович Ободник
Александр Никифорович Романюк
Анатолий Андреевич Ободник
Original Assignee
Винницкий политехнический институт
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Винницкий политехнический институт filed Critical Винницкий политехнический институт
Priority to SU864131911A priority Critical patent/SU1451761A1/ru
Application granted granted Critical
Publication of SU1451761A1 publication Critical patent/SU1451761A1/ru

Links

Landscapes

  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)

Abstract

Изобретение относитс  к автоматике и вычислительной технике и может быть использовано в системах отображени  на экранах матричного типа медленно протекающих процессов. Цель изобретени  - повышение качества отображени  информации за счет исключени  контрастной границы между возбуждаемыми и ранее возбужденными  чейками. Поставленна  цель достигаетс  тем, что в устройство, содержащее блок пам ти 1, индикатор 5, генератор тактовых импульсов 6, первый элемент И 8, введены элемент ИЛИ 2, второй элемент И 9, элемент задерж- ки 7, элемент НЕ 10, формирователь псевдослучайных последовательностей 4, что обеспечивает исключение на экране индикатора движущейс  контрастной зоны, имеющей место при последовательной коммутации элементов отображени . 1 ил. i (Л

Description

Устройство относится к автоматике и вычислительной технике и может быть использовано в системах отображения информации на экранах матричного типа.
Целью изобретения является повышение качества отображения информации за счет исключения контрастной границы между возбуждаемыми и ранее возбужденными элементами.
На чертеже представлена блок-схема устройства.
Устройство содержит блок 1 памяти, элемент ИЛИ 2, коммутатор 3, формирователь 4 псевдослучайных последовательностей, индикатор 5, генератор 6 тактовых импульсов, элемент 7 задержки, первый 8 и второй 9 элементы И, элемент НЕ 10, информационный вход устройства 11, второй 12 и первый 13 управляющие и адресный 14 входы устройства. Индикатор 5 содержит блоки ключей по X и по У.
Запись данных от внешнего устрой- 25 ства в блок 1 памяти осуществляется путем стробирования входных данных на информационном входе устройства по второму управляющему входу (стробирования) устройства при наличии 30 сигнала логического нуля на первом управляющем входе (записи) устройства. По второму информационному входу коммутатора 3 осуществляется прием от внешнего устройства адресов 35 ячеек блока 1 памяти, а по первому адресов с выхода формирователя псевдослучайных последовательностей 4, формирующего последовательно массив лдредов ячеек блока 1 памяти и соот- 40 ветствующих им элементов отображения индикатора 5.
I
Устройство работает следующим образом. 45
В блок 1 памяти записывается информация, подлежащая отображению на индикаторе 5. При этом флаг записи данных в блок 1 памяти равен нулю. Указанный сигнал, являющийся управ- 5θ ляющим для коммутатора 3, обеспечивает передачу последним адресов ячеек блока памяти, формируемых внешним устройством. Запись данных стробируется сигналом логического нуля, поступающим на первый вход элемента ИЛИ 2. После записи.кадра информации в блок памяти флаг записи принимает значение логической единицы, что
761 обеспечивает передачу адресов, формируемых формирователем 4 псевдослучайных последовательностей на 5 адресный вход блока 1 памяти. По указанным адресам осуществляется считывание элементов изображения из блока 1 памяти по сигналу с выхода второго элемента И 9, а также подго10 товка (путем стирания) зоны на индикаторе 5. По сигналу записи с выхода первого элемента И 8 данные от блока 1 памяти поступают на индикатор. Формирователь 4 псевдослучайных по15 следовательностей обеспечивает формирование всех адресов, соответствующих положению элементов отображения на индикаторе 5 и соответствующих им данных, хранящихся в блоке 1 памяти 20 за время одного кадра.
Таким образом, за счет псевдослучайного характера отображения информации на экране индикатора исключена движущаяся контрастная зона, имеющая место при последовательной коммутации элементов отображения, что позволяет улучшить качество отображения при отображении информации на индикаторе с невысоким быстродействием.

Claims (1)

  1. Формула изобретения
    Устройство для отображения информации на экране матричного индикатора, содержащее блок памяти, адресные входы которого соединены с выходами коммутатора, а выходы - с информационными входами индикатора, генератор тактовых импульсов, первый элемент И, отличающееся тем, что, с целью повышения качества отображения за счет исключения контрастной границы между возбуждаемыми и возбужденными ранее элементами индикации, в него введены элемент ИЛИ, второй элемент И, элемент задержки, элемент НЕ, формирователь псевдослучайных последовательностей, вход которого соединен с входом элемента задержки и с прямым выходом генератора тактовых импульсов, а выход соединен с первым информационным входом коммутатора и с адресными входами индикатора, первый и второй управляющие входы которого подключены к выходам соответственно первого и второго элементов И, первые входы которых соединены с входом элемента НЕ, с управляющим входом коммутатора и с первым управляющим входом блока памяти и являются первым управляющим входом устройства, информационный вход блока памяти является информационным входом устройства, а второй управляющий вход блока памяти подключен к выходу элемента ИЛИ, первый вход которого является вторым управ ляющим входом устройства, а второй вход подключен к выходу элемента НЕ, вторые входы элементов И подключены соответственно к выходу элемента задержки и к инверсному выходу генератора тактовых импульсов, второй информационный вход коммутатора являет· ся адресным входом устройства.
SU864131911A 1986-10-08 1986-10-08 Устройство дл отображени информации на экране матричного индикатора SU1451761A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU864131911A SU1451761A1 (ru) 1986-10-08 1986-10-08 Устройство дл отображени информации на экране матричного индикатора

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU864131911A SU1451761A1 (ru) 1986-10-08 1986-10-08 Устройство дл отображени информации на экране матричного индикатора

Publications (1)

Publication Number Publication Date
SU1451761A1 true SU1451761A1 (ru) 1989-01-15

Family

ID=21261909

Family Applications (1)

Application Number Title Priority Date Filing Date
SU864131911A SU1451761A1 (ru) 1986-10-08 1986-10-08 Устройство дл отображени информации на экране матричного индикатора

Country Status (1)

Country Link
SU (1) SU1451761A1 (ru)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
Авторское свидетельство СССР № 1188781, кл. G 09 G 3/28, 1982. Авторское свидетельство СССР № 1113841, кл. G 09 G 3/28, 1982. *

Similar Documents

Publication Publication Date Title
SU1451761A1 (ru) Устройство дл отображени информации на экране матричного индикатора
KR900007186A (ko) 컴퓨터시스템의 출력 디스플레이를 빠르게 지우는 장치
KR960700490A (ko) 행방향 주소 스트로브 사이클을 갖지않고 프레임버퍼에 영향을 미치는 동작을 제공하기 위한 방법 및 장치(method and apparatus for providing operations affecting a frame buffer without a row adderss strobe cycle)
KR950704769A (ko) 윈도우 운영용으로 설계된 프레임버퍼 시스템에서 스크롤링 속도를 증가시키는 방법 및 장치(method and apparatus for increasing the rate of scrolling in a frame buffer system designed for windowing operations)
SU1372316A1 (ru) Запоминающее устройство дл графического диспле
SU1575231A1 (ru) Устройство дл отображени графической информации на экране телевизионного индикатора
SU515154A1 (ru) Буферное запоминающее устройство
SU849254A1 (ru) Устройство дл регистрациииНфОРМАции
SU1410094A1 (ru) Устройство дл вывода информации
SU1197147A1 (ru) Устройство управлени столбцами телевизионного матричного экрана
SU1524094A1 (ru) Буферное запоминающее устройство
SU1020812A1 (ru) Устройство дл ввода информации
SU1401447A1 (ru) Устройство дл отображени информации на экране телевизионного индикатора
SU1251062A1 (ru) Устройство дл отображени информации
SU543933A1 (ru) Устройство дл отображени информации
SU1658204A1 (ru) Устройство дл отображени информации на экране телевизионного приемника
SU1615782A1 (ru) Устройство дл отображени информации на экране телевизионного индикатора
SU1339625A1 (ru) Устройство дл вывода графической информации
SU1667149A1 (ru) Устройство дл отображени информации
SU1441450A1 (ru) Устройство дл отображени информации
SU1354241A1 (ru) Устройство дл отображени информации на экране телевизионного приемника
SU1606972A1 (ru) Устройство дл сортировки информации
RU2042216C1 (ru) Устройство для отображения информации на газоразрядной индикаторной панели
SU1714662A1 (ru) Устройство дл отображени информации
SU849302A1 (ru) Буферное запоминающее устройство