SU1444960A1 - Преобразователь двоичного кода в код Гре - Google Patents

Преобразователь двоичного кода в код Гре Download PDF

Info

Publication number
SU1444960A1
SU1444960A1 SU864097950A SU4097950A SU1444960A1 SU 1444960 A1 SU1444960 A1 SU 1444960A1 SU 864097950 A SU864097950 A SU 864097950A SU 4097950 A SU4097950 A SU 4097950A SU 1444960 A1 SU1444960 A1 SU 1444960A1
Authority
SU
USSR - Soviet Union
Prior art keywords
group
transistors
converter
collectors
same
Prior art date
Application number
SU864097950A
Other languages
English (en)
Inventor
Юрий Иванович Рогозов
Original Assignee
Таганрогский радиотехнический институт им.В.Д.Калмыкова
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Таганрогский радиотехнический институт им.В.Д.Калмыкова filed Critical Таганрогский радиотехнический институт им.В.Д.Калмыкова
Priority to SU864097950A priority Critical patent/SU1444960A1/ru
Application granted granted Critical
Publication of SU1444960A1 publication Critical patent/SU1444960A1/ru

Links

Landscapes

  • Analogue/Digital Conversion (AREA)

Description

4: 1 Nj СО Од
11
Изобретение относитс  к автоматике и вычислительной технике и может быть использовано в устройствах обработки информации, построенных на и жекционных БИС.
Цель изобретени  - повышение быстродействи  и, упрощение преобразовател  ,
На чертеже представлена принци- пиальна  схема преобразовател .
Преобразователь двоичного кода в год Гре  содержит первую группу 1 из п транзисторов (на чертеже дл  примера п 4), вторую группу 2 из (п-1) транзисторов, третью группу 3 из (2п-1) транзисторов, причем все транзисторы одного типа проводимости (на чертеже п-р-п), а также первую- третью группы 4-6 источников тока.
Преобразователь двоичного кода в код Гре  реализован на основе ариф метического представлени  информации:
В,Р, (А,+А,1)-Р2(Ао-1-А,: 2);
В, Р, (А,)-P(A,+A2& 2);
(А2+А,1)-Р А2-«-А,э 2);
,
Функции Р , Р, , Р-представл ют со- v
Q
5
Предполож 1М, что на входы преобразовател  подаетс  следующа  комбинаци  входных сигналов; А А, , Aj О, В этом случае коллектор)1ые токи транзисторов первой группы 1 равны нулю (транзисторы закрыты, поэтому транзисторы 3.5, 3.6, 3.7, 3.4 будут открыты и на выходе сформируетс  сигнал В, В4 В, BO 0).
При Ад А О, А, 1 1 входные транзисторы 1.1, 1.А закрыты, а 1.2 и 1.3 будут открыты и через свои соответствующие коллекторы будут отбирать с баз транзисторов 3.5, 2.1, 3.7, 2.3 ток, равный одному дискрету тока, с баз транзисторов 3.6, 2.2 два дискрета тока (2-1о). Поэтому транзисторы 3.5, 3.6, 2.2, 3.7.будут
0 закрыты, так как их базовые токи меньше токов, отбираемых через коллекторы транзисторов 1.1, 1.4. Транзисторы 2-. 1, 2.3 откроютс , так как разность между входными токами зтих
5 транзисторов (1.5-1 о) и токами, отби - раемыми соответствующими транзисторами 1, равна 0,5 1о. Отпирание транзисторов 2.1, 2.3 приведет к запиранию транзисторов 3.1, 3.3. Запирание
бой арифметическую сумму двух аргумен-30 транзистора 2.2 приведет к отпиранию
тов А по порогу, равному единице, функции PJ, , Р, , Pg - арифметическую сумму аргументов А; по порогу равному двум. При критической реализации функций В арифметическа  операци  вычитани  замен етс  Z-преобразо- вателем.
Следует отметить, что дл  определенности срабатывани  пороговых детекторов на транзисторах второй и третьей групп 2, 3 в их базы инжектируютс  токи меньше положенного значени  на 0,5 дискрета тока. Конкретно в базы транзисторов первой группы 1 инжектируютс  токи, равные од- ., ному дискрету - IQ, в базы транзисто35
40
транзистора 3.2. Следовательно, на выходах преобразовател  сформируетс  сигнал 1, В В5 0.
Аналогичным образом можно рассмотреть работу преобразовател  дл  других входных сигналов.

Claims (2)

  1. Таким образом, преобразователь позвол ет реализовать операцию преобразовани  двоичного кода в код Гре  с меньшими аппаратурными затратами, при этом быстродействие преобразовател  увеличиваетс . Формула изобретени 
    Преобразователь двоичного кода в код Гре , содержащий первую группу из п транзисторов одного типа проводимости (п - разр дность входного и выходного кодов), база ка адого из которых подключена к выходу одноиме ного Транзисторы первой группы 1 пред- источника тока первой группы и  вл ров второй группы .2 - 1,5 1 о в базы транзисторов третьей группы 3 - 0,5.1о.
    ставл ют собой токовые повторители с коэффициентом передачи, равным единице по калздому из коллекторов, например , если входной сигнал А 1, то коллекторные токи транзистора 1 равны его входному току (IQ).
    Преобразователь работает следующим образом.
    транзистора 3.
  2. 2. Следовательно, на выходах преобразовател  сформируетс  сигнал 1, В В5 0.
    Аналогичным образом можно рассмотреть работу преобразовател  дл  других входных сигналов.
    Таким образом, преобразователь позвол ет реализовать операцию преобразовани  двоичного кода в код Гре  с меньшими аппаратурными затратами, при этом быстродействие преобразовател  увеличиваетс . Формула изобретени 
    етс  одноименным входом преобразовател , первые коллекторы первого - (n-l)-ro транзисторов первой группы объединены с выходами одноименных источников тока второй группы и подключены к базам одноименных транзисторов того же типа проводимости второй группы , коллекторы которых н первый коллектор n-го транзистора первой группы объединены с выходами одноименных источников тока третьей группы и подключены к базам одноименных транзисторов того же типа проводимости третьей группы, коллекторы которьпс  вл ютс  одноименными выходами преобразовател , вторые коллекторы второго - п-го транзисторов первой группы объ- единены с выходами соответственно (п+1) - (2п-1)-го источников тока третьей группы и подключены к базам соответственно (п-И) - (2п-1)-го транзисторов того же типа проводимости третьей группы, эмиттеры всех транзисторов объединены и подключены к шине нулевого потенциала, о т л и - чающийс  тем, что, с целью
    порышеии  быстродействи  и упрощени  преобразовател , третьи коллекторы второго - п-го транзисторов первой группы подключены к базам соответственно первого -(n-l)-ro транзисторов второй группы, второй коллектор первого и .четвертые коллекторы второго -(п-1)-го транзисторов первой группы подключены к базам соответственно (n+l) - (2п-1)-го транзисторов третьей группы, коллекторы которых объединены с коллекторами соответственно первого - (n-l)-ro транзисторов третьей группы, третий коллектор первого , п тые коллекторы второго - (п-1)- го и четвертый коллектор п-го транзисторов первой группы объединены с базами своих транзисторов.
SU864097950A 1986-05-30 1986-05-30 Преобразователь двоичного кода в код Гре SU1444960A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU864097950A SU1444960A1 (ru) 1986-05-30 1986-05-30 Преобразователь двоичного кода в код Гре

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU864097950A SU1444960A1 (ru) 1986-05-30 1986-05-30 Преобразователь двоичного кода в код Гре

Publications (1)

Publication Number Publication Date
SU1444960A1 true SU1444960A1 (ru) 1988-12-15

Family

ID=21249138

Family Applications (1)

Application Number Title Priority Date Filing Date
SU864097950A SU1444960A1 (ru) 1986-05-30 1986-05-30 Преобразователь двоичного кода в код Гре

Country Status (1)

Country Link
SU (1) SU1444960A1 (ru)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
Будинский Я. Логические цепи в цифровой технике. М.: Св зь, 1977, стр. 108, рис. 5.10а). Тутевич В.Н. Телемеханика. М.: Высша школа, 1985, стр. 236, рис. 10.46). Шагурин И.И. и ГТетрос нц К,О. Проектирование цифровых микросхем на элементах инжекционной логики. М.: радио и св зь, 1984, стр. 133, рис. 4,44 б). *

Similar Documents

Publication Publication Date Title
GB1371413A (en) High speed analogue-to-digital converter
US3588461A (en) Counter for electrical pulses
US4122527A (en) Emitter coupled multiplier array
EP0031638A2 (en) A logic circuit
GB1458032A (en) Conference circuits for use in telecommunications systems
SU1444960A1 (ru) Преобразователь двоичного кода в код Гре
US3882483A (en) Code converter system and method
KR960015197A (ko) 고속 다이나믹 바이너리 인크리멘터
EP0257843A3 (en) A median filter
GB1272860A (en) Improvements relating to pulse counters
KR940001556B1 (ko) 디지탈신호처리장치
US3890496A (en) Variable 8421 BCD multiplier
SU1259968A3 (ru) Устройство дл преобразовани цифровых сигналов в аналоговые
SU690477A1 (ru) Цифровое устройство ограничени числа по модулю
SU1619249A1 (ru) Устройство дл выбора максимального числа из множества @ двоичных чисел
JP2674810B2 (ja) 多重化n連一致保護回路
SU884131A1 (ru) Частотный преобразователь
SU1238056A1 (ru) Устройство дл сравнени @ -разр дных двоичных чисел
SU809150A1 (ru) Преобразователь двоичного кодаВ дВОичНО-дЕС ТичНый
SU1594683A1 (ru) Устройство дл сравнени двух @ -разр дных двоичных чисел
GB1528954A (en) Digital attenuator
SU842854A1 (ru) Частотно-импульсный функциональныйпРЕОбРАзОВАТЕль
SU673035A1 (ru) Устройство дл одновременного суммировани нескольких двоичных чисел
SU999039A1 (ru) Преобразователь отраженного двоичного кода в позиционный двоичный код и обратно
SU1465882A1 (ru) Устройство дл вычислени обратной величины