SU1443016A1 - Устройство дл изучени лексики иностранного зыка - Google Patents
Устройство дл изучени лексики иностранного зыка Download PDFInfo
- Publication number
- SU1443016A1 SU1443016A1 SU874257837A SU4257837A SU1443016A1 SU 1443016 A1 SU1443016 A1 SU 1443016A1 SU 874257837 A SU874257837 A SU 874257837A SU 4257837 A SU4257837 A SU 4257837A SU 1443016 A1 SU1443016 A1 SU 1443016A1
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- input
- output
- bits
- word
- display device
- Prior art date
Links
Landscapes
- Electrically Operated Instructional Devices (AREA)
Abstract
Изобретение относитс к автоматике и вычислительной технике, в частности к устройствам дл обучени ,, и может быть использовано дл автоматизации процесса обучени иностранному зыку. Цель изобретени - повышение быстродействи устройства и расширение его дидактических возможностей путем увеличени лексического запаса. В процессе ввода при помощи устройства ввода слова на иностранном зыке при помощи блока преобразовани кодов, реализующего метод поиска информации с помощью древа букв, формируетс адрес учебной информации к вводимому слову. По полученному адресу из запоминающего устройства считьшаетс учебна информаци к изучаемому слову и посредством индикации предъ вл етс обучаемому, 1 ило «б (Л
Description
4 4
САЭ
О
11
Изобретение относитс к автоматике и вычислительной технике, в частности к устройствам дл обучени , и может быть использовано дл автоматизации процесса обучени иностранному зыку.
Цель изобретени - повьппение быстродействи устройства и расширение его дидактических возможностей путем увеличени лексического запаса устройства .
На чертеже представлена блок-схема устройства дл изучени лексики иностранного зыка.
Схема содержит устройство 1 ввода , первый выход которого св зан с первым входом регистра ,.2, второй выход устройства 1 ввода .соединен с первым входом выходного элемента. И 3 второй инверсный вход которого, как и первый вход выходного элемента И 4 присоединен к разр ду 5 „., выходной шины 5 регистра 2, а первый, второй, ..., (и-п)-й разр ды третьего выхода устройства .1 ввода подключены к соо ветствуюпшм разр дам первого входа устройства 6 индикации и соответствено к разр дам 7, , 1 t... входной шины 7 блока 8 преобразова- ки кодов, первые п разр дов 7,, 7, ,,. ,7 j входной шины 7 которого, как соответствующие разр ды первого входа сумматора 9, св заны ;соответствен но с первыми п разр дами 5, 5,, . о с, 5 выходной шины 5 регистра 2, первый , второй,..., (п+2)-й разр ды второго входа которого подключены соответственно к разр дам 10, Ю, „..,10 выходной шины 10 блока 8 преобразовани кодов, остальные разр ды 10 j, 10„,...,10„ выходной шины 10 присоединеша соответственно к первому, второму,..,,(т-п-2)-му разр дам первого входа счетчика 1, а разр д выходной шины 5 регистра 2 соединен с вторым входом устройства 6 индикации, третий вход которого, как и третий вход регистра 2 и второй вход счетчика П, св зан с выходом входного элемента И 3, а четвертый вход устройства 6 индикации, как и третий вход счетчика 11, подключен к выходу синхронного тактового переключател 12, первый вход которого присоединен к выходу 13 генератора тактовых импульсов, а второй вход - к выходу выходного элемента И 4, второй вход которого .через элемент
0
5
0
0 5 0 с
0
5
0
5
16 2
ИЛИ 14 подключен к выходу счетчика 11, к которому подсоединен и второй вход сумматора 9, выход которого св зан с входом запоминающего устройства 15,- выход которого соединен с п тым входом устройства 6 индикации.
Предлагаемое устройство может быть реализовано с использованием серийно выпускаемых узлов, в частности, в качестве устройства I ввода может быть использовано клавишное устройство ввода из серийно выпускаемых алфавитно-цифровых дисплеев, которые сами могут быть использованы в роли устройства 6 индикации.Одним из вариантов выполнени регистра 2 вл етс реализаци схемы регистра с внутренней задержкой. Дл реализации схе№1 могут быть использованы микросхемы типа К531ИР19 и К531ЛЕ10. При выполнении элементов И 3 и 4 могут быть применены микросхемы типа К531ЛАЗ или К531ЛА9. Дл реализации блока 8 преобразовани кодов могут быть использованы микросхемы программируемых логических матриц К556Р11 или К556РТ2. Вторым способом реализации блока 8 вл етс применение ПЗУ на базе серийных микросхем, например, типа 573РФ4.
Сумматор 9 может быть построен из микросхем К531ИМ4. Дл реализации счетчика 11 может быть использована микросхема типа К561ИЕ11 или К564ИЕ11. Синхронный тактовый переключатель 12 может быть выполнен из микросхем ; К531ЛИ1, К531ЛЕ1 и из триггера с внутренней задержкой. реализалщи элемента ИЛИ 14 могут быть применены микросхемы К531ЛП1. При построении запоминающего устройства 15 могут быть использованы стандартные микросхемы типа 573РФ4.
Устройство работает следующим образом .
Перед вводом изучаемого слова обучаемый нажимает гснопку Сброс устройства 1 ввода, с первого вь::-;ода которого на первый вход регистра 2 кратковременно поступает логическа единица, обнул его содержимое С разр дов 5,, 5.2. выходной шины 5 регистра 2 соответственно на разр ды 1, 7,«,„ входной шины 7 блока 8 преобразовани кодов поступает код нул . С разр да 5 „. шины 5 логический нуль поступает на второй вход элемента И 3. При нажатип кнопки устройства 1 ввода, соот- ветствукхцей первой букве вводимого слова, на первом, втором,...,(k-n)-M разр дах третьего выхода устройства 1 ввода по витс код данной буквы, который поступит на соответствующие разр ды 7„, , Ь Синхронно с второго выхода устройства 1 ввода на первый вход элемента И 3 поступит логическа единица, открывающа его.
Блок 8 преобразовани кодов устроен (запрограммирован) таким образом , что,если устройство содержит учебную информацию к словам, у которых перва буква совпадает с,введенной буквой, то при подаче на разр ды 7, 1 ,... , 7 и шины 7 кода- нул , а на разр ды 7„, i 7 ,... ,7 - кода вводимой буквы, на разр дах 10,, lO/j t..,0 выходной пины 10 блока 8 преобразовани кодов по витс некоторый двоичный код d, d ,, d , ,. , . ,d
lMv 1 причем часть кода ,. ,. д.„.пос.т:-ут 1 соответственно на первый, второй, ,;, о ()-й разр ды второго входа регистра 2 и на третий вход устройства 6 индикации , разреша запись на его экране бу вы,код которой поступил на разр ды первого входа устройства 6 индикации. После того, как обучаемый отпустил кнопку, на третьем входе -регистра 21 исчезает сигнал, поступающий с второ го выхода устройства 1 ввода. При этом на разр дах 5 ,5,... ,5, шины 5 по вл етс код d ,, d , ,... ,d,2.« Разр ды d,, ,. .. ,d ,у, поступ т соответственно на разр ды 7 ,,. ,. ,7, шины 7, разр д , О - на второй вход устройства 6 индикации, вызыва на его экране по вление сообщени Вводите следующую букву. При нажатии кнопки устройства 1 ввода, соот- ветствуюп1ей второй букве вводимого слова, на первом, втором,...,(k-n)-M разр дах третьего выхода устройства Рввода по витс код данной, буквы, который поступит на разр ды 7„,, п-и k 7. Если устройство содержит учебную информацию к слову , в котором две первые буквы поочередно совпадают с буквами, введенными обучаемым, при подаче на разр - ды 7,,7,.. о ,7п шины 7 кода d,, d,- ,, ...,d, а на разр ды 7 , ,7 п,..., 7) - кода второй буквы изучаемого слова на разр дах 10, 10 ,. . , Юп,.
) о , 10 по витс код й - d, ,. .. ,d, часть которого 1,г„4г поступит на первый, второй,„..,(п+2)-й разр ды второго входа регистра 2. Все остальные операции над кодами, поступившими с третьего выхода устройства 1 ввода и с гаины 10, аналогичны тем, что происходили в предыдущем цикле при вводе первой буквы. Таким же образом ввод тс остальные буквы слова.
Устройство работает в описанном пор дке до тех пор, пока обучаемый не введет все буквы изучаемого слова Если после каждой из введенных букв, включа последнюю, на экране устройства 6 индикации по вл лось сообщени Вводите с ледующую букву, обучаемый нажимает на устройстве 1 ввода кнопку , соответствующую символу окончани слова (обозначим его х). При поступлении с первого, второго,.,, (k-n)-ro разр дов третьего выхода устройства 1 ввода на разр ды 7ц+(, ,. ,. ,7) пины 7 кода символа х на разр дах 10, 1 0,. .. , tO nrniai 10 по витс код d d,d,,...,dj где d 2, dj,.. . ,d jtT - код адреса младшей из чеек пам ти, отведенных в запоминающем устройстве 15 дл учебной информации к изучаемому слову; этот код поступит на первый, второй,...,(п+2)-й разр ды второго входа регистра 2. С разр дов .,
10,4 первый, второй,...,(т-п-2)-и разр ды первого входа счетчика 11 поступит код ко-, личества чеек с учебной информада- ей, который будет занесен в счетчик благодар наличию на его втором выходе логической единицы с выхода элемента И 3, Далее этот код с выхода счетчика 11 поступит на второй вход сумматора 9. После того, как обучаемый отпустил кнопку ввода символа х, с разр дов 5, ,5,...,5„ шины 5 на соответствующие разр ды первого входа сумматора 9 поступит код адреса чейки с учебной информацией, обладающей наименьршм адресом. На разр де 5 „J,, шины 5 по витс логическа единица , блокирующа элемент И 3, поступа на его второй вход, и открывающа элемент , И А, поступа на его первый вход. Сигнал с выхода элемента И А поступит на второй вход синхронного тактового переключател 12j
после чего на выходе последнего начнут по вл тьс тактовые импульсы равной длительности, поступающие на его первый вход с выхода генератора 13 тактовых импульсов. Эти импульсы будут поступать на третий вход счетчика 1I. Из содержимого счетчика 11 вычтетс единица и это число поступит с выхода счетчика I1 на второй IQ вход сумматора 9. Результат суммировани - адрес старшей из чеек с учебной информацией - с выхода сумматора 9 поступит на вход запоминающего устройства 15, Содержимое этой чейки с выхода запоминающего устройства 15 поступит на п тый вход устройства 6 индикации и запишетс в его буферную пам ть,, после чего вос вление на экране последнего сообщение об отсутствии учебной информации к вводимому обучаемому слову.
Используемый метод древа букв позвол ет ликвидировать потери учебного времени на поиск учебной информации в запоминающем устройстве. Кроме того ,в случае невхождени вводимо го обучаемым слова в лексический запас устройства, сообщение о данном факте обучаемьй получит сразу после ввода буквы, отличающей изучаемое слово от
15 устройства.
Отсутствие необходимости хранени кодов изучаемых слов в запоминающем устройстве, а также обеспечени возможности варьировани объема произведетс на экране благодар раз- 20 учебной информации к одному слову решающей логической единице, посту-обеспечивает возможность изучени при
пившей с выхода синхронного тактово-помощи предлагаемого устройства больго переключател 12 на четвертьшшего количества иностранных слов по
вход устройства 6 индикации.сравнению с известным устройством,
Нойый тактовый импульс изменит со- 25 снабженным запоминаюищм устройством дерхимое счетчика 11 на единицу, на единицу уменьшитс и адрес, по которому с выхода запоминающего устройУстройство дл изучени лексики 30 иностранного зыка, содержащее устройство ввода, счетчик, регистр, затой же емкости.
Claims (1)
- Формула изобретениства 15 в буферную пам ть устройства 6 индикации запищетс учебна информаци , содержаща с в чейке с адресом , на единицу меньщим, чем у предыдущей . Так продолжаетс , пока содержимое счетчика 11 не уменьшитс до нул . На экране устройства 6 индикации по витс учебна информаци , содержаща с в чейке с наименьшим адресом . На каждом разр де выхода счетчика П по в тс кули, которые поступ т на соответствукадие разр ды входа элемента ИЛИ 14, что вызовет по вление нул на его входе. Этот нуль, поступа на второй вход синхронного тактового переключател 12, блокирует подачу тактовых импульсов с выхода генератора тактовых импульсов. Выведенна на экран устройства информаци изучаетс .Дл ввода нового слова обучаемый вновь нажимает кнопку Сброс устройства К ввода. Если же в устройстве нет учебной информации к вводимому слову, после ввода первой буквы, отличакщей вводимое слово от слов, которые могут быть изучены с его помощью , на (п+2)-м разр де выхода регистра 2 по витс логический нуль, который поступит на третий вход устройства 6 индикации, что вызовет по3540455055поминающее устройство, элемент ИЛИ, входной и выходной элементы И, устройство индикации, причем выход входного элемента И св зан с первым входом счетчика, отличающеес тем, что, с ц(шью повьппени быстродействи устройства и расщире- ни его дидактических возможностей путем увеличени лексического запаса устройства, в него дополнительно введены блок преобразовани кодов, генератор тактовых имщ льсов и св занный с ним синхронный тактовый переключатель , сумматор, причем первый выход устройства ввода св зан с первым входом регистра, второй выход соединен с первым входом входного элемента И, второй вход которого присоединен к разр ду с номером (n+l) выходной шины регистра и к первому входу выходного элемента И, разр ды с номерами 1,2,„..,(k-n) третьего выхода устройства ввода подключены к соответствующим разр дам первого входа устройства индикации и соответственно к разр дам с номерами (п+1) ..,,k входной шины блока преобразовани кодов, первые п разр ды входнойвление на экране последнего сообщение об отсутствии учебной информации к вводимому обучаемому слову.Используемый метод древа букв позвол ет ликвидировать потери учебного времени на поиск учебной информации в запоминающем устройстве. Кроме того ,в случае невхождени вводимго обучаемым слова в лексический запас устройства, сообщение о данном факте обучаемьй получит сразу после ввода буквы, отличающей изучаемое слово отснабженным запоминаюищм устройствомтой же емкости.Формула изобретени50505поминающее устройство, элемент ИЛИ, входной и выходной элементы И, устройство индикации, причем выход входного элемента И св зан с первым входом счетчика, отличающеес тем, что, с ц(шью повьппени быстродействи устройства и расщире- ни его дидактических возможностей путем увеличени лексического запаса устройства, в него дополнительно введены блок преобразовани кодов, генератор тактовых имщ льсов и св занный с ним синхронный тактовый переключатель , сумматор, причем первый выход устройства ввода св зан с первым входом регистра, второй выход соединен с первым входом входного элемента И, второй вход которого присоединен к разр ду с номером (n+l) выходной шины регистра и к первому входу выходного элемента И, разр ды с номерами 1,2,„..,(k-n) третьего выхода устройства ввода подключены к соответствующим разр дам первого входа устройства индикации и соответственно к разр дам с номерами (п+1) ..,,k входной шины блока преобразовани кодов, первые п разр ды входной
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU874257837A SU1443016A1 (ru) | 1987-04-13 | 1987-04-13 | Устройство дл изучени лексики иностранного зыка |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU874257837A SU1443016A1 (ru) | 1987-04-13 | 1987-04-13 | Устройство дл изучени лексики иностранного зыка |
Publications (1)
Publication Number | Publication Date |
---|---|
SU1443016A1 true SU1443016A1 (ru) | 1988-12-07 |
Family
ID=21309247
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU874257837A SU1443016A1 (ru) | 1987-04-13 | 1987-04-13 | Устройство дл изучени лексики иностранного зыка |
Country Status (1)
Country | Link |
---|---|
SU (1) | SU1443016A1 (ru) |
-
1987
- 1987-04-13 SU SU874257837A patent/SU1443016A1/ru active
Non-Patent Citations (1)
Title |
---|
Патент DE № 3103827, кл. G 09 В 19/06, 1981. * |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CA1080366A (en) | First in - first out memory array containing special bits for replacement addressing | |
SU1443016A1 (ru) | Устройство дл изучени лексики иностранного зыка | |
SU978197A1 (ru) | Ассоциативное оперативное запоминающее устройство | |
JPS57111669A (en) | Output system for conjugation form of word | |
SU1651293A1 (ru) | Имитатор дискретного канала св зи | |
SU1702394A1 (ru) | Электронный словарь дл изучени иностранного зыка | |
SU1092494A2 (ru) | Устройство дл сортировки чисел | |
SU1203498A1 (ru) | Цифровой генератор функций | |
SU902282A1 (ru) | Устройство дл приема информации по двум параллельным каналам св зи | |
SU1508236A1 (ru) | Устройство дл объединени лексических множеств | |
SU610175A1 (ru) | Ассоциативное запоминающее устройство | |
SU483699A1 (ru) | Автоматизированный класс дл контрол знаний | |
SU1667150A1 (ru) | Устройство дл индикации | |
SU1520595A1 (ru) | Ассоциативное запоминающее устройство | |
SU427389A1 (ru) | Запоминающее устройство | |
SU760187A1 (ru) | Ассоциативное запоминающее устройство 1 | |
SU1451715A1 (ru) | Устройство дл исследовани графов | |
SU656057A1 (ru) | Устройство дл перебора сочетаний | |
SU976449A1 (ru) | Многомерный статистический анализатор | |
SU407312A1 (ru) | Приоритетное устройство для выполняемых | |
SU1182579A1 (ru) | Устройство дл считывани информации из ассоциативной пам ти | |
SU987616A1 (ru) | Устройство дл последовательного выделени единиц из @ -разр дного двоичного кода | |
SU1285538A1 (ru) | Посто нное запоминающее устройство с самоконтролем | |
SU875376A1 (ru) | Устройство дл определени максимального из т двоичных чисел | |
SU1314386A1 (ru) | Ассоциативное запоминающее устройство |