SU1439733A1 - Устройство дл формировани врем задающих интервалов - Google Patents
Устройство дл формировани врем задающих интервалов Download PDFInfo
- Publication number
- SU1439733A1 SU1439733A1 SU864060932A SU4060932A SU1439733A1 SU 1439733 A1 SU1439733 A1 SU 1439733A1 SU 864060932 A SU864060932 A SU 864060932A SU 4060932 A SU4060932 A SU 4060932A SU 1439733 A1 SU1439733 A1 SU 1439733A1
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- output
- input
- flip
- flop
- zero
- Prior art date
Links
Landscapes
- Manipulation Of Pulses (AREA)
- Pulse Circuits (AREA)
Abstract
Изобретение относитс к импульсной технике и может быть использовано в технике генерировани импульсов напр жени , длительность которых имеет высокую стабильность. Целью изобретени вл етс повышение стабильности длительности врем задающего интервала. Устройство содержит генераторы 1 и 12 опорной частоты, управл емые ключи 2 и 4, реверсивный: счетчик 3, дешифратор 5 нул , формирователи 6 и 10 импульсов, элемент 7 задержки, RS-триггеры 8 и .9, делитель 11 частоты. Формирователи 6 и 10 реализованы по известной схеме и формируют на своих выходах импульс напр жени при поступлении на его вход перепада напр жени . Выходной импульс напр жени можно использовать Дл контрол частоты различных генераторов путем подсчета импульсов за полученный высокостабильный интервал времени и своевременно принимать решение о достоверности получаемой информации. 2 ил. сл
Description
4
САЭ 00
СО
со
./
Изобретение относитс к импульсной технике, в частности к технике генерировани импульсов напр жени , длительность которых имеет высокую стабильность.
Целью изобретени вл етс повышение стабильности длительности вре- м задающих интервалов.
На фиг,1 приведена блок-схема устройства; на фиг,2 - временные диаграммы .
Устройство дл формировани врем задающих интервалов содержит первый генератор 1 опорной частоты, выход которого подключен к первому входу первого управл емого ключа 2, подключенного выходом к суммирующему входу реверсивного счетчика 3, вычитающий вход которого подключен к вы- ходу второго управл емого ключа 4, а выход - к входам дешифратора 5 нул . Выход дешифратора 5 через первый формирователь 6 импульсов подключен к объединенным обнул ющему входу до- полнительного RS-триггера 8 и входу элемента 7 задержки, выход которого подключен к установочному входу первого RS-триггера 9, Объединенные установочный вход RS-триггера 8 и об- нул ющий вход RS-триггера 9 подключены через второй формирователь 10 импульса к выходу делител П частоты. Обнул ющий вход делител 11 частоты объединен с вторым входом первого уп равл емого ключа 2 и подключен к пр мому выходу RS-триггера 9, Выход второго генератора 12 опорной частоты подключен к счетному входу делител 11 и первому входу второго управл е- мого ключа 4, второй вход которого подключен к пр мому выходу RS-триггера 8, вл ющемус выходом устройства Управл емые ключи 2 и 4 могут быть реализованы в простейшем случае на логических элементах, реализующих функцию И, Формирователи 6 и 10 реализованы по известным схемам и формируют на своих выходах импульс напр жени при поступлении на его вход перепада напр жени .
Устройство работает следующим образом .
Первоначально RS-триггер 9 нахо- дитс в единичном состо нии, а RS- триггер 8 - в нулевом состо нии. Управл емый ключ 2 открыт, а управл емый ключ 4 закрыт. Так как на R-вход
делител 11 частоты имеетс разрешающее напр жение, он осуществл ет сче импульсов, снимаемых с генератора 12, с частотой fg , Одновременно на суммирующий вход реверсивного счетчика 3 поступают импульсы напр жени снимаемые с выхода генератора 1 с частотой f , (эпюра Вых,2 на фиг,2) При по влении на выходе делител 11 импульса напр жени (задержка определ етс коэффициентом делени N) срабатывает формирователь 10 и его вы- ходной импульс устанавливает триггер 9 в нулевое состо ние, а триггер 8 - в единичное. Делитель 11 прекращает счет импульсов и обнул етс , управл емый ключ 2 закрываетс , а управл емый ключ 4 открьшаетс , К указанному моменту времени по суммирующему входу в счетчике 3 будет записано следующее количество импульсов
Nfi п ---
2 На вычитающий вход реверсивного
счетчика 3 через управл емый ключ 4 поступают импульсы напр жени , снимаемые с выхода генератора 12, поэтому ранее записанное в счетчик 3 количество импульсов уменьшаетс , Б момент обнулени реверсивного счетчика 3 срабатывает дешифратор 5 нул который своим сигналом возвращает триггер 8 в нулевое состо ние, а триггер 9 через элемент 7 задержки устанавливает в единичное состо ние. Далее весь процесс циклически повтор етс . Так как с реверсивного счетчика было списано п импульсов, то врем считывани определ етс выражением
Тсч.т N р
.
вых
Выходным сигналом Tg,, вл етс сигнал, снимаемый с выхода триггера 8 (эпюра Вых,Т2 (8) на фиг,2), Полученное выражение дл длительности выходного импульса вл етс абсолютным , а реальное значение длительности выходного импульса можно представить в виде
fl-l-ilL, (г f.)
реал Г ьых
Тьь,х - ДТ
Af,, Af
девиаци частот генераторов 1 и 12 в процессе их функционировани ;
приращение длительности выходного импульса напр жени , обусловленного изменением частот f
В процессе функционировани устройства изменение частот f. и f.
происходит гораздо медленнее, по срав- IQ ратор опорной частоты, выход которонению с процессами, происход щими в устройстве, при этом изменение частот f и fg (под воздействием внешних факторов) происходит однонаправ- ленно, что достигаетс схемотехническими приемами. Условие посто нства «длительности выходного импульса
реал Т
ВЫХ
лт
соблюдаетс при N
N f
()
о
Из указанного уравнени можно определить оптимальное выражение частоты генератора 1
f - ,
N - 2f2u Выбира параметры генераторов 1 и 12, можно получить выходной импульс напр жени , относительна нестабильность которого будет иметь значение значительно меньшее, чем относительна нестабильность частот любого из генераторов 1 и 12. Практически даже .При нестрогом соблюдении услови минимизации ДТ достигаетс выигрьш в уменьшении нестабильности длительности выходного импульса напр жени по отношению к относительной нестабильности частот генераторов 1 и 12.
Выходной импульс напр жени можно использовать дл контрол частоты различных генераторов путем подсчета импульсов за полученный высокоста
бильный интервал времени и своевременного прин ти решени о достоверности получаемой информации .
Claims (1)
- Формула изобретениУстройство дл формировани врем - задающих интервалов, содержащее гене -25го через первый управл емый ключевой элемент соединен с суммирующим входом реверсивного счетчика, вычитающий вход -которого подключен к выходу15 второго управл емого ключевого элемента , а выход - к входам дешифратора нул , RS-триггер, делитель частоты , отличающеес тем, что, с целью повьппени стабильности20 длительности врем задающих интервалов , в него введены дополнительный RS-триггер, элемент задержки, два формировател импульсов, второй генератор опорной частоты, выход которого подключен к счетному входу делител частоты и первому выходу дополнительного RS-триггера, вл ющемус выходом устройства, выход дешифратора нул через первый форми30 рователь импульса подключен к объединенным обнул кнцему входу дополнительного RS-триггера и входу элемента задержки, выход которого подключен к установочному входу первого35 RS-триггера, обнул ющий вход которого объединен с установочным входом дополнительного RS-триггера и через второй формирователь импульса подключен к выходу делител частоты,40 обнул ющий вход которого объединен с вторым входом первого управл ющего ключевого элемента и подключен к пр мому выходу первого RS-триггера,вш. JIJIJUIIJLJIJLJIJVJI-JI-A- Л 4JLJUl-njULJlJV4linJUUlJL«. ,1..-- -- ..Ijiti Iri; If tII«. .. ih I,.ti,if-p- - , j-j(.e«t«JlJT«nJl«nJUn-nwbji-Ll:/;j|n n П n nт I ,, tjЬм.Т1/, ,1)И)W A---JLJlJt-Jl- f-JULJljtMMKSLIkajffti8tn.iniФа1.г.ljsjr
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU864060932A SU1439733A1 (ru) | 1986-04-28 | 1986-04-28 | Устройство дл формировани врем задающих интервалов |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU864060932A SU1439733A1 (ru) | 1986-04-28 | 1986-04-28 | Устройство дл формировани врем задающих интервалов |
Publications (1)
Publication Number | Publication Date |
---|---|
SU1439733A1 true SU1439733A1 (ru) | 1988-11-23 |
Family
ID=21235295
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU864060932A SU1439733A1 (ru) | 1986-04-28 | 1986-04-28 | Устройство дл формировани врем задающих интервалов |
Country Status (1)
Country | Link |
---|---|
SU (1) | SU1439733A1 (ru) |
-
1986
- 1986-04-28 SU SU864060932A patent/SU1439733A1/ru active
Non-Patent Citations (1)
Title |
---|
Патент JP № 54-42579, кл. Н 03 К 17/28, 1979. * |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
SU1439733A1 (ru) | Устройство дл формировани врем задающих интервалов | |
RU1800640C (ru) | Формирователь импульсов с линейным изменением периода их следовани | |
SU542337A1 (ru) | Дискретный формирователь случайных интервалов времени | |
SU377795A1 (ru) | Устройство регулируемого запаздывания | |
SU531264A1 (ru) | Генератор пачек импульсов | |
SU1569879A1 (ru) | Устройство дл восстановлени тактовых импульсов | |
SU659976A1 (ru) | Цифровой измеритель частоты | |
SU917172A1 (ru) | Цифровой измеритель временных интервалов | |
SU1117853A1 (ru) | Устройство дл воспроизведени фазомодулированного сигнала | |
SU632067A1 (ru) | Генератор псевдослучайных последовательностей двоичных сигналов | |
SU725209A1 (ru) | Формирователь импульсов | |
SU892680A1 (ru) | Устройство дл формировани переменных временных интервалов | |
SU1370727A1 (ru) | Устройство дл автоматической настройки избирательного усилител на середину полосы пропускани | |
SU1008893A1 (ru) | Генератор последовательностей импульсов | |
SU1451655A2 (ru) | Устройство дл задани соотношени скоростей | |
SU542336A1 (ru) | Генератор импульсов | |
SU1255984A2 (ru) | Преобразователь интервалов времени в цифровой код | |
SU1615713A1 (ru) | Датчик формы сигналов | |
SU1238194A1 (ru) | Умножитель частоты | |
SU641637A1 (ru) | Устройство формировани ступенчатотрапецеидального напр жени | |
SU941904A1 (ru) | Устройство дл определени моментов экстремумов гармонического сигнала | |
SU1401480A1 (ru) | Многоканальный цифровой интерполирующий фильтр | |
SU884105A1 (ru) | Временной преобразователь интервала времени | |
SU834936A1 (ru) | Делитель частоты следовани иМпульСОВ C пЕРЕМЕННыМ КОэффициЕНТОМдЕлЕНи | |
SU1451689A1 (ru) | Устройство дл делени периодических временных интервалов на заданное число интервалов |