SU1430989A1 - Устройство выборки-хранени - Google Patents
Устройство выборки-хранени Download PDFInfo
- Publication number
- SU1430989A1 SU1430989A1 SU874212315A SU4212315A SU1430989A1 SU 1430989 A1 SU1430989 A1 SU 1430989A1 SU 874212315 A SU874212315 A SU 874212315A SU 4212315 A SU4212315 A SU 4212315A SU 1430989 A1 SU1430989 A1 SU 1430989A1
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- elements
- input
- output
- key
- amplifier
- Prior art date
Links
Landscapes
- Filters That Use Time-Delay Elements (AREA)
- Analogue/Digital Conversion (AREA)
Abstract
Изобретение относитс к аналоговой вычислительной технике, к устройствам выборки и хранени , в частности к устройствам обработки выходного сигнала микросхем с зар довой св зью (МСЗС). Цель изобретени - повышение точности и быстродействи устройства. Поставленна цель осуществл етс за счет подачи в противо- фазе на вход усилител 2, в том числе через элемент 6 в режиме хранени напр жени , ошибок, вызванных зар дом переключени сквозным прохождением сигнала, токами утечки ключевых МОП-структур. Точна компенсаци этих эффектов позвол ет значительно снизить емкость элементов 6, 7 и повысить быстродействие устройства. Устройство содержит ключевые элементы 1, 2, буферные усилители 3, 4, 5, накопительные элементы 6, 7 на конденсаторах. I ил.
Description
4
00
о со
00
со
Изобретение относитс к аналоговой вычислительной технике, к устройствам обработки выходного сигнала микросхем с зар довой св зью (МСЗС).
Цель изобретени - повышение точности и быстродействи устройства.
На чертеже представлена функциональна схема устройства.
Устройство содержит первый, второй аналоговые ключейые эл е1чёнты 1, 2, Л ервыи , второй буферные усилители 3, 4, третий ин- вертирующий буферный усилитель 5, первый, второй накопительные элементы 6, 7, на конденсаторах , шину 8 нулевого потенциала устройства, входы 9, 10 информационный и управл ющий, информационный выход 1.
Устройство работает следующим образом.
В режиме выборки при высоком значении логического сигнала на входе 10 устройства элементы 1, 2 открыты, потен- циа.чы на первом и втором выводах элементов 6, 7 уравниваютс с потенциалом на выходе усилител 3. На выходе усили- I CJiH 4. выходе 1 1 устройства ф()|)мирует- с напр жение, соответствующее выходному напр жению усилител 1 и напр жению на входе 9 х стройства. На выходе усилител 5 II втором выводе элемента 6 формируетс напр жение, величина которого определ етс коэффициентом передачи и напр жением сдвига инвертирующего усилител 5. напр жением , на втором выводе элемента 7.
В )ежиме хранени при низком значении лошческогс) сигнала на входе И) устройства э.юмснгы I. 2 закрьггы. элементы (). 7 сохран ют запасенный на интер- ва.че в|)емени выборки зар д, поэтому иотен- циа.И) В1 1ходов элементов 1, 2 остаютс рав- Н1)1ми потенциалу на ннтерва.че времени выборки . В режиме хранени напр жение па выходе 11 устройства также соответствует потеициалу на первом выводе элемента 6 и. с.ледовательно. напр жению на 11нтерва,1е времени выборки.
В режиме выборки напр жение сдвига CTpoiicToa онреде.ч етс только суммой напр жений сдвщ-а усилителей 3, 4, при использовании в качестве элементов , 2 нолупроводниковых структур с ио.чевым эф- (licKTOM, например ИС быстродействующих МОП-ключей (например, 590КН8). При переходе из режимов выборки в режим хранени э.чеменгы 1, 2 закрьизаютс и из их цепей управлени на иервый вывод элемента 6 и первый вывод э.чемента 7 поступает зар д через паразитные емкости, величины которых близки дл ключей 1, 2, так как потенциалы на выводах эле.мен- тов 1, 2 сохран ютс практически равными в обоих режимах работы устройства. При выборе коэффициента усилител 5 рави1 1м отнонк нню ве.чичин емкостей элемен- тов 6, 7 нриран1ение напр жени на об- к. шдках конденсатора 6 от зар да переклю
15
20
Ю
5
40 55 30
35
45
50
2
чени элемента 1 будет равно и противоположно по знаку приращению напр жени на выходе усилител 5, которое вызываетс соответствующим изменением напр жени на элементе 7 от зар да переключени элемента 2. Таким образом, на входе и выходе усилител 4 при переходе в режим хранени напр жение не изменитс . Аналогично будут взаимокомпенсироватьс помехи и невыбираемые сигналы, проход щие через за- крыть е элементы 1, 2 в режи.ме хранени устройства.
При выборе уси;1ителей 4, 5 в качестве входных приборов с полевым эффектом точ- ноеть устройства в режиме хранени будет фактически опреде.ч тьс разностью токов утечки элементов 1, 2 благодар действию компенсирующ,ей цепочки: элемент 7, уеили- тель 5, элемент 6. Дл полной компенсации при заданной температуре источников погрешности емкость эле.мента 7 или коэффициент передачи усилител 5 могут быть подрегулированы без ущерба дл работы устройства .
Использование в качестве элементов 1, 2 ИС с согласованными МОП-к.тючами позво- ,-1 ет наиболее полно реализовать достоинства устройства, например значительно одновременно с новьннение.м точности увеличить быстродействие за счет снижени емкостей э.чементов 6, 7 при заданной norpeiuHOc- ти обработки сигнала.
Формула и:юп1 е 1ени /
Устройство выборки-хранен 11 . щее первый, второй и третий буферные усилители , первый и BTOpoii накопите.чьные элементы на конденсаторах, иервый и второй ключевые элементы, управл ющие входы которых вл ютс управл ющим входом устройства , вход первого буферного усилител вл етс информационны.м входом устройства , а выход подключен к входу первого ключевого элемента, первые обкладки конденсаторов первого и второго наконите.пь- ных элементов подключены соответственно к входам второго и третьего буферных усилителей , втора обкладка конденсатора второго накопительного элемента подключена к щине нулевого потенциала устройства. отличающеес те.м, что, с целью повышени точности и упрощени устройства, вход второго ключево1-о э.чемента подключен к входу первого ключевого элемента, выходы первого и второго ключевых элементов подключены соответственно к входам второго и третьего буферных усилителей, втора об- к.чадка конденсатора нервого накопительного элемента подключена к выходу третьего буферного усилител , выход второго буферного усилител вл етс инфор.мационным выходом устройства.
Claims (1)
- Формула изобретенияУстройство выборки-хранения, содержащее первый, второй и третий буферные усилители, первый и второй накопительные элементы на конденсаторах, первый и второй ключевые элементы, управляющие входы которых являются управляющим входом устройства, вход первого буферного'усилителя является информационным входом устройства, а выход подключен к входу первого ключевого элемента, первые обкладки конденсаторов первого и второго накопительных элементов подключены соответственно к входам второго и третьего буферных усилителей, вторая обкладка конденсатора второго накопительного элемента подключена к шине нулевого потенциала устройства. отличающееся тем, что, с целью повышения точности и упрощения устройства, вход второго ключевого элемента подключен к входу первого ключевого элемента, выходы первого и второго ключевых элементов подключены соответственно к входам второго и третьего буферных усилителей, вторая обкладка конденсатора первого накопительного элемента подключена к выходу третьего буферного усилителя, выход второго буферного усилителя является информационным выходом устройства.
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU874212315A SU1430989A1 (ru) | 1987-03-16 | 1987-03-16 | Устройство выборки-хранени |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU874212315A SU1430989A1 (ru) | 1987-03-16 | 1987-03-16 | Устройство выборки-хранени |
Publications (1)
Publication Number | Publication Date |
---|---|
SU1430989A1 true SU1430989A1 (ru) | 1988-10-15 |
Family
ID=21291658
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU874212315A SU1430989A1 (ru) | 1987-03-16 | 1987-03-16 | Устройство выборки-хранени |
Country Status (1)
Country | Link |
---|---|
SU (1) | SU1430989A1 (ru) |
-
1987
- 1987-03-16 SU SU874212315A patent/SU1430989A1/ru active
Non-Patent Citations (1)
Title |
---|
Авторское свидетельство СССР № 803013, кл. G 11 С 27/00, 1979. Авторское свидетельство СССР № 894795, кл. G 11 С 27/00, 1980. * |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
EP0741391B1 (en) | Sample-and-hold circuit device | |
KR0170410B1 (ko) | 마스터슬레이브형 플립플롭회로 | |
US5459483A (en) | Electronic device with feedback loop | |
EP0275548B1 (en) | Voltage comparator circuit | |
US4604584A (en) | Switched capacitor precision difference amplifier | |
JPH0457125B2 (ru) | ||
EP0483419A1 (en) | Fully differential sample and hold adder circuit | |
US3851260A (en) | Signal sampling circuits | |
SU1430989A1 (ru) | Устройство выборки-хранени | |
SU1474745A1 (ru) | Устройство выборки-хранени | |
US4162539A (en) | Read-out circuit for digital storage elements | |
US4616145A (en) | Adjustable CMOS hysteresis limiter | |
EP0433383B1 (en) | Sample-hold amplifier circuit | |
US3836893A (en) | Capacitive computer circuits | |
JP2698222B2 (ja) | サンプルホールド回路 | |
SU830582A1 (ru) | Аналоговое запоминающее устройство | |
SU1378039A1 (ru) | Коммутатор аналоговых сигналов | |
RU2018980C1 (ru) | Аналоговое запоминающее устройство | |
SU1495853A1 (ru) | Аналоговое запоминающее устройство | |
SU698055A2 (ru) | Ячейка аналоговой пам ти | |
JPH0660688A (ja) | サンプル・ホールド回路 | |
JPS61148910A (ja) | スイツチトキヤパシタ回路 | |
SU1365132A1 (ru) | Аналоговое запоминающее устройство | |
SU1282220A1 (ru) | Аналоговое запоминающее устройство | |
JPH0574188A (ja) | サンプルホールド回路 |