SU1406734A1 - E-flip-flop - Google Patents
E-flip-flop Download PDFInfo
- Publication number
- SU1406734A1 SU1406734A1 SU864157783A SU4157783A SU1406734A1 SU 1406734 A1 SU1406734 A1 SU 1406734A1 SU 864157783 A SU864157783 A SU 864157783A SU 4157783 A SU4157783 A SU 4157783A SU 1406734 A1 SU1406734 A1 SU 1406734A1
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- bus
- trigger
- flip
- flop
- inverter
- Prior art date
Links
Landscapes
- Manipulation Of Pulses (AREA)
Abstract
Изобретение относитс к импульсной технике и может быть использовано при построении триггерных систем . Цель изобретени - повышение надежности триггера путем минимизации электрической схемы. Устройство содержит шины 1 и 2 установки и сброса , инвертор 3, элемент ИЛИ-FIE 4 и МДП-транзистор 5. Устройство функционирует в соответствии с таблицей истинности Е-триггера, т.е. при поступлении на шины 1 и 2 комбинации лог. 11 триггер сохран ет предыдущее состо ние. 1 ил.The invention relates to a pulse technique and can be used in the construction of trigger systems. The purpose of the invention is to increase the reliability of the trigger by minimizing the electrical circuit. The device contains bus 1 and 2 installation and reset, inverter 3, the element OR-FIE 4 and MOS transistor 5. The device operates in accordance with the truth table of the E-flip-flop, i.e. when entering the bus 1 and 2 combinations of the log. 11 trigger retains previous state. 1 il.
Description
о:about:
vjvj
ооoo
JisJis
Изобретение относитс к импульсной технике и может быть использовано при построении триггерных системThe invention relates to a pulse technique and can be used in the construction of trigger systems.
Целью изобретени вл етс повы- шение надежности триггера путем минимизации электрической схемы.The aim of the invention is to increase the reliability of the trigger by minimizing the electrical circuit.
На чертеже изображена электрическа принципиальна схема Е-триггера.The drawing shows an electrical schematic diagram of an E-flip-flop.
Е-триггер содержит шину 1 установки , шину 2 сброса, инвертор 3, элемент ИЛИ-НЕ А, МДП-транзистор 5, затвор которого соединен с шиной 2 сброса , исток - с шиной 1 установки и первым входом элемента ИЛИ-НЕ 4, а сток - с вторым входом элемента ИЛИ-НЕ 4 и выходом инвертора 3, выход элемента ИЛИ-НЕ 4 соединен с входом инвертора 3.The E-flip-flop contains the bus 1 of the installation, the bus 2 reset, inverter 3, the element OR NOT HE, the MOS transistor 5, the gate of which is connected to the bus 2 reset, the source - with the bus 1 installation and the first input of the element OR NOT 4, and the drain is from the second input of the element OR NOT 4 and the output of the inverter 3, the output of the element OR NOT 4 is connected to the input of the inverter 3.
Устройство функционирует в соот- ветствии с таблицей истинности Етриггера , т,е. при постугглении на шины 1 и 2 комбинации лог. 11 триггер сохран ет предыдущее состо ние.The device operates in accordance with the Etrigger truth table, t, e. when postguglenii on tires 1 and 2 of the combination log. 11 trigger retains previous state.
Claims (1)
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU864157783A SU1406734A1 (en) | 1986-12-08 | 1986-12-08 | E-flip-flop |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU864157783A SU1406734A1 (en) | 1986-12-08 | 1986-12-08 | E-flip-flop |
Publications (1)
Publication Number | Publication Date |
---|---|
SU1406734A1 true SU1406734A1 (en) | 1988-06-30 |
Family
ID=21271502
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU864157783A SU1406734A1 (en) | 1986-12-08 | 1986-12-08 | E-flip-flop |
Country Status (1)
Country | Link |
---|---|
SU (1) | SU1406734A1 (en) |
-
1986
- 1986-12-08 SU SU864157783A patent/SU1406734A1/en active
Non-Patent Citations (1)
Title |
---|
Агахан н Т.Н. и др. Интегральные триггеры устройств автоматики. М., 1978, с. 35. Букреев И.Н. и др. Микроэлектронные схемы цифровых устройств: Сов. радио, 1973, с. 61, рис. 2, 17. * |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
KR900017297A (en) | Semiconductor switch | |
KR890012385A (en) | Semiconductor integrated circuit | |
KR880005746A (en) | Semiconductor integrated circuit | |
SU1406734A1 (en) | E-flip-flop | |
KR880001131A (en) | Output buffer circuit | |
KR880006791A (en) | Power MOSFETs with Current Sense | |
KR930006875A (en) | Integrated circuit | |
ATE141726T1 (en) | CONTROL SYSTEM FOR AN ELECTRICAL CONVERTER | |
FR2507028A1 (en) | ELECTRONIC CIRCUIT DEVICE, ESPECIALLY FOR USE IN AN ELECTRICALLY PROGRAMMABLE DEAD MEMORY | |
KR870001672A (en) | Semiconductor circuit device | |
SU1182665A1 (en) | Element having three states | |
RU2012128C1 (en) | Emitter follower | |
SU1182654A2 (en) | Pulse-height discriminator | |
SU1257835A1 (en) | Majority element | |
SU1474831A1 (en) | G-flip-flop | |
SU1660168A1 (en) | Current reversal device | |
SU474927A1 (en) | Threshold device | |
JPS5763935A (en) | Bootstrap circuit | |
SU1651367A1 (en) | Transistor relay | |
SU1607013A1 (en) | Address shaper | |
SU1676069A1 (en) | Multistable flip-flop | |
SU1443137A1 (en) | G-flip-flop | |
SU1429315A2 (en) | Nor gate | |
SU1497740A1 (en) | Inverter | |
KR920006989A (en) | Nonvolatile Semiconductor Memory |