SU474927A1 - Threshold device - Google Patents

Threshold device

Info

Publication number
SU474927A1
SU474927A1 SU1759490A SU1759490A SU474927A1 SU 474927 A1 SU474927 A1 SU 474927A1 SU 1759490 A SU1759490 A SU 1759490A SU 1759490 A SU1759490 A SU 1759490A SU 474927 A1 SU474927 A1 SU 474927A1
Authority
SU
USSR - Soviet Union
Prior art keywords
threshold device
output
avalanche transistor
trigger
input
Prior art date
Application number
SU1759490A
Other languages
Russian (ru)
Inventor
Владимир Дмитриевич Дворников
Сергей Терентьевич Латушкин
Лев Ильич Юдин
Original Assignee
Предприятие П/Я А-1758
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я А-1758 filed Critical Предприятие П/Я А-1758
Priority to SU1759490A priority Critical patent/SU474927A1/en
Application granted granted Critical
Publication of SU474927A1 publication Critical patent/SU474927A1/en

Links

Landscapes

  • Manipulation Of Pulses (AREA)

Description

РЬобретение относитс  к импульсной технике и может использоватьс  в быстродействующих электронных схемах.The invention relates to a pulse technique and can be used in high-speed electronic circuits.

Известно пороговое устройство, содержащее лавинный транзистор, источник смещени , линию задержки и накопительный конденсатор .A threshold device is known comprising a avalanche transistor, a bias source, a delay line, and a storage capacitor.

Однако известное устройство имеет низкую предельную частоту срабатывани  и не защищено от ложных срабатываний при воздействии на его вход гармонического сигнала .However, the known device has a low limit frequency of operation and is not protected from false positives when exposed to its input harmonic signal.

Целью изобретени   вл етс  увеличение частоты срабатыва11и  н исключение ложных срабатываний.The aim of the invention is to increase the frequency of triggering and eliminating false positives.

Дл  этого в устройство введены двусторонний ограничитель, триггер и формирователь , ,upH4e:ii :к коллекгару ла ВИН1НОго Тгранз-истора через накопительный конденсатор и линию задержки подсоединен один нз входов триггера, а к базе - двусторонний ограничитель и через формирователь другой вход триггера , выход которого соединен с эмиттером лавинного транзистора.For this, a double-sided limiter, trigger and driver, upH4e: ii: are entered into the device; a VIN1NO Tgran-source collector is connected via a storage capacitor and a delay line one out of the trigger inputs, and to the base is a double-sided limiter and through the driver another input trigger, output which is connected to the emitter of the avalanche transistor.

На чертеже приведена схема порогового устройства.The drawing shows a diagram of the threshold device.

Пороговое устройство содержит двусторонний ограничитель /, лавинный транзистор 2, источник смещени  3, клемму питани  4, накопительный конденсатор 5, нагрузку 6, резисторы 7, 8 и 9, формирователь 10, триггер 11 11 линию задержки 12, причем выход двустороннего ограничител  / нодключен к базе лавинного транзистора 2, соединенной с входом формировател  10, и через резистор 7- с выходом источника смещени  3. Коллектор лавинного транзистора 2 подключен через резистор 8 к клемме питани  4, а через последовательно соединенные накопительный конденсатор 5 н нагрузку 6, обща  точка которых соединена с входом лииин задержки 12, к корпусу. Выходы фордпфозател  10 п линии задержки 12 соединены с соответствующими входами триггера //, выход которого подключен к эмиттеру лавинного транзистора 2, соединенному через резистор 9 с корпусом.The threshold device contains a double-sided limiter /, avalanche transistor 2, a source of bias 3, a power supply terminal 4, a storage capacitor 5, a load 6, resistors 7, 8 and 9, a driver 10, a trigger 11 11 delay line 12, and the output of the two-sided limiter is not connected to the base of the avalanche transistor 2 connected to the input of the driver 10 and through the resistor 7 with the output of the bias source 3. The collector of the avalanche transistor 2 is connected through a resistor 8 to the power terminal 4, and through series-connected storage capacitor 5 n Load 6, the total point of which is connected to the input Li delays 12, to the body. The outputs of the backplate 10 p delay line 12 are connected to the corresponding trigger inputs //, the output of which is connected to the emitter of the avalanche transistor 2 connected through a resistor 9 to the housing.

Пороговое устройство работает следующим образом.The threshold device operates as follows.

В исходном состо нии лавинный транзистор 2 заперт посредством подачи на его базу отрицательного нанр йсенн  смещени  с выхода источника смещени  3, конденсатор 5 зар жен через резистор 8 до напр жени , подаваемого на клемму питани  4, триггер // находитс  в состо нии, соответствующем отсутствию на его выходе положительного запирающего напр жени .In the initial state, the avalanche transistor 2 is locked by applying to its base a negative nansenise bias from the output of the bias source 3, the capacitor 5 is charged through the resistor 8 to the voltage applied to the power terminal 4, and the trigger // is absent at its output a positive blocking voltage.

Входное синусаидальное на.лр женне пост 1пает че,рез двусторонний ограничитель /, защищающей пороговое устройство от переThe input sinusoidal l. Post is a single post, through a double-sided stop / that protects the threshold device from over

SU1759490A 1972-03-13 1972-03-13 Threshold device SU474927A1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU1759490A SU474927A1 (en) 1972-03-13 1972-03-13 Threshold device

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU1759490A SU474927A1 (en) 1972-03-13 1972-03-13 Threshold device

Publications (1)

Publication Number Publication Date
SU474927A1 true SU474927A1 (en) 1975-06-25

Family

ID=20506591

Family Applications (1)

Application Number Title Priority Date Filing Date
SU1759490A SU474927A1 (en) 1972-03-13 1972-03-13 Threshold device

Country Status (1)

Country Link
SU (1) SU474927A1 (en)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN110739938A (en) * 2019-10-18 2020-01-31 中国工程物理研究院应用电子学研究所 electric pulse trigger circuit structure

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN110739938A (en) * 2019-10-18 2020-01-31 中国工程物理研究院应用电子学研究所 electric pulse trigger circuit structure
CN110739938B (en) * 2019-10-18 2023-07-11 中国工程物理研究院应用电子学研究所 Electric pulse trigger circuit structure

Similar Documents

Publication Publication Date Title
US2976432A (en) Stable-fast recovery transistorized multivibrator circuit
KR880005746A (en) Semiconductor integrated circuit
GB1207888A (en) Squaring circuit
SU474927A1 (en) Threshold device
GB1022347A (en) High frequency pulse generator
SU611300A1 (en) Time delay element
SU149629A1 (en) Inverter
SU968889A2 (en) One-shot multivibrator
SU758120A1 (en) Device for preventing bounce of contacts
SU452058A1 (en) Pulse shaper
SU459849A1 (en) Pulse selector by duration
SU445977A1 (en) Schmitt trigger
SU382236A1 (en) NON-CONTACT KEY FOR DISCHARGE CONDENSER
SU367528A1 (en) TRIGGER DEVICE
SU832710A1 (en) Single-shot multivibrator
SU455289A1 (en) Millivoltmeter single pulse
SU410535A1 (en)
SU476631A1 (en) Transistor amplifier
SU445139A1 (en) Integrator
SU645280A1 (en) Transistor logic element-based inverter
SU482879A1 (en) Pulse generator
SU430491A1 (en) VOLTAGE CONVERTER IN FREQUENCY
SU367527A1 (en) Schmitt Trigger with Hysteresis Compensation
SU560331A1 (en) Delay device
SU411618A1 (en)