SU1403397A1 - Резервированный генератор сетки опорных частот - Google Patents
Резервированный генератор сетки опорных частот Download PDFInfo
- Publication number
- SU1403397A1 SU1403397A1 SU864121022A SU4121022A SU1403397A1 SU 1403397 A1 SU1403397 A1 SU 1403397A1 SU 864121022 A SU864121022 A SU 864121022A SU 4121022 A SU4121022 A SU 4121022A SU 1403397 A1 SU1403397 A1 SU 1403397A1
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- input
- inputs
- output
- channels
- outputs
- Prior art date
Links
Landscapes
- Manipulation Of Pulses (AREA)
Description
(2t) 4121022/24-21
(22) 05.06.86
(46) 15.06.88. Бкш. № 22
(71)Специальное конструкторское бюро Титан
(72)В.Н. Потер хин и Е.Ф. Маслыгина (53) 681.3(088.8)
(56)Авторское свидетельство СССР № 1188920, кл. Н 05 К 10/00, 21.10.83.
(j4) РЕЗЕРВИРОВАННЫЙ ГЕНЕРАТОР СЕТКИ ОПОРНЫХ ЧАСТОТ
(57)Изобретение относитс к вычислительной и импульсной технике и может использоватьс дл генерации сетки опорньЬ частот. Цель изобретени - расширение функциональных возможностей и повышение точности работы. Генератор содержит в каждом канале задающий генератор 14, подсоединенный к информационному входу делител 15 частоты , и оконечные мажоритарные элементы 11-13. Делитель 15 частоты состоит из последовательно соединенных двух триггеров 18 и 19 и счетчика 20. Дополнительно в каждый канал введены блоки 16 и 17 обнулени старших и младших весовых разр дов делител , В генераторе осуществл етс раздельна установка в исходное состо ние делителей 15 частоты по высокой и низкой частоте, т.е. уменьшаетс неравномерность последовательности импульсов . 1 з.п. ф-лы, 1 ил
чэ
(Л
4
СО СО СО
Изобретение относитс к вычислительной и импульсной технике и может использоватьс дл генерации сетки опорных частот.
Целью изобретени вл етс расширение функциональных возможностей за счет получени сетки опорных частот и повьшение точности работы устройства .
На чертеже представлена фукнцио- нальна схема резервированного генератора сетки опорных частот.
Устройство содержит каналы 1-3 формировани импульсов, конденсаторы 4-6, мажоритарные элементы 7-13.
Первые выходы каналов 1-3 формировани импульсов соединены соответственно с первым, вторым, третьим входами мажоритарного элемента 9.
Вторые выходы каналов 1-3 формировани импульсов соединены соответственно с первым, вторым, третьим входами мажоритарного элемента 10, выход которого соединен с первыми вхо дами каналов 1-3 формировани импульсов .
Третьи выходы каналов 1-3 формировани импУЛьсов соединены соответственно с первым, вторым, третьим вхо- дами мажоритарного элемента 11,
Четвертые выходы каналов 1-3 формировани импульсов соединены соответственно с первым, вторым, третьим входами мажоритарного.элемента 12,
П тые выходы каналов формировани импульсов соединены соответственно с первым, вторым, третьим входами мажоритарного элемента 13, выход которого соединен с вторыми входами ка налов 1-3 формировани импульсов.
Первые выводы конденсаторов 4 и 5 объединены и соединены с третьим вхо дом канала 1 формировани импульсов, второй вывод конденсаторов 4 объедй- нен с первым вьгоодом конденсатора 6 и соединен с третьим входом канала 3 формировани импульсов.
Вторые вьшоды конденсаторов 5 и 6 объединены и соединены с третьим вхо
дом канала 2 формировани импульсов.
Шестые выходы каналов 1-3 формировани импульсов соединены соответственно с первым, вторым, третьим входами мажоритарного элемента 7, выход Которого соединен с четвертыми входа-ми каналов 1-3 формировани импульсов .
О
5
0
о
-
5
0
Седьмые выходы каналов 1-3 формировани импульсов соединены соответственно с первым, вторым, третьим входами мажоритарного элемента 8, выход которого соединен с п тыми входами каналов 1-3 формировани импульсов.
Каналы 1-3 формировани идентичны и содержат задающий генератор 14, делитель 15 частоты, блоки 16 и 17 обнулени .
Выход задающего генератора 14 соединен с первыми входами делител 15 частоты и блока 16 обнулени . Вход задающего генератора 14 вл етс третьим входом канала формировани импульсов . Второй вход блока 16 обнулени вл етс первым входом, а выход - шестым выходом канала формировани импульсов.
Второй вход делител 15 частоты вл етс четвертым входом канала формировани импульсов, С первого по п тый выходы делител 15 частоты вл ютс с первого по п тый выходами канала формировани импульсов.
Первый выход делител 15 частоты соединен с первым входом блока 17 обнулени , второй вход которого вл етс вторым входом канала формировани импульсов .
Выход блока 17 обнулени вл етс седьмым выходом канала формировани импульсов,
Третий вход делител 15 частоты вл етс п тым входом канала формировани импульсов.
Делитель 15 частоты содержит триггеры 18 и 19, счетчик 20.
Вход триггера 18 вл етс первым входом делител 15 частоты. Выход триггера 18 соединен со входом триггера 19, вход установки которого вл етс вторым входом делител 15 частоты .
Выход триггера 19 соединен со счетным входом счетчика 20 и вл етс первым вьпсодом делител 15 частоты ,
Выходы счетчика 20 вл ютс со второго по п тый выходами делител 15 частоты.
Вход установки счетчика 20 вл етс третьим входом делител 15 частоты .
Блоки 16 и 17 обнулени идентичны и содержат триггеры 21-24, 22.
Вход предустановки и вход установки триггеров 21 и 22 объединены и
вл ютс первым входом блока обнулени . Вход установки триггера 21 вл етс вторым входом блока обнулени . Выход триггера 21 соединен со входом предустановки триггера 22, выход которого вл етс выходом блока обнулени .
Резервированный генератор сетки опорных частот работает следующим об разом.
При включении напр жени питани начинают работать задающие генераторы 14 в каждом канале 1-3 формировани импульсов. Поскольку частоты за- дающих генераторов.14 могут несколько отличатьс друг от друга (в пределах допуска), то сигналы на выходах делителей 15 частоты по вл ютс сначала в одном из каналов 1-3 фор- мирователей импульсов. Предположим, это происходит в канале 1. Тогда блок 16 обнулени формирует короткий импульс, который, пройд через мажоритарный элемент 7, устанавливает в исходное состо ние триггеры 19 в делителе 15 частоты всех каналов 1-3. Блок 17 обнулени формирует короткий импульс, который, пройд через мажоритарный элемент 8, устанавливает в исходное состо ние счетчика 20 в делтел х 15 частоты всех каналов 1-3.
Таким образом, частоты на выходах канаЛов 2 и 3 синхронизированы частотой канала 1 формировани импульсов.
Конденсаторы 5 и 6 предназначены дл синхронизации задающих генераторов 14, которые вл ютс кварцевыми генераторами, по частоте (допускаетс отклонение по фазе). Таким об- разом устран ютс биени низких частот , которые возникают из-за неточности подгонки частот задающих генераторов 14 и разброса параметров элементов схем. Синхронизаци дости- гаетс за счет по влени взаимных вынужденных колебаний кварцевых резонаторов при рассогласовании амплитуды и фазы механических колебаний каждого из них.
При отказе одного из каналов 1-3 формировани импульсов (в любом его месте) или двух каналов одновременно резервированный генератор оказываетс работоспособным за счет применени мажоритарных элементов 7-13,
. Повышение точности работы резервированного генератора достигаетс за счет раздельной установки в исход;ное
-
5 0 5 0
5
0 g
0
5
97
состо ние делителет 15 г.астоть по высокой и низкой частоте, т.е. использование двух блоков 16 и 17 обнулони уменьшает неравномерность после оиа- , тельности импульсов.
Claims (2)
1. Резервированньп генератор сетки опорных частот, содержащий первый, второй, третий каналы формировани импульсов, отличающийс тем, что, с целью расширени функци- ональ ных фозможностей и повышени точности работы, в него введены три конденсатора , семь мажоритарных элементов , причем первые выходы первого, второго, третьего каналов формировани импульсов соединены соответственно с первым, вторым, третьим входами первого мажоритарного элемента, вторые выходы первого, второго, третьего каналов формировани импульсов соединены соответственно с первым, вторым , третьим входами второго мажоритарного элемента, выход которого соединен с первыми входами первого, второго , третьего каналов формировани импульсов, третьи выходы которых соединены соответственно с первым, вторым , третьим входами третьего мажоритарного элемента, четвертые выходы первого, второго, третьего каналов формировани импульсов соединены соответственно с первым, вторым, третьим входами четвертого мажоритарного элемента , п тые выходы первого, второго, третьего каналов формировани импульсов соединены соответственно с .первым, вторым, третьим входами п того мажоритарного элемента, выход которого соединен с вторыми входами первого, второго, третьего каналов формировани и myльcoв, первые выводы первого и второго конденсаторов объединены и соединены с третьим входом первого
канала формировани импульсов, второй вывод первого конденсатора объединен
с первым выводом третьего конденсатора и соединен с третьим входом третьего канала формировани импульсов, вторые выводы второго и третьего конденсаторов объединены и соединены с третьим входом второго канала формировани импульсов, шестые выходы пер-, вого, второго, третьего каналов фор- («нровани импульсов соединены соответственно с первым, вторым, третьим
входами шестого мажоритарного элемента , выход которого соединен с четвер tbiMH входами первого, второго третьего каналов формировани импульсов, седьмые выходы которых соединены соответственно с первым, вторым, третьим входами седьмого мажоритарного элемента, выход которого соединен с П тыми входами первого, второго, тре- ю тьего каналов формировани импульсов.
2. Генератор по п. 1, отлича- ю щ и и с тем, что каждый канал формировани импульсов содержит зада- tg мпий генератор, делитель частоты, первый, второй блоки обнулени , причем выход задающего генератора соединен с первыми входами делител ча- и первого блока обнулени , 20 ход которого вл етс шестым выходом
канала формировани импульсов, вход задающего генератора вл етс третьим входом канала формировани импульсов, второй вход первого блока обнулени вл етс первым входом канала вани импульсов, четвертый вход которого соединен с вторым входом делител частоты, с первого по п тьй выходы которого вл ютс соответственно с первого по п тый выходами канала формировани .импульсов, первый выход дели7 тел частоты соединен также с первым входом второго блока обнулени , второй вход которого вл етс вторым входом каналд формировани импульсов, седьмой выход которого соединен с выходом второго блока обнулени , третий вход делитех Я частоты вл етс п тым входом канала формировани импульсов .
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU864121022A SU1403397A1 (ru) | 1986-06-05 | 1986-06-05 | Резервированный генератор сетки опорных частот |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU864121022A SU1403397A1 (ru) | 1986-06-05 | 1986-06-05 | Резервированный генератор сетки опорных частот |
Publications (1)
Publication Number | Publication Date |
---|---|
SU1403397A1 true SU1403397A1 (ru) | 1988-06-15 |
Family
ID=21257899
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU864121022A SU1403397A1 (ru) | 1986-06-05 | 1986-06-05 | Резервированный генератор сетки опорных частот |
Country Status (1)
Country | Link |
---|---|
SU (1) | SU1403397A1 (ru) |
-
1986
- 1986-06-05 SU SU864121022A patent/SU1403397A1/ru active
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US4484296A (en) | Phase programmable signal generator means | |
JPS61258529A (ja) | 周波数シンセサイザ | |
GB1458405A (en) | Electronic musical instruments | |
JPS63219225A (ja) | クロック信号発生器 | |
CA2107632A1 (en) | Local Oscillator and Its Frequency Switching Method | |
SU1403397A1 (ru) | Резервированный генератор сетки опорных частот | |
JPH04233016A (ja) | 時間基準装置および同期方法 | |
US3660766A (en) | Sinusoidal waveform generator | |
CA2125450A1 (en) | Method and Apparatus for Switching of Duplexed Clock System | |
JPS59110227A (ja) | 可変周波数クロツク発生器 | |
US3629727A (en) | Circuit for sustaining oscillation of a resonator by a frequency above the natural frequency of said resonator | |
KR0122867Y1 (ko) | 단일 클럭 발생회로 | |
SU1676129A1 (ru) | Резервированное устройство формировани сетки опорных частот | |
JPH03758Y2 (ru) | ||
SU1236600A1 (ru) | Формирователь интервалов времени | |
JPS5846743A (ja) | 位相同期装置 | |
SU1713102A1 (ru) | Устройство фазовой автоподстройки частоты | |
SU511683A1 (ru) | Устройство синхронизации | |
SU1441329A1 (ru) | Калибратор фазовых сдвигов | |
JPS61223662A (ja) | 周波数計測方式 | |
SU964984A1 (ru) | Цифровой синтезатор частоты | |
SU845275A1 (ru) | Генератор импульсов | |
SU1293833A2 (ru) | Формирователь интервалов времени | |
JPS5967730A (ja) | Pll回路 | |
KR930008422B1 (ko) | 동기형 클럭발생회로 |