SU1385327A1 - Устройство управлени замещением дефектных элементов изображени - Google Patents

Устройство управлени замещением дефектных элементов изображени Download PDF

Info

Publication number
SU1385327A1
SU1385327A1 SU864115771A SU4115771A SU1385327A1 SU 1385327 A1 SU1385327 A1 SU 1385327A1 SU 864115771 A SU864115771 A SU 864115771A SU 4115771 A SU4115771 A SU 4115771A SU 1385327 A1 SU1385327 A1 SU 1385327A1
Authority
SU
USSR - Soviet Union
Prior art keywords
block
counter
input
address
clock
Prior art date
Application number
SU864115771A
Other languages
English (en)
Inventor
Вячеслав Алексеевич Аринин
Владимир Анатольевич Головлев
Вячеслав Викторович Казаров
Николай Егорович Уваров
Николай Георгиевич Хитрово
Александр Николаевич Шеманков
Original Assignee
Предприятие П/Я А-3325
Предприятие П/Я М-5876
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я А-3325, Предприятие П/Я М-5876 filed Critical Предприятие П/Я А-3325
Priority to SU864115771A priority Critical patent/SU1385327A1/ru
Application granted granted Critical
Publication of SU1385327A1 publication Critical patent/SU1385327A1/ru

Links

Landscapes

  • Transforming Light Signals Into Electric Signals (AREA)

Abstract

Изобретение может использоватьс  в устр-вах коррекции телевизионных изображений и обеспечивает упрощение устр-ва. Устр-во содержит счетчик 1 тактов, цифровой коммутатор 2, блок 3 совпадени , счетчик 4 адресов, дешифратор 5, блок посто нной пам ти (БШ1) 6, счетчик 7 строк и блок оперативной пам ти (БОП) 8. Устр-во позвол .ет устранить дефекты элементов изображени , которые обусловлены локальными дефектами фоточувствительной поверхности фотоприемника и имеют вид столба или точки. Кадровые синхроимпульсы устанавливают в счетчике 4 заранее определенное число (О). Приращение адреса на выходах счетчика 4 при поступлении тактовых импульсов с БОП 8 через блок 3 приводит к считыванию из БПП 6 информации о дефектных элементах изображени  . Полный цикл записи координаты одного дефектного элемента в БОП 8 занимает четыре слова в БШ1 6. В устр-ве эффективно задействуемый объем пам ти БПП 6 увеличиваетс  по мере увеличени  потребности в нем. Упрощение усТр-ва достигаетс  вследствие последовательной регистрации совпадений в блоке 3 по группам разр дов адреса. 1 з.п. ф-лы, 2 ил. S (Л

Description

00 00
ел
СА:
N5
1 1
Изобретение относитс  к технике телевидени  и может быть использовано в устройствах коррекции телевизионных изображений.
Цель изобретени  - упрощение устройства .
На фиг.1 представлена электрическа  структурна  схема устройства управлени - замещением дефектных элементов изображени ; на фиг.2 - блок оперативной пам ти.
Устройство управлени  замещением дефектных элементов изображени  (фиг.1) содержит счетчик 1 тактов, цифровой коммутатор 2, блок 3 совпадени , счетчик 4 адресов, дешифратор 5, блок 6 посто нной пам ти,счетчик 7 строк, блок 8 оперативной пам ти , вход 9 тактовых импульсов, вход 10 кадровых синхроимпульсов, вход 11 строчных синхроимпульсов, выход 12 устройства управлени  замещением дефектных элементов изображени .
Блок 8 оперативной пам ти (фиг.2) содержит первый преобразователь 13 уровн , первый и второй элементы ИЛИ-НЕ 14 и 15, регистр 16 сдвига, третий элемент ИЛИ-НЕ 17, второй преобразователь 18 уровн , триггер 19, третий и четвертый преобразователи 20 и 21 уровн .
Устройство управлени  замещением дефектных элементов изображени  .рабо та ет следующим образом.
Под действием кадровых синхроимпульсов , поступающих на вход 10 в ин тервалах кадрового гашени , происходит обнуление счетчика 7 и запись в счетчик 4 адресов заранее определенного числа, например нул . Соответствующие этому числу состо ни  двух младщих разр дов счетчика 4 адресов привод т к формированию на выходе дешифратора 5 импульса, перевод щего блок 8 оперативной пам ти в режим записи. В частности, если выделению подлежат нулевые состо ни  младщих разр дов счетчика 4 адресов, то функци  дешифратора 5 сводитс  к логической операции ИЛИ-НЕ.
В блоке 8 оперативной пам ти (фиг.2) выходной сигнал дешифратора 5 преобразуетс  в два взаимно инверс ных сигнала с помощью второго преоб разовател  18 уровн . Преобразование к другим уровн м не об зательно, но необходимо, если регистр 16 по уровн м сигналов несовместим с микросхе
853272
мами управлени . Выходные сигналы второго преобразовател  8 уровн  воздействуют на первый и третий элементы ИЛИ-НЕ 14 и 17, разреша  прохожде-. ние сигналов через первый из них и запреща  - через второй. Тем самьм выходной сигнал одного из разр дов блока 6 через первый преобразо1Q ватель 13 уровн  и первый и второй элементы ИЛИ-НЕ 14 и 15 начинает поступать к информационному входу регистра 16. Этот сигнал предопределен заранее, так как в интервале кадроIf вого гашени  в счетчик 4 адресов за-г писано заранее определенное число, задающее конкретный адрес дл  блока 6, и по этому адресу в соответствующем разр де блока 6 заранее записан
20 сигнал с уровнем О. Таким образом, в интервале кадрового гащени  к информационному входу регистра 16 посто нно подводитс  уровень О.
В то же врем  тактовые импульсы с
25 входа 9 продолжают переключать триггер 19, формируемые фазные напр жени , вдвое более низкой частоты, через третий и четвертый преобразова- тели 20 и 21 уровн  воздействз/ют на
30 фазные входы регистра 16 и вызьтают сдвиг записанной в нем информации. Поскольку число фазных импульсов в интервале кадрового гашени  заведомо превосходит число  чеек в регистре
35 16, то к концу интервала гашени 
уровень О записьшаетс  во все  чейки пам ти регистра 16. Следовательно, к началу активной части кадрового периода все прежние записи в блоке 8
40 оперативной пам ти оказьшаютс  стерты , а счетчики 4 и 7 приведены в свои исходные состо ни .
Исходное состо ние младщих разр - 45 дов счетчика 4 адресов передаетс  на первый и второй управл ющие входы цифрового коммутатора 2, чем задаетс  подключение к одной группе входов блока 3 совпадений тех же самых сиг- 50 налов с выхода блока 6, которые подвод тс  к другой группе входов блока 3 непосредственно (т.е. в обход цифрового коммутатора 2). Вследствие тождественности сигналов на первом 55 и втором информационных входах блока 3, он регистрирует совпадение кодов независимо от состо ни  блока 6. Поэтому тактирующие фазные импульсы с выходов триггера 19 проход т через
3
блок 3 совпадени  на счетньш вход счетчика 4 адресов.
Однако в интервале кадрового гашни  счет в счетчике 4 блокирован подачей кадрового импульса на вход установки в ноль счетчика 4. Сразу поле окончани  кадрового синхроимпуль первый же тактовый импульс своим спдом вызьшает увеличение на единицу записанного в счетчик 4 числа. Это измен ет состо ни , задаваемые младшими разр дами счетчика 4.адресов н входах дешифратора 5 и цифрового комутатора 2. Соответственно цифровой коммутатор 2 подключает к группе вхдов блока 3 совпадени  другую групп своих входов, принимающих сигналы о счетчика 7 строк, а дешифратор 5 пркращает вьщавать импульс записи на второй управл юпщй вход блока оперативной пам ти, и он переходит в режим считывани . Кроме того, приращение адреса по выходам счетчика 4 прводит к считыванию из блока 6 следующего кодового слова.
Поскольку теперь сигналы на первом и втором информационных входах блока 3 совпадени  уже не тождественны , прохождение следующего тактвого импульса через блок 3 в счетчи 4 адресов поставлено в зависимость от кода, поступающего с выхода блока 6. По действующему в данный момент адресу в блоке 6 должен быть записан код, обзначающий номер ближайшей выдел емой строки, предпочти тельнб содержащей дефектные элементы изображени . Число разр дов в кодовых словах, подводимых к блоку 3 совпадени , может быть существенно меньше того количества разр дов, которое необходимо дл  однозначного вьоделени  любой желаемой строки кадра . Если, например, счетчик 7 строк и блок 6 имеют четырехразр дные выходные П1ИНЫ, то блок 3 совпадени  регистрирует совпадени  не реже чем через 16 строк, независимо от наличи  или отсутстви  дефектных элементов изображени  на данном 16-строчном интервале. Каждый акт регистрации совпадени  кодов строки влечет за собой цикл перебора состо ний младших разр дов счетчика 4 адресов В предлагаемом ycтpoi cтвe цифровым коммутатором 2 и дешифратором 5 управл ют два младших разр да счетчика 4, и потому цикл перебора их сос
10
5
з 0
0
5
0
5
0
то ний включает 4 шага: сопоставление кода строки, сопоставление старших разр дов кода адреса элемента вдоль строки, сопоставление младших разр дов кода адреса элемента вдоль строки и, наконец, шаг изменени  состо ни  блока 8 оперативной пам ти. На каждом шаге из блока б считываетс  очередное кодовое слово, так что полный цикл записи координаты одного дефектного элемента в блок 8 оперативной пам ти занимает четыре слова в блоке 6.
Ес ли примеченный фотоприемник не имеет дефектов фоточувствительной поверхности ни в одной из 576 активных строк, то происход щие один раз за 16 строк акты регистрации совпадений кодов строки вызьшают повторение 36 раз (576:16 36) цикла перебора состо ний младших разр дов счетчика 4. Чтобы не замещать сигналы от полноценных элементов изображени , на шаге записи состо ни  в блок 8 оперативной пам ти должно быть предусмотрено выведение из блока 6 уровн  сигнала О в том же разр де, который соединен с информационным входом блока 8 оперативной пам ти, поэтому его состо ние в таком случае не измен етс . Повторение этих операций 36 раз вынуждает непроизводительно затратить 144 () адреса в блоке 6. Однако в случае применени  бездефектных фотоприемников (или фотоприемников с малым числом дефектов) пам ть блока 6 все равно не загружаетс  полностью, так как ее объем нужно выбирать из услови  замещени  наи-; большего допустимого числа дефектов. Если же число дефектов изображени  в примененном фотоприемнике велико то веро тность по влени  бездефектных 16-строчных интервалов мала и дол  непроизводительно затрачиваемых адресов соответственно уменьшаетс  в пределе до нул . Таким образом, в предлагаемом устройстве эффективно задей- ствуемый объем пам ти блока 6 увеличиваетс  по мере увеличени  потребности в нем.
Акт регистрации совпадени  кодов выдел емой строки в блоке 3 происходит первым же тактом после очередного изменени  состо ни  счетчика 7 строк. Так как счетчик 7 получает на свой счетный вход строчные импульсы, наход щиес  в пределах интервала
строчного гашени , акт регистрации совпадени  кодов строки может происходить либо в первом такте активной части строки, либо за несколько тактов до ее начала,
В обоих случа х выделенный тактовый импульс через блок 3 совпадени  поступает на счетный вход счетчика 4 адресов и увеличивает записанное в нем число на единицу. Тем самым начинаетс , второй шаг цикла. Этот шаг не регистрируетс  дешифратором 5, но приводит к выводу нового кодового слова из блока 6 и к переключению цифрового коммутатора 2, поэтому к входам блока 3 совпадени  начинают поступать сигналы от старших разр дов -счетчика тактов. Состо ни  эти сигналов выражают код какого-либо одного из подынтервалов, которые все вместе составл ют длительность активной части строчного периода. Если, в частности, регистраци  совпадений производитс  группами по 4 разр да, то активна  часть строки оказьюаетс  разделенной на 16 подынтервалов по 16 тактирую цих фазных импульсов в. каждом.
В то же врем  на вход блока 3 сов падени  выводитс  из блока 6 очередное кодовое слово, определ ющее выбор одного из подынтервалов активной части строчного периода, причем не об зательно того, в котором находит- с  подлежаш ш замещению дефектный элемент изображени . Поскольку в данном устройстве упрощение достигаетс  вследствие последовательной регистрации совпадений по группам разр дов адреса, постольку код старших разр дов адреса по строке, записываемый в блок 6, должен соответствовать адресу, который на две единицы меньше фактического адреса дефектного элемента изображени . Благодар  такому опережению блок 3 совпадени  зарегистрирует совпадение кодов старших разр дов не позднее, чем за два тактирующих фазных импульса до момен та сканировани  подлежащего замещению дефектного элемента изображени .
Акт регистрации совпадени  кодов старших разр дов вызывает приращение на единицу числа в счетчике 4 адре- сов, что влечет за собой вьгеод очередного слова из блока 6 и подключе кие цифровым коммутатором 2 к входам
блока 3 совпадени  следующей группы сигналов от младших разр дов счетчика 1 тактов. Код, выводимый в это врем  из блока 6, должен соответствовать младшим разр дам того адреса, которьй на единицу меньше фактичес- , кого адреса дефектного элемента изображени . Такое опережение позвол ет закончить процедуру регистрации совпадени  адресов до момента сканировани  подлежащего замещению элемента изображени .
Запись заранее скорректированных кодов адреса дефекта в блоке 6 не преп тствует указанию любого желаемого адреса и не вызьшает неоднозначности при его регистрации, причем это очевидно дл  случа  замещени  в подынтервале любого элемента изображени  за исключением первого и второго , которым соответствуют коды младших разр дов 0000 и 0001. Дл  замещени  первого элемента данного подынтервала в качестве кода старших разр дов надо указьшать код предшествующего подынтервала, а в качестве кода младших разр дов - число 1111, что обеспечивает завершение процедуры регистрации адресов за один такт до момента по влени  кода 0000 в младших разр дах счетчика 1 тактов.
Дл  замещени  второго элемента в данном подыинтервале в качестве кода старших разр дов надо также указывать код предшествовавшего подыинтер- вала, а в качестве кода младших разр дов - число 0000. В таком случае регистраци  совпадени  кодов старших разр дов происходит в самом начале сканировани  предшествовавшего подынтервала , когда младшие разр ды счетчика 1 тактов наход тс  в состо нии 0000. Однако цифровой коммутатор 2 подключает, сигналы от этих разр дов к блоку 3 совпадени  не в том же такте , а в следующем, когда их состо ние уже изменитс  на 0001. Поэтому регистраци  совпадени  по младшим разр дам происходит не в предшествовавшем подынтервале, а в начальном такте следующего, т.е. также за один такт до момента сканировани  подлежащего замещению элемента изображени .
Описанный пор док записи адресных кодов накладывает на них два ограничени . Во-первых, оказьгоаетс  невозможным в одной строке указывать два
следующих подр д адреса замещаемых элементов изображени : они должны отсто ть друг от друга не менее чем на три такта дискретизации. Во-вторЬпс, оказываетс  невозможным указать адреса двух начальных тактов, непосредственно следующих за спадом строчного импульса, потому что им не предшествует такой подынтервал строчного периода, в котором можно было бы выполн ть сопоставление кодов. Тем не менее устройство позвол ет замещать следующие подр д элементы изображе- ни , если код одного из них записан в блок 8 оперативной пам ти заранее в предшествующей строке изображени , а возможность замещени  первого и второго элементов активной части
ньгй характер изменени  состо ни  блока 8 оперативной пам ти. Если в данном месте изображени  дефекта нет и акт регистрации совпадени  обусловлен исключительно неоднозначностью указани  номера строки, то в том разр де кодового слова на выходе блока 6, который подключен к информацион0 ному входу блока 8 оперативной пам ти , заранее записывают сигнал О. В таком случае на информационном выходе блока 8 оперативной пам ти также повтор етс  сигнал О, не вызываю5 щий замещени  соответствующего элемента изображени . Если же переход к четвертому шагу цикла происходит намеренно ради замещени  дефектного элемента изображени , то в избранном
строки обеспечиваетс  таким фазирова- 20 разр де слова на выходе блока 6 за
нием подводимых к устройству строчных импульсов, при котором счет тактов в счетчике 1 начинаетс  не позже чем за два такта до окончани  интервала .строчного гашени .
Акт регистрации совпадени  кодов младших разр дов адреса приводит к вьщелению блоком 3 совпадени  еще одного тактового импульса и к приращению числа в счетчике 4 адресов еще на одну единицу. Поскольку этот акт регистрации  вл етс  четвертым в рассматриваемом цикле, то состо ни  двух младших разр дов счетчика Д адресов снова станут такими же, какими они устанавливаютс  в интервале кадрового гашени . Это значит, что дешифратор 5 снова сформирует сигнал записи дл  блока 8 оперативной пам ти , а цифровой коммутатор 2 снова подключит к одной группе информационных входов блока 3 совпадени  те же самые выходные сигналы блока 6, которые в обход цифрового коммутатора 2 поданы на другой информационный вход того же блока 3. Следовательно, врем пребьшани  процесса на четвертом (последнем) шаге цикла всегда равно длительности периода тактирующих импульсов триггера 19 независимо от того, какое слово выводитс  на этом шаге из блока 6, после чего цикл перезаписи координат очередного дефекта из блока 6 в блок 8 оперативной пам ти будет повторен.
Кодовое слово, выводимое из блока 6 на последнем (четвертом) шаге цикла определ ет не длительность останова процесса на этом шаге, а долж
5
и
5
0
0
5
ранее записывают сигнал 1 . По вление сигнала 1 на выходе блока 8 оперативной пам ти  вл етс  сигналом разрешени  замещени  дефектных элементов изображени , в результате чего электрический сигнал, обусловленный локальным дефектом фотоприемника, в видеотракте замещаетс  либо сигна- oм предшествовавшего элемента изоб- ражени , либо сигналом, полученным путем интерпол ции по группе соседних элементов изображени  в зависимости от используемого способа замещени .
Воспроизведение сигналов, записанных в блок 8 оперативной пам ти, повтор етс  одинаковым образом в каждой последующей строке, так как поступающий через второй преобразователь 18 уровн  управл ющий сигнал дешифратора 5 на врем  воспроизведени  запрещает следование информационных сигналов через первый элемент ИЛИ-НЕ
14и разрешает их следование через третий элемент ИЛИ-НЕ 17, замыка  тем самым кольцо циркул ции информационных сигналов, включающее регистр 16 и второй и третий элементы ИЛИ-НЕ
15и 17. Число тактовых импульсов на интервале строчного периода,устанавливают во столько раз больше числа  чеек пам ти регистра 16, сколько фаз управлени  оно имеет. Если, в частности, регистр 16 выполнен на двухфазной микросхеме, то число тактовых импульсов на интервале строчного периода должно быть вдвое больше числа  чеек, т.е. 512, Тогда триггер 19, дел щий частоту тактов вдвое.
сформирует точно 256 фазных импульсов на интервале строчного периода, вследствие чего фаза циркул ции информационных записей в кольце из регистра 16 и второго и третьего элементов И-НЕ 15 и 17 сохран етс  неизменно й в каждой последующей строке. Поэтому в результате однократной записи 1 в одну из  чеек блока 8 оператив- 10 ой пам ти замещаетс  не только деектный элемент изображени  в той троке, в которой запись произведена, о и элементы изображени  во всех слеующих строках, имеющие такой жeaдpect5 по горизонтали. Все замещаемые.элементы вместе составл ют столбец, начинащийс  в той точке растра, где произведена запись в блок 8 оперативной пам ти, и продолжающийс  до нижней 20 кромки растра. Именно такое расположение типично дл  дефектов типа столб в твердотельных фотоприемниках , причем направленность столбов к нилсней кромке растра принципиально 25 обусловлена направлением перемещени  фотогенерированных зар дов по поверхности фотоприемника, которое, в свою .очередь, задано стандартизованным пор дком разложени  изображени , Следо- 30 вательно, дл  замещени  дефектов типа столб в предлагаемом устройстве достаточно выполнить один акт перезаписи из блока 6 в блок 8 оперативной пам ти, затратив на это. 4 четырех- -зг разр дных кодовых слова или 4 адреса в блоке 6 форматом .
Если локальный дефект фотоприемника не преп тствует перемещению фотогенерированных зар дов, то он про в- 40 л етс  на изображении не в виде черного столба, а в виде точки (черной или белой). Чтобы уменьшить субъективную заметность выполненного замещени  таких дефектов, желательно д не замещать весь следующий за ними столбец элементов. Дл  этого ранее записанную в блок 8 оперативной пам ти 1 необходимо стереть в одной из ближайщих последующих строк. Опера- CQ ци  стирани  производитс  в предлагаемом устройстве подобно операции записи с той лишь разницей, что на четвертом шаге цикла записи по избранному разр ду блока 6, соединенному с информационным входом блока 8 оперативной пам ти, выводитс  не сигнал I, а сигнал О. При необходимости выполнени  стирани  затраты пам ти
55
5 0 5 0 г
0 Q
5
на замещение одного дефектного элемента изображени  увеличиваютс  вдвое, т.е. до 8 четырехразр дных слов или до 8 адресов четырехразр дного блока 6 посто нной пам ти. Следовательно , блок 6 посто нной пам ти, обладающий минимальным объемом пам ти (256 слов по 4 разр да), способен обеспечить замещение двух дефектов типа столб и до 30 дефектов типа точка, что примерно соответствует показателю годности выпускаемых твердотельных фотоприемников.

Claims (1)

  1. Сопоставление текущих адресов с адресными кодами, хранимыми в блоке 6, производитс  последовательно грзш- пами разр дов неполного формата в течение активной части строчного периода . Это позвол ет строить блок 8 оперативной пам ти на сдвиговых регистрах , в том числе с использованием элементов матричного фотоприемника телевизионной системы вместе со средствами его импульсного обеспечени  без нарушени  исполнени  ими своей основной функции - формировани  сигнала изображени . Это позвол ет избежать применени  полноразр дных схем процессировани  адресных кодов, а также вьтолнить регистрацию разных адресных кодов с помощью одной и той же совокупности элементов. Все три отмеченных фактора ведут к сокращению объема оборудовани  и к упрощению устройства. Формула изобретени 
    1, Устройство управлени  замещением дефектных элементов изображени , содержащее счетчик адресов, информационный вход которого  вл етс  входом кадровых синхроимпульсов, счетчик строк, информационный вход которого  вл етс  входом строчных синхроимпульсов , а вход установки в О объединен с информационным входом счетчика адресов, блок оперативной пам ти, тактовым вход которого  вл етс  вход тактовых импульсов, а информационный выход  вл етс  выходом устройства управлени  замещением дефектных элементов изображени , а также блок посто нной пам ти, блок совпадени , дешифратор и счетчик тактов, установочный вход которого соединен с информационным входом счетчика строк, отличающеес  тем, что, с целью упрощени , введен цифФаг . 2
SU864115771A 1986-06-25 1986-06-25 Устройство управлени замещением дефектных элементов изображени SU1385327A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU864115771A SU1385327A1 (ru) 1986-06-25 1986-06-25 Устройство управлени замещением дефектных элементов изображени

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU864115771A SU1385327A1 (ru) 1986-06-25 1986-06-25 Устройство управлени замещением дефектных элементов изображени

Publications (1)

Publication Number Publication Date
SU1385327A1 true SU1385327A1 (ru) 1988-03-30

Family

ID=21255915

Family Applications (1)

Application Number Title Priority Date Filing Date
SU864115771A SU1385327A1 (ru) 1986-06-25 1986-06-25 Устройство управлени замещением дефектных элементов изображени

Country Status (1)

Country Link
SU (1) SU1385327A1 (ru)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
RU2603357C2 (ru) * 2014-02-27 2016-11-27 Кэнон Кабусики Кайся Устройство обработки изображений и способ управления устройством обработки изображений
US9635292B2 (en) 2014-02-27 2017-04-25 Canon Kabushiki Kaisha Image processing apparatus and method for controlling image processing apparatus

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
Патент GB № 1592018, кл. Н 04 N 1/40, 1981. Патент FR № 2527878, кл. Н 04 N 1/40, 1983. *

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
RU2603357C2 (ru) * 2014-02-27 2016-11-27 Кэнон Кабусики Кайся Устройство обработки изображений и способ управления устройством обработки изображений
US9635292B2 (en) 2014-02-27 2017-04-25 Canon Kabushiki Kaisha Image processing apparatus and method for controlling image processing apparatus
US9693000B2 (en) 2014-02-27 2017-06-27 Canon Kabushiki Kaisha Image processing apparatus and method for controlling image processing apparatus

Similar Documents

Publication Publication Date Title
KR19990073016A (ko) 자체진단로직을가지는씨모스이미지센서및그진단방법
KR100676236B1 (ko) 타이밍 발생 장치, 고체 촬상 장치 및 카메라 시스템
SU1385327A1 (ru) Устройство управлени замещением дефектных элементов изображени
US5990974A (en) Video signal processing apparatus
US4567521A (en) Processor controlled digital video sync generation
SU1401447A1 (ru) Устройство дл отображени информации на экране телевизионного индикатора
SU1197147A1 (ru) Устройство управлени столбцами телевизионного матричного экрана
SU1084839A1 (ru) Устройство дл считывани и отображени графической информации
SU1488873A1 (ru) Устройство для отображения информации на экране телевизионного индикатора
SU1334395A1 (ru) Устройство дл воспроизведени изображени
RU1793458C (ru) Устройство дл отображени информации на газоразр дной индикаторной панели переменного тока
SU1269274A1 (ru) Цифровой компенсатор выпадений телевизионного сигнала ркости
SU1474727A1 (ru) Устройство дл формировани изображени на экране телевизионного приемника
SU1095167A1 (ru) Устройство дл синтеза речи
SU1062766A1 (ru) Устройство дл отображени информации на экране телевизионного приемника
SU1377909A1 (ru) Устройство дл управлени регенерацией информации в динамической пам ти
SU1591025A1 (ru) Устройство для управления выборкой блоков памяти
SU1188765A1 (ru) Устройство дл селекции изображений объектов
SU1376087A1 (ru) Устройство дл тестового контрол и диагностики цифровых модулей
SU1278830A1 (ru) Устройство дл отображени информации
SU1374272A1 (ru) Устройство дл отображени графической информации на телевизионном индикаторе
RU1771533C (ru) Устройство дл цифровой записи воспроизведени речевой информации
SU1720168A1 (ru) Устройство дл регистрации телевизионного изображени
SU1069189A1 (ru) Устройство дл воспроизведени видеосигнала
SU1583967A1 (ru) Устройство дл отображени информации на экране телевизионного приемника