SU1385325A1 - Синхронизатор - Google Patents

Синхронизатор Download PDF

Info

Publication number
SU1385325A1
SU1385325A1 SU854106673A SU4106673A SU1385325A1 SU 1385325 A1 SU1385325 A1 SU 1385325A1 SU 854106673 A SU854106673 A SU 854106673A SU 4106673 A SU4106673 A SU 4106673A SU 1385325 A1 SU1385325 A1 SU 1385325A1
Authority
SU
USSR - Soviet Union
Prior art keywords
output
frequency
input
divider
frequency divider
Prior art date
Application number
SU854106673A
Other languages
English (en)
Inventor
Владимир Андреевич Горных
Original Assignee
Опытно-Производственное Предприятие По Изготовлению Уникальных Физических Приборов И Оборудования Научно-Производственного Объединения Ан Ссср
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Опытно-Производственное Предприятие По Изготовлению Уникальных Физических Приборов И Оборудования Научно-Производственного Объединения Ан Ссср filed Critical Опытно-Производственное Предприятие По Изготовлению Уникальных Физических Приборов И Оборудования Научно-Производственного Объединения Ан Ссср
Priority to SU854106673A priority Critical patent/SU1385325A1/ru
Application granted granted Critical
Publication of SU1385325A1 publication Critical patent/SU1385325A1/ru

Links

Landscapes

  • Synchronisation In Digital Transmission Systems (AREA)

Abstract

Изобретение относитс  к ТВ-технике . Цель изобретени  - сокращение времени вхождени  в синхронизм с частотой питающей сети. Устр-во содержит задающий г-р 1, делители 2 и 3 частоты, триггер 4, реверсивные 5 и 6 счетчики, формирователь (Ф) 7 импульсов , Ф 8 сигнала ошибки, компаратор 9, эл-ты ИЛИ 10 и 11. Дл  достижени  цели др. выход Ф 8 соединен с др. входом эл-та ИЛИ 10. В момент включени  питающего напр жени  начинает работать в автоколебательном режиме г-р 1, выходные импульсы к-рого дел тс  до частоты строчек делителем 2, а затем до частоты кадров делителем 3. Триггер 4 устанавливаетс  в нулевое состо ние. В счетчики 5 и 6 занос тс  фиксированные значени  кодов . После включени  устр-ва 1-м импульсом с вькода Ф 7 устанавливаетс  с триггер 4 и обнул ет делитель 3, осу- ществл   тем самым фазирование с частотой питающей сети. 1 ил. ecu (Л

Description

со
00
сд
со
ю
СП
Изобретение.относитс  к телевизионной технике и может быть использовано в составе телевизионньк систем отображени  информации.
Цель изобретени  - сокращение времени вхождени  в синхронизм с частотой питающей сети.
На чертеже представлена структурна  электрическа  схема синхронизатора .,
Синхронизатор содержит .задающий генератор , первый и второй делители 2 и 3 частоты, триггер 4, первый и второй реверсивные счетчики 5 и 6, формирователь 7 импульсов, формирователь 8 сигнала ошибки, компаратор 9, первый и второй элементы ИЛИ 10 и П.
Синхронизатор работает следующим образом.
В момент включени  питающего напр жени  начинает работать в автоколебательном режиме задающий генератор 1, выходные импульсы которого дел тс  до частоты строк первым делителем 2 частоты, а затем до частоты кадров вторым делителем 3 частоты. Триггер 4 устанавливаетс  в нулевое
Импульсы задающего генератора 1,
поступающие после включени  питани 
на вход первого делител  2 частоты,
увеличивают его содержимое до конечного значени  М, после чего очередным импульсом, поступающим на вход делител  2, формируетс  строчный синхронизирующий импульс (ССИ), и в
делитель 2 через его второй вход заноситс  код числа, хран щегос  во втором реверсивном счетчике 6, т.е. код Ag. В дальнейшем содержимое первого делител  2 частоты циклически
измен етс  от значени  Ag до М, т.е. период формируемых ССИ составл ет величину, равную M-Ag периодов частоты задающего генератора 1.
После включени  синхронизатора
первым импульсом с выхода формировател  7 импульсов устанавливаетс  триггер 4 и обнул ет второй делитель 3 частоты, осуществл   тем самым фазирование синхронизатора с частотой
питающей сети.
Когда ССИ, поступающие на вход делител  3, увеличат его содержимое от нул  до значени  К, на его выходе формируетс  кадровый синхронизирую
состо ние, а в первый и второй ревер- 30 щий импульс (КСИ), поступающий на сивные счетчики 5 и 6 занос тс  фик- первый вход формировател  в сигнала сированные значени  кодов (цепи начальной установки не показаны).
ошибки, на второй вход которого поступает импульс с выхода формировател  7 Импульсов. 35 Рассмотрим работу устройства при частоте формировани  КСИ, равной час тоте питающей сети. При этом сигналы на входах формировател  8 сигнала ощибки по вл ютс  одновременно и на
Код, заносимый во второй реверсив- ньй счетчик 6, определ етс  из соотношени 
А, М Fr
с.мкн
(1)
где М - максимальное значение, кото- 40 го вьсходах импульсы отсутствуют.
рое может принимать содержи- мое второго реверсивного счетчика 6 в режиме его модификации в сторону увеличени ; частота задающего генератора 1;
минимально возможное значение частоты питающей сети; количество периодов стро - ной развертки, приход щеес  на один период кадровой развертки .
Величина А определ етс  как целое число с усечением дробной части, получаемой при делении.
Указанна  дробна  часть представл ет собой код А, заносимый в пер- вын реверсивный счетчик 5.
F. с . М ИИ
к щий импульс (КСИ), поступающий на первый вход формировател  в сигнала
ошибки, на второй вход которого поступает импульс с выхода формировател  7 Импульсов. Рассмотрим работу устройства при частоте формировани  КСИ, равной частоте питающей сети. При этом сигналы на входах формировател  8 сигнала ощибки по вл ютс  одновременно и на
Определ ют период формировани  КСИ, рассматрива  логику работы схемы.
Начина  от начала кадра формируютс  ССИ, период следовани  которых равен М-А g периодов задающего генератора 1. Этот процесс продолжаетс  до момента срабатывани  компаратора 9, т.е. когда код в делителе 3 становитс  равным коду в первом реверсивном счетчике 5. Посе этого выходной сигнал компаратора 9, проход  через первый элемент ИЛИ 10, увеличивает на единицу содержимое второго реверсивного счетчика 6. Начина  с этого момента период формируемых ССИ составл ет М-() периодов задающего генератора 1. В конце кадра сигнал КСИ, проход  через второй, элемент ИЛИ 11, восстанавливает прежнее содержнмое второго реверсивного счетчика 6.
Следовательно, кадр содержит две группы строк.
Перва  группа строк, количество которых равно коду числа А, имеет длительность M-Ag периодов частоты задающего генератора I; вторую группу строк составл ют остальные строки кадра (их количество равно К-А), Длительность каждой из строк этой группы составл ет М-() периодов частоты задающего генератора I,
Отсюда период следовани  КСИ дл  рассмотренного случа  составл ет
Т,А5 (М-А)+(К-А){м-().(2
В случае, если КСИ прргходит на формирователь 8 сигнала ошибки позднее , чем импульс с выхода формирова- тел  7 импульсов, на втором выходе формировател  8 вырабатываетс  сигнал , проход щий через первый элемент ИЛИ 10 и увеличивающий на единицу содержимое второго реверсивного счет- чика 6, После срабатьшани  компаратора 9 содержимое этого счетчика увеличиваетс  еще на одну единицу, а в конце кадра на одну единицу уменьшаетс  аналогично рассмотренно- му выше случаю,
В данном случае перва  группа строк также состоит из количества строк, численно равного коду числа Ag., но продолжительность каждой строки составл ет M-(Ag+I).
Оставшиес  строки растра составл ют вторую группу строк, продолжительность каждой из которых равна M-(Ag+l+l)M-(Ag+2) периодов частоты задающего генератора 1.
Отсюда период следовани  КСИ дл  этого случа  составл ет
(А + 1) +(К-А,)- м-()).(3
В третьем случае,.когда КСИ приходит на формирователь 8 сигнала ошибки раньше импульса с формировател  7, на первом выходе формировател  8 по вл етс  сигнал, увеличивающий на единицу содержимое счетчика 5, что приводит к соответствующему увеличению на одну строку первой группы строк растра, так как компаратор 9 при этом сработает .позднее, чем в рассмотренных вьпие случа х.
Период следовани  КСИ при этом Т,(А,-ь1)-(М-Аб) + К-(А,+ 1)
Чм-(А,+ 1).(4)
.Q
0 5 о
5
Q
5
Q
5
Сравнива  между собой -фажени  (2), (3) и (4),определ ют,что
Т, - Т К;(5)
Tj - Т, 1.(6)
Разделив (5) на (6), получают, что за один цикл регулировани  период следовани  КСИ дл  случа , когда частота питающей сети выше частоты КСИ, измен етс  в К раз быстрее, чем в том случае, когда частота КСИ выше частоты питающей сети,
С учетом этого коды А j. и Ag выбраны соответствующими минимально возможному значению частоты питающей сети.
При этом сразу после включени  питани  в большинстве случаев (исключа  тот, когда частота сети равна своему минимально возможному значению ) возникает ситуаци , когда КСИ приходит на первый вход формировател  8 сигнала ошибки позднее, чем на его второй вход приходит импульс с выхода формировател  7 импульсов, В результате импульс с второго выхода формировател  8 проходит через первый элемент ИЛИ 10, увеличивает на единицу содержимое второго реверсивного счетчика 6, уменьша  тем самым период следовани  КСИ на К периодов частоты задаюп(его генератора I ,
Этот цикл регулировани  повтор етс  с каждым периодом частоты питающей сети до момента, когда очередной КСИ придет раньше, чем импульс с выхода формировател  7, После этого на первом выходе формировател  8 выработаетс  импульс, увеличивающий на единицу содержимое первого реверсивного счетчика 5, в результате чего период следовани  КСИ увеличиваетс  на один период частоты задающего генератора 1. Так продолжаетс  до момента одновременного прихода импульсов на входы формировател  8, после чего процесс вхолщени  в синхронизм с частотой питающей сети заканчиваетс .

Claims (1)

  1. Формула изобретени 
    Синхронизатор, содержащий последовательно соединенные задающий генератор , первьй делитель частоты, второй делитель частоты, формирователь сигнала ошибки, первый реверсивный счетчик, компаратор, первый элемент ИЛИ и второй реверсивный счетчик.
    выход которого соединен с установочным входом первого делител  частоты, вход сброса и выход которого объединены и  вл ютс  выходом строчных синхроимпульсов синхронизатора, выходом кадровых синхроимпульсов которого  вл етс  выход второго делител  частоты , при этом входом напр жени  питающей сети синхронизатора  вл етс  вход формировател  импульсов, выход которого соответственно соединен с другим входом формировател  сигнала ошибки и через триггер - с управл ющим выходом второго делител  частоты
    выход которого через второй элемент ИЛИ соединен с другим входом второго реверсивного счетчика, при этом другой выход второго делител  частоты соединен с другим входом компаратора , при этом другой выход первого реверсивного счетчика соединен с другим входом второго элемента ИЛИ, о тли ч а ю щ ни с  тем, что, с целью сокращени  времени вхо оде- ни  в синхронизм с частотой питающей сети, другой выход формировател  сигнала ошибки соединен с другим входом первого элемента ИЛИ.
SU854106673A 1985-11-22 1985-11-22 Синхронизатор SU1385325A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU854106673A SU1385325A1 (ru) 1985-11-22 1985-11-22 Синхронизатор

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU854106673A SU1385325A1 (ru) 1985-11-22 1985-11-22 Синхронизатор

Publications (1)

Publication Number Publication Date
SU1385325A1 true SU1385325A1 (ru) 1988-03-30

Family

ID=21252462

Family Applications (1)

Application Number Title Priority Date Filing Date
SU854106673A SU1385325A1 (ru) 1985-11-22 1985-11-22 Синхронизатор

Country Status (1)

Country Link
SU (1) SU1385325A1 (ru)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
Авторское свидетельство СССР № 1088152, кл. Н 04 N 5/06, 1982. Авторское свидетельство СССР № 1185650, кл. Н 04 N 5/06, 1984. *

Similar Documents

Publication Publication Date Title
US4169659A (en) Multiple standard television sync generator
GB2094523A (en) Serial-to-parallel converter
EP0236571A2 (en) Television receiver having multi-image display capability
SU1385325A1 (ru) Синхронизатор
EP0408138B1 (en) Pipeline system with real-time multiresolution data processing and corresponding method
GB1413637A (en) Narrow band television system
US4412250A (en) Memory-type sync generator with reduced memory requirements
EP0056052B1 (en) Synchronizing circuit adaptable for various tv standards
SU1185650A1 (ru) Синхрогенератор
SU1034177A1 (ru) Коммутирующее устройство
SU1478376A1 (ru) Синхронизатор
SU843301A1 (ru) Устройство формировани сигнала кадровойСиНХРОНизАции
US4521897A (en) Apparatus for synchronizing the operation of master and slave counters
SU1376256A1 (ru) Устройство тактовой синхронизации
US5446499A (en) Window signal generating apparatus
SU1150738A1 (ru) Формирователь пачек импульсов
US4517473A (en) Solid-state automatic injection control device
SU1709533A1 (ru) Устройство дл передачи сигналов
RU1824632C (ru) Устройство дл ввода информации
SU1363427A2 (ru) Устройство формировани двух последовательностей радиоимпульсов с заданным фазовым сдвигом между заполнени ми радиоимпульсов
SU1226478A1 (ru) Устройство управлени обменом по магистрали
GB1025512A (en) Television standards conversion
SU1753487A1 (ru) Устройство дл формировани цветовых сигналов графического изображени
SU758548A1 (ru) Устройство формировани тактового синхросигнала
RU2024926C1 (ru) Устройство для контроля временных рассогласований импульсных последовательностей