SU1381524A1 - Устройство дл опроса источников дискретных сообщений - Google Patents
Устройство дл опроса источников дискретных сообщений Download PDFInfo
- Publication number
- SU1381524A1 SU1381524A1 SU864119943A SU4119943A SU1381524A1 SU 1381524 A1 SU1381524 A1 SU 1381524A1 SU 864119943 A SU864119943 A SU 864119943A SU 4119943 A SU4119943 A SU 4119943A SU 1381524 A1 SU1381524 A1 SU 1381524A1
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- inputs
- input
- output
- elements
- outputs
- Prior art date
Links
Landscapes
- Data Exchanges In Wide-Area Networks (AREA)
Abstract
Изобретение относитс к цифровой вычислительной технике и может быть использовано в цифровых системах, в частности в устройствах обмена информацией. Цель изо бретени - сокращение времени опроса приоритетных источников дискретных сообщений. Устройство содержит М каскадно соединенных чеек пам ти, два элемента ИЛИ 15 и 16, элемент И 18 и блок 24 синхронизации. Кажда из чеек, кроме первой , содержит триггер 10 и п ть элементов И 1-5. В устройство введены триггер 23, второй, третий элементы И 19 и 20, третий элемент ИЛИ 17, формирователь 21 импульса, элемент 22 сравнени кодов, а в каждую чейку, кроме первой, введены четыре элемента И 6-9. Принцип работы состоит в том, что каждый раз во врем опроса и обслуживани очередного источника дискретных сообщений производитс сравнение приоритетности вновь поступивших запросов по отнощению к обслуживаемому. В зависимости от результата этого сравнени устройство продолжает опрашивать последуюшие источники или возврашаетс в исходное состо ние. 5 ил. (Л
Description
7/ /г
/J W
// /г
оо 00
ел ND
4
/J /«
Изобретение относитс к цифровой вычислительной технике и может быть использовано в цифровых системах, в частности в устройствах обмена информацией.
Целью изобретени вл етс coKpaiueFfHO времени опроса приоритетных источников дискретных сообщений.
На фиг. 1 представлена блок-схема устройства; на фиг. 2 - функциональна схема блока синхронизации; на фиг. 3 - схема подключени входов элемента сравнени кодов; на фиг. 4 и 5 - временные диаграммы работы устройства.
Устройство содержит М каскадно соединенных чеек пам ти, в каждую из которых , кроме первой, входит первый, второй , п тый, четвертый, третий, шестой - дев тый элементы И 1-9 и триггер 10. В первую чейку пам ти вход т первый и второй элементы И 1, 2, четвертый элемент И 4, третий элемент И 5, п тый элемент И 6, шестой элемент И 8 и триггер 10. Устройство имеет пару входов 11 и 12 запроса в каждой чейке пам ти, кроме первой , котора содержит один запросный вход 11. Выходы 13 и 14 каждой чейки, кроме первой, образуют пару выходов устройства дл подключени входов paspeuie- ни источников дискретных сообщений. Перва чейка имеет один выход 14. Устройство содержит также с первого по третий элементы ИЛИ 15, 16, 17, с первого по третий элементы И 18, 19, 20, формирователь 21 импульса, элемент 22 сравнени кодов и триггер 23. Кроме того, в устройство входит блок 24 синхронизации с входами 25, 26, 27 пуска, сброса и останова и с первы.м и вторым выхода.ми 28 и 29.
В состав блока 24 синхронизации (фиг. 2) вход т шесть элементов И 30- 35 и два триггера 36 и 37.
В элементе 22 сравнени кодов (фиг. 3) самый стар1пий по разр ду вход первой группы и самый младщий вход второй группы входов соединены с щиной нулевого потенциала . Все последующие входы первой и второй групп входов соединены соответственно с запросными выходами и входами устройства в пор дке уменьшени их приоритетности . Самый высокий приоритет в устройстве имеет вход 12 второй чейки, затем вход 12 третьей чейки и т. д. до последней (М-й) чейки, и далее но уровню приоритета следуют вход 11 первой чейки, вход I1 второй чейки, затем вход 1 1 третьей чейки и т. д. до последней (М-й) чейки. Указанное подключение входов элемента 22 сравнени кодов соответствует то.му, что дл устройства, содержащего , например, семь запросных входов (четыре входа II и три входа 12), используетс элемент сравнени кодов на восемь двоичных разр дов. При этом пусть код входа 12 второй чейки имеет двоичную разр дность, равную 64, следующий по
приоритетности код входа 12 третьей чейки равен и все последующие соответственно 16, 8, 4, 2, 1.
Выходам 13 и 14 устройства дл подключени входа разрешени каждого источника дискретных сообщений присваиваетс приоритетность и двоична разр дность соответственно входам 11, 12, но со сдвигом на один разр д, т. е. сама высока приоритетность и двоичный код, равный 128, имеет выход 13 второй чейки, затем выход 13 третьей чейки с кодом 64 и т. д. Устройство работает следующим образом. С приходом сигнала «Сброс низкого уровн на вход 26 и первые входы элементов И 30, 31 на их инверсных выходах по вл ютс высокие уровни, которые открывают элементы И 32, 33 (фиг. 2). Так как при этом еще отсутствуют сигналы запроса на входах II и 12 устройства, то на инверсном выходе элемента И 18 уро0 вень низкий, на инверсном выходе элемента ИЛИ 17 и, следовательно, на входе формировател 21 уровень высокий. Высокий уровень на входе формировател 21 приводит к формированию им одиночного отрицатель5 ного импульса. При этом на его выходе и, следовательно, на входе 27 уровень высокий. Длительность сигнала «Сброс превышает длительность одиночного импульса формировател 21 и поэтому на входе 27 уровень становитс высоким при одновременно
0 низком уровне на входе 26. Элементы И 32- 34 открыты по своим первы.м входам, т. е. на выходе этих элементов по вл етс сигнал такого же уровн , что и на вторых входах. По кольцу из триггеров 36 и 37 циркулирует волна включений и выключе5 НИИ до тех пор, пока действует сигнал «Сброс. Во врем действи этого сигнала на выходе элемента И 35 и на выходе 29 также низкий уровень, который закрывает все элементы И 1 и 2.
Во врем действи сигнала «Сброс на
выходах триггеров 36 и 37 циркул ци волны про вл етс в том, что на их выходах генерируетс сигнал высокой частоты (пор дка 10 мГц) по форме близкий к пр моугольному . В этот момент времени исс пользуетс такой сигнал с единичного выхода триггера 37.
Так как на выходе 29 во врем действи сигнала «Сброс уровень сигнала низкий, то на инверсных выходах элементов И 1, 2 он высокий, т. е. пассив0 ный дл установочных единичных и нулевых входов триггеров 10. Таким образом, сигнал высокой частоты с выхода 28 через элементы И 5 проходит на синхроводы триггеров 10 и устанавливает их в исходное (нулевое) состо ние, так как их инфор5 мационные входы подключены к шине нулевого потенциала. Во врем действи сигнала «Сброс указанные потенциалы и сигнал на выходе 28 сохран ют описанное
состо ние и тем самым триггеры 10 многократно подтверждают свое состо ние. Триггер 23 при этом также устанавливаетс в единичное состо ние и многократно его подтверждает. При этом на его нулевом (инверсном) выходе и, следовательно, на входах элементов И 8, 9 уровень низкий , на инверсных выходах элементов И 8, 9 уровень высокий. Поэтому элементы И 6, 7 открыты по входам 11-12.
Так как все триггеры 10 установлены в исходное (нулевое) состо ние и на их пр мых выходах - низкий уровень, то на выходе элемента ИЛИ 16 уровень низкий . Тем самым на входе 25 и входе элемента И 31 по вл етс низкий уровень, который не измен ет режима работы блока 24 при наличии сигнала «Сброс.
После завершени действи сигнала «Сброс состо ние элементов И 31, 32, 34 не измен етс . На обоих входах элемента И i5() уровни станов тс высокими, поэтому на его инверсном выходе по вл етс низкий уровень , который закрывает элемент И 33. Волна распростран юща с по кольцу из двух триггеров 36 и 37, дойд до триггера 36. останавливаетс и триггер 36 не срабатывает , V. е. не переключаетс по единичному входу и фиксируетс в нулевом состо нии , как и триггер 37 (триггеры 36 и 37 устанавливаютс высоким уровнем по соответствующим установочны.м входам). Так как при этом на обоих входах элемента И 35 уровни высокие, то и на его выходе, а следовательно и на выходе 29 уровень высокий, а на выходе 28 уровень низкий . При этом на запросных входах 11 и 12 еще нет сигналов и поэтому на выходе элемента И 18 низкий уровень.
Низкий уровень на выходе элемента И 18 фиксирует триггеры 10 в указанном состо нии , так как переключение триггеров 10 из исходного (нулевого) состо ни может начатьс только с триггера 10 первой чейки . Это св зано с тем, что в кольпе триггеров 10 есть характерна точка соединени , котора св зана с триггером 10 первой чейки. В указанном исходном состо нии высокий переключающий уровень поступает с нулевого выхода триггера 10 последней (М-й) чейки через закрытый элемент И 2 первой чейки, а все остальные триггеры не могут переключить последующие триггеры.
Таким образом, после сн ти сигнала «Сброс блок 24 и все устройство наход тс в исходном состо нии. Временна диаграмма приведена на фиг. 4 и показывает уровни сигналов в характерных точках устройства.
Исходное состо ние устройства (режим ожидани ) длитс до тех пор, пока хот бы на одном из входов 11 и 12 устройства не по витс сигнал. Предположим, что такие сигналы низким уровнем по вл ютс одновременно на входах 11 и 12 второй ки и входе 11 третьей чейки. Тогда на инверсном выходе элемента И 18 по нл етс высокий уровень, по которому открываетс элемент И 2 первой чейки, так как в это врем на выходе 29 и на соответствующих входах элементов И 1,2 всех чеек также высокий уровень. При этом на
Q всех входах элемента И 2 первой чейки уровни высокие, на его выходе ио в.п етс низкий уровень, который вл етс активным дл триггера 10 и устанавливает ei o в единичное состо ние. Это соответствует том. что в этом месте возникает волна, кото5 ра переключает только триггер И) первой чейки и останавливаетс , так как на пр мом входе элемента И 7 второй чейки уровень высокий, на инверсном входе этог о элемента уровень низкий, на инверсном выходе элемента И 7 уровень становитс низким
и закрывает элемент И 2 второй чейки. В новом состо нии совпадение сигна.чов на входах элемента И 3 второй чейки приводит к выработке на соответствующем выходе 13 этого элемента сигнала низко()
5 уровн разреп1ени дл источника по входу 12 второй чейки. При этом на выходе .че мента ИЛИ 15 и входах элементов И 19. 20 по вл етс положительный импульс, д.пи- тельность которого равна времени обслуживани соответствуюпгего источника дискрет0 ных сообп1ений, в данном с, источ ника, подключенного к входу 12 второй чейки.
Несовпадение сигналов на входе э.чемсн- та ИЛИ 16 в описываемом состо нии нри5 водит к по влению высокого уровн на его инверсном выходе последовательно, на входе элемента И 31. На входе элемен1а И 32 по вл етс низкий уровень, который тавливает к переключению в новое состо ние блок 24. Переход блока 24 синхронизации в новое состо ние зависит от результата сравнени кодов, подаваемых со всех запросных входов 11 и 12 и всех ответных выходов 13 и 14 устройства на входы элемента 22. В зависимости от ре5 зультата сравнени уровень сигна.ма на нхо le 27 либо остаетс высоким и при этом состо ние блока 24 не измен етс , либо на этот вход поступает одиночный отрицательный импульс с выхода формировател 21 и блок 24 измен ет свое состо ние.
0 Результат сравнени указанных кодов зависит от того, измен етс ли с(Х1тнон1Снио уровней приоритетности по запросным входам 11 и 12 устройства во врем обслуживани очередного источника запроса по сравнению с уровнем приоритетности
5 источника запроса, обслуживаемого и данный момент, код которого определ етс низ КИМ уровнем на одном из выходов 13 и 14 ci- ройства, подключенных к группе входов
0
элемента 22 сравнени кодо&. При этом код по запросным входам 11 и 12 устройства вл етс суммарным, так как одновременно могут подать запрос на обслуживание либо один, либо группа источников. Код на вы- ходах 13 и 14 устройства определ етс только кодом одного из выходов, так как только на одном из них может быть сигнал в данный момент времени. Обозначим через А суммарный код разр дов запросных входов 11 н 12, а через В - раз- р дность кода по одному из выходов 13 или 14. Обозначим поступление одиночного отрицательного импульса на вход 27 с переводом его в новое состо ние через УСТ (установка), а поступ,ление высокого уровн без изменени состо ни блока 24 УСТ (отрицание УСТ). Тогда условие дальней- И1ей работы устройства запишетс так:
если А В, то УСТ
если А В, то УСТ
Это означает, что устройство возвращаетс в исходное состо ние тогда, когда уровень приоритетности источника запроса на обслуживание, поступившего во врем обслуживани очередного источника запроса на обслуживание, , чем уровень ис- точника, обслуживаемого в данный .мо.мент времени. Устройство возвращаетс в исходное состо ние и после обслуживани последнего из выставивших запрос источников, и поэтому ..
Приведенное условие работы обеспечи- Баетс тем, что входы А и В подключены со сдвигом, как это показано на фиг. 3, г де указана нумераци входов-выходов устройства и соответствующа им разр дность код. Входу-выходу с более высоким уровнем приоритетности соответствует и больший код.
Дл рассматриваемого примера, когда од- /новре.мешю по в. тютс запросы на входах 11 и 12 второй чейки и входе 11 третьей чейки, это соответствует то.му, что код А Н4 f 4 + 2 70, так как коды названных входов равны соответственно 64, 4 и 2. Тлк как при этом в первую очередь обс.чуживаетс самый прие)ритет- ный вход 12 второй чейки, это соответствует коду, равному 128 на второй груп- пе входов элемента 22 сравнени кодов, так как по вл етс отрицательный потенциал на выходе 13 второй чейки. Так как , т. е. , то сигнала УСТ нет. При этом на выходе элемента 22 и входе элемента И 19 уровень низкий, тем самы.м совпадени нет, на выходе элемента И 19 потенциал остаетс низким, триггер 23 остаетс в прежнем, единичном, состо нии. На вход элемента И 20 поступает высокий уровень с выхода элемента ИЛИ 15, поэтому на его выходе уровень высокий. Так как на обоих входах элемента ИЛИ 17 высокие уровни, то на его выходе и . на входе формировател 21 потенциал становитс низким, а это не измен ет уровень сигнала на входе 27 блока 24. Такое состо ние устройства длитс до тех пор, пока не будет обслужен источник запроса по входу 12 второй чейки (врем t2 на фиг. 4). Посте его обслуживани , когда становитс высоким уровень по входу 12 второй чейки и затем по выходу 13 этой же чейки, в цепи триггеров 10 вновь возникает волна переключений. Эта волна переключает триггер 10 третьей и т. д. чеек до последней , М-й, чейки, после переключени триггер 10 первой чейки переключаетс оп ть в пулевое состо ние, а триггер 10 второй чейки не переключаетс , так как низкий уровень на входе 11 этой чейки проходит на выход элемента И 6 этой чейки и закрывает элемент И 1 в этой чейке (t|, фиг. 4). Несовпадение сигналов на входе и выходе триггера 10 второй чейки используетс дл выработки ответного сигнала на выходе 14 второй чейки. Во врем обслуживани этого источника (врем 12 на фиг. 4), когда на выходе элемента ИЛИ 15 уровень сигнала оп ть становитс высоким , состо ние сигналов на выходах элементов И 20, ИЛИ 17 и на выходе формирвател 21 не измен етс , так как аналогично описанному . Действительно , код + 2 6; код .
Этот источник дискретного сигнала обслуживаетс аналогично предыдуц1ему (t4, фиг. 4), и начинаетс обслуживание последнего оставшегос источника но входу 1 третьей чейки, который обслуживаетс таким же образом. После сн ти последнего запроса по входу 1 1 третьей чейки происходит совпадение сигналов на входе элемента И 18 и на его выходе уровень становитс низким. При этом возникает перепад уровн с низкого на высокий на выходе элемента ИЛИ 17 и, следовательно, на входе формировател 21. На выходе формировател 21 возникает одиночный отрицательный импульс (ts на фиг. 4), который через вход 27 закрывает элемент И 34 и через эле.мент И 30 открывает эле.мент И 33. Триггер 36 при этом переключаетс в единичное состо ние, а триггер 37 остаетс в прежнем (нулевом) состо нии. При этом на выходе 29 по вл етс низкий уровень на врем длительности единичного импульса на выходе формировател 21, по которому закрываютс элементы И 1, 2 всех чеек.
Из-за различного времени переходных процессов не все элементы И 1, 2 в чейках закрываютс в одно и то же врем , но работоспособность устройства при этом не нарушаетс , так как длительность одиночного отрицательного импульса должна быть больп е времени одного переходного процесса, и, кроме того, в блоке 24 предусмотрена временна задержка, равна времени перек;1ючени этого блока в следующее состо ние после окончани отрицательного импульса и по влени высокого уровн на входе 27 (tj на фиг. 4. При этом открываетс элемент И 34 и триггер 37 переключаетс в единичное состо ние, на выходе 28 по вл етс высокий уровень. Таким образом, по вление сигнала на сим- хровходах триггеров 10 запаздывает по отношению к запрещающему сигналу на ус тановочных входах этих триггеров на величину пор дка времени двух переходных процессов (t-,, te на фиг. 4). По синхросигналу на выходе элементов И 5 происходит установка триггеров 10 в исходное (нулевое ) состо ние. Из-за различного времени переходных процессов указанные триггеры устанавливаютс в это состо ние в разные моменты времени, но в схеме фиксируетс .момент их установки по триггеру с самым большим временем переключени , так как совпадение по входам элемента ИЛИ 16 происходит только после переключени в нулевое состо ние всех триггеров 10. После по влени сигнала низкого уровн на выходе элемента ИЛИ 16 и входе 25 открываетс элемент И 32 и триггер 36, а затем и триггер 37 переключаютс в нулевое состо ние. Тем самым блок 24 переключаетс в исходное состо ние, которое определ етс низким уровнем на выходе 28 и высоким уровнем на выходе 29, по которому открываютс все элементы И 1, 2. Следовательно, устройство вернулось в исходное состо ние ожидани (t на фиг. 4).
Рассмотренный случай, при котором устройство продолжает последовательный опрос всей группы источников, сохран етс и в описанных ниже втором и третьем случа х . Пусть во втором случае как и в рассмотренном Bbinie, одновременно по вл ютс сигналы на запросных входах 11 и 12 второй чейки и входе 11 третьей чейки. При этом после обслуживани запроса по входу 12 второй чейки, во врем обслуживани запроса по входу 11 второй чейки приходит запрос по входу II четвертой чейки. Тогда (см. фиг, 3) так как , то УСТ.
Пусть в третьем случае поступает только один запрос по входу 12 чейки 2 и во врем его обслуживани поступает запрос по входу 11 чейки 1. Тогда (фиг. 3) .Л 64-г8 72; так как , то УСТ.
Рассмотрим случай, при котором подаютс запросы по входу 12 чейки 4, входу 1 1 чейки 2 и входу 11 чейки 3. Из исходного состо ни ожидани после по влени высокого уровн на выходе э.темента И 18 в цепочке триггеров 10 возникает волна переключений, котора останавливаетс на
8
триггере 10 чейки 4 (ti), так мент И 2 этой чейки закрыт низкого уровн низким уровнем на входе И 2 этой
как эле- сигналом и далее
по входу 12 выходе элемента И 7 и чейки. После этого,
0
5
0
5
0
5
0
5
0
5
аналогично описанному ранее случаю работы устройства при обслуживании запроса по входу 12 чейки 2, происходит смена состо ний блока 24 и вырабатываетс ответный сигнал на выходе 13 эле.мента И 3 чейки 4. На выходе элемента ИЛИ 15 по вл етс положительный импульс (врем ti на фиг. 5). длительность которого равна времени обслуживани источника по запросному входу 12 чейки 4. Пусть во врем обслуживани этого источника приходит запрос по входу 12 чейки 3. До поступлени этого запроса суммарный код по входу А: 16-)--4 + (что соответствует су.мме кодов по входу 12 чейки 4, входу 11 чейки 2 и входу 1I чейки (3 по фиг. 3). При этом код В соответствует значению кода выхода 13 чейки 4, т. е.
8 32.
Так как , то сигнала установки нет, но в момент поступлени запроса по входу 12 чейки (3 соотношение А и В измен етс . В этом случае: + -(-16+4 + , так как к предыдущему значению А добавл етс входной код, равный коду нового запроса величиной 32. Поэтому на выходе элемента 22 по вл етс высокий уровень, а так как в этот момент времени на выходе эле.мента ИЛИ 15 уровень также высокий, то на входах элемента И 19 происходит совпадение уровней и по переднему фронту положительного импульса на его выходе триггер 23 устанавливаетс в нулевое состо ние. Тем самым на нулевом выходе триггера 23 и на входах элементов И 8, 9 по вл етс уровень. В этот момент времени на входах элементов И 8
9всех чеек, кроме элемента И 8 чейки 4, уровни также высокие, так как ответный сигнал низкого уровн присутствует только на выходе 13 элемента И 3 чейки 4. Поэтому только на выходе элемента И 8 чейки 4 уровень высокий и тем самым открыт по входу элемент И 6 только этой чейки. Элементы И 6, 7 остальных чеек заблокированы. После обслуживани источника запроса по входу 12 чейки 4 сн т низкий уровень (tj). При этом возникает циркул ци волны переключени трип еров 10, начина с последующего триггера 10 чейки 5, так как сн т запросный сигнал с предыдущей чейки 4. За промежуток времени (t,i t на фиг. 5), который вл етс временем переходных процессов в блоке 24 дл перехода его в следующее состо ние, когда на его выходе 29 по вл етс отрицательный потенциал, запрещающий эту циркул цию блокировкой элементов И 1, 2, может переключитьс
один или несколько триггеров 10. При этом работоспособность устройства не нарушаетс , так как после сн ти запросного сигнала с входа 12 чейки 4 дл этой чейки, как и дл всех остальных, сигналы с зап- росных входов 11, 12 не проход т через вторые входы элементов И 6, 7, которые закрыты низким уровнем с выходов элементов И 8, 9. Тем самым во врем переходных процессов блока 24 в следующее состо ние ответные сигналы на выходах 13 и 14 не вырабатываютс .
После сн ти запросного сигнала низкого уровн с входа 12 чейки 4 уровень сигнала на выходе 13 элемента И 3 этой чейки становитс высоким, происходит совпадение по входам элемента ИЛИ 15 и на его выходе уровень становитс низким, на выходе элемента И 20 - низким, а зате.м на выходе элемента ИЛИ 17 - высоким . Так как на вход формировател поступает высокий уровень, то на его выходе возникает единичный отрицательный импульс (врем на фиг. 5) и блок 24 переходит в следующее состо ние, при котором на его выходе 29 уровень становитс низким (ts)., циркул ци волны прекращаетс . Затем блок синхронизации переходит в следующее состо ние, при котором на его выходе 28 уровень становитс высоким (tfi), по которому все триггеры 10 через элементы И 5 устанавливаютс в нулевое состо ние, а триггер 23 - в единичное. Это приводит к тому, что закрываютс эле- .менты И 8, 9 и открываютс все элементы И 6, 7 дл прохождени сигналов по запросным входам 11 и 12. Переход блока 24 в последующие состо ни проис- ходит аналогично описанному ранее, и устройство возвращаетс в исходное состо ние. Так как остаютс необслуженными запросные входы, то устройство не фиксируетс в состо нии ожидани , а возникающа
волна переключении останавливаетс на
триггере 10 чейки 3 и начинает обслуживатьс источник запроса по входу 12 этой чейки (t;). В дальнейшем, после обслуживани этого запросного входа, работа устройства аналогична описанной, обслужи- ваютс последовательно оставшиес источники запросов по входу 11 чейки 2 (врем t:i на фиг. 5) и затем по входу 11 чейки 3 (врем t4). Промежутки времени t«, ts соответствуют времени переходных процессов в цепи триггеров 10 при их переходе в последующие состо ни , св занные с перемещением волны переключений. Так как при обслуживании этих двух источников запросов выполн етс соотношение , то сигнал установки на блок 24 не поступает и поэтому он не измен ет свое состо ние.
После обслуживани последнего из подавших запросы источников, если не было новых запросов, на всех входах 11 и 12
5
0
5 0 5 o r
0
.г Q 5
уровни станов тс высокими, на группе входов элемента И 18 происходит совпадение и на его инверсном выходе уровень становитс низким (ti на фиг. 5). Поэтому на инверсном выходе элемента ИЛИ 17 уровень становитс высоким и после по влени на выходе формировател 21 отрицательного импульса устройство переходит в режим ожидани (через врем tn, t|2 на фиг. 5) аналогично описанному ранее случаю .
Во всех описанных режи.мах, когда циркулирует волна включений и выключений , исключена возможность по влени помехи на выходах устройства из-за неодновременного срабатывани триггеров 10. При отсутствии запросов по входам II и 12 (высокий уровень) элементы И 3, 4 заблокированы по инверсным входам сигналами с выходов элементов И 6, 7.
Claims (1)
- Формула изобретениУстройство дл опроса источников дискретных сообщений, содержащее М чеек пам ти, два элемента ИЛИ, первый элемент И и блок синхронизации, первый и второй выходы которого соединены соответственно с входами сброса и синхронизации М чеек пам ти, входы запроса и первые выходы которых вл ютс соответственно группой входов и выходов устройства дл подключени к выходам запросов и входам разрешени источников дискретных сообщений и соединены соответственно с -группа.ми входов первых элементов И и ИЛИ, второй и третий выходы i-й чейки пам ти (, М-1) соединены соответственно с первым и вторым информационными входами (- )-н чейки па.м ти, второй и третий выходы М-й чейки пам ти подключены соответственно к первому и второму инфор.мационньш входам первой чейки пам ти, вход пуска которой соединен с инверсным выходом первого элемента И, вход пуска блока синхронизации соединен с инверсным выходом второго элемента ИЛИ, группа входов которого подключена к вторым выходам чеек пам ти, причем кажда чейка пам ти, кроме первой, включает триггер и п ть элементов И, а перва чейка пам ти включает триггер и четыре элемента И, причем в каждой чейке пам ти пр мой и инверсные выходы триггера вл ютс вторым и третьи.м выходами чейки пам ти, информационный вход триггера соединен с шиной нулевого потенциала , входы сброса, установки и синхронизации триггера подключены соответственно к инверсным выходам первого и второго элемента И и пр мому выходу третьего элемента И, первый, второй и третий входы которого соединены соответственно с синхронизирующим входом чейки пам ти и инверсными выходами первого и второгоэлементов И, причем в первой чейке пам ти первый вход четвертого элемента И соединен с пр мым выходом триггера, а выход и второй вход - соответственно с первым выходом и первым информационным входом первой чейки пам ти, первые входы первого и второго элементов И соединены соответственно с первым и вторым входами первой чейки пам ти, а вторые входы - с входом сброса первой чейки пам ти, третий вход второго элемента И вл етс входом пуска первой чейки пам ти , причем в каждой чейке пам ти, кроме первой, пр мой и инверсный выходы триггера подключены соответственно к первым входам четвертого и п того элементов И, вторые выходы которых образуют первый выход чейки пам ти, а вторые входы подключены соответственно к второму и первому информационным входам чейки пам ти и первым входам первого и второго элементов И, вторые входы которых вл ютс входом пуска чейки пам ти, отличающеес тем, что, с целью сокращени времени опроса приоритетных источников дискретных сообщений, в устройство введены триггер, элемент сравнени кодов, второй и третий элементы И, третий элемент ИЛИ и формирователь импульса, в каждую чейку, кроме первой, введены шестой - дев тый элементы И, а в первую чейку - п тый и щестой элементы И, причем перва и втора группы входов элемента сравнени кодов подключены соответственно к группе входов и группе выходов устройства, информационный вход и вход установки триггера соединены соответственно с тиной нулевого потенциала и первым выходом блока синхронизации, вход синхронизации и инверсный выход триггера соединен соответственно с выходом второго элемента И и пр мым входом третьего элемента И, инверсные выход и вход которого подключены соответственно к первому входу третьего элемента ИЛИ и к первому входу второго элемента И и инверсному выходу первого элемента ИЛИ, второй вход второго элемента И соединен с выходом элемента сравнени кодов, старщий разр д первой группы входов и младщий разр д второй группы входов которого соединены с щиной нулевого потенциала, инверсный выход первого элемента И соединен с вторым входом третьего элемента ИЛИ, инверсным выходом подключенного через формирователь импульса к входу останова блока синхронизации , инверсный выход триггера соеди5 нен с разрещающим входом чеек пам ти, причем в каждой чейке пам ти, кроме первой , инверсные входы niecToro и седьмого элементов И образуют вход запроса чейки пам ти, а инверсные выходы соединены соответственно с инверсными входами0 п того и четвертого элементов И, третьи входы первого и второго элементов И подключены соответственно к инверсным выходам шестого и седьмого элементов И, пр мые входы которых соединены соответственс но с инверсными выходами восьмого и дев того элементов И, первые входы которых подключены соответственно к выходам п того и четвертого элементов И, а вторые входы - к входу разрешени чейки пам ти, причем в первой чейке0 пам ти третий вход первого элемента и инверсный вход четвертого элемента И соединены с инверсным выходом п того элемента И, инверсный и пр мой входы которого соединены соответственно с входом запроса первой чейки пам ти и инверсным выхо5 дом шестого элемента И, первым и вторым входами соответственно подключенного к выходу четвертого элемента И, входу разрешени первой чейки пам ти.фиг 2(Put 5
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU864119943A SU1381524A1 (ru) | 1986-06-17 | 1986-06-17 | Устройство дл опроса источников дискретных сообщений |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU864119943A SU1381524A1 (ru) | 1986-06-17 | 1986-06-17 | Устройство дл опроса источников дискретных сообщений |
Publications (1)
Publication Number | Publication Date |
---|---|
SU1381524A1 true SU1381524A1 (ru) | 1988-03-15 |
Family
ID=21257500
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU864119943A SU1381524A1 (ru) | 1986-06-17 | 1986-06-17 | Устройство дл опроса источников дискретных сообщений |
Country Status (1)
Country | Link |
---|---|
SU (1) | SU1381524A1 (ru) |
-
1986
- 1986-06-17 SU SU864119943A patent/SU1381524A1/ru active
Non-Patent Citations (1)
Title |
---|
Авторское свидетельство СССР № 694857 кл. G 06 F 13/00, 1978. Авторское свидетельство СССР № 1278860 кл. G 06 F 13/00, 1985. * |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US4148011A (en) | Asynchronous priority circuit for controlling access to a bus | |
US3961138A (en) | Asynchronous bit-serial data receiver | |
SU1381524A1 (ru) | Устройство дл опроса источников дискретных сообщений | |
SU1278860A1 (ru) | Устройство дл опроса источников дискретных сообщений | |
SU1562914A1 (ru) | Многоканальное устройство дл подключени абонентов к общей магистрали | |
SU1495793A1 (ru) | Устройство динамического приоритета | |
SU1067502A1 (ru) | Устройство дл управлени обслуживанием за вок в пор дке поступлени | |
SU1432542A1 (ru) | Устройство дл сопр жени абонента с общей магистралью | |
SU1322321A1 (ru) | Устройство дл сопр жени внешних устройств с ЦВМ | |
SU1223237A1 (ru) | Многоканальное устройство дл сопр жени абонентов с общей магистралью | |
SU1525903A1 (ru) | Управл емый распределитель | |
RU1837307C (ru) | Многоканальное устройство дл подключени абонентов к общему ресурсу | |
SU1083188A1 (ru) | Генератор потоков случайных событий | |
SU1619287A1 (ru) | Многоканальное устройство дл распределени заданий процессорам | |
SU884136A1 (ru) | Распределитель импульсов | |
SU807298A1 (ru) | Многоканальное устройство дл подклю-чЕНи иСТОчНиКОВ иНфОРМАции K ОбщЕйМАгиСТРАли | |
SU1458873A2 (ru) | Многоканальное устройство дл приоритетного подключени абонентов к общей магистрали | |
SU1251095A1 (ru) | Коммутационное устройство | |
SU1149240A2 (ru) | Процессор ввода-вывода | |
RU2017204C1 (ru) | Устройство управления доступом к магистрали в локальных сетях с магистральной архитектурой | |
SU1730632A1 (ru) | Многоканальное устройство дл подключени абонентов к общей магистрали | |
SU1176330A1 (ru) | Устройство приоритета | |
SU1383352A1 (ru) | Многоканальное устройство дл подключени абонентов к общей магистрали | |
SU1524051A2 (ru) | Устройство динамического приоритета | |
SU1386993A1 (ru) | Многоканальное устройство приоритета |