SU1376248A1 - Inter-instrumental communication device - Google Patents

Inter-instrumental communication device Download PDF

Info

Publication number
SU1376248A1
SU1376248A1 SU864108531A SU4108531A SU1376248A1 SU 1376248 A1 SU1376248 A1 SU 1376248A1 SU 864108531 A SU864108531 A SU 864108531A SU 4108531 A SU4108531 A SU 4108531A SU 1376248 A1 SU1376248 A1 SU 1376248A1
Authority
SU
USSR - Soviet Union
Prior art keywords
input
output
inputs
trigger
transformer
Prior art date
Application number
SU864108531A
Other languages
Russian (ru)
Inventor
Константин Владимирович Леокене
Original Assignee
Предприятие П/Я Г-4088
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я Г-4088 filed Critical Предприятие П/Я Г-4088
Priority to SU864108531A priority Critical patent/SU1376248A1/en
Application granted granted Critical
Publication of SU1376248A1 publication Critical patent/SU1376248A1/en

Links

Abstract

Изобретение может использоватьс  в системах передачи дискретной информации по лини м св зи и обеспечивает расширение функциональных возможностей путем передачи импульсов хр кловой синхронизации. Устр-во содержит на передающей стрроне инвертор 1, элемент ИЛИ 2, генератор 3 тактовых импульсов, элемент И 4, коммутатор 5, ключи 6,7, источник питани  8 и трансформатор 9, а на приемной стороне - трансформатор 11, усилители 12,13, элемент задержки 14, триггеры 15,19,20, элементы И-НЕ 16,17,21-23, элемент ИЛИ 18. Устр-во позвол ет по одной линии св зи передавать информационные импульсы, синхроимпульсы , синхронизирующие прием импульсов информации, и импульсы цикловой синхронизации, позвол ющие ограничивать размеры блоков нереда- ваемой информации. Информационна  единица в канал св зи 10 передаетс  двухпол рньм импульсом. Первой передаетс  положит, часть импульса, а второй - отриц. Нулевой входной сигнал передаетс  биимпульсом, в котором первой передаетс  отриц. часть импульса, а второй - положит. Импульс цикловой синхронизации передаетс  одним импульсом положит, пол рности. 1 ил. (ЛThe invention can be used in systems for transmitting discrete information over communication lines and provides enhanced functionality by transmitting xy clock synchronization pulses. The device contains an inverter 1, an element OR 2, a generator of 3 clock pulses, an element AND 4, a switch 5, keys 6,7, a power source 8 and a transformer 9 on the transmitting side, and a transformer 11 on the receiving side, amplifiers 12,13 , delay element 14, triggers 15,19,20, AND-NOT elements 16,17,21-23, OR element 18. The device allows to transmit information pulses, clock pulses that synchronize the reception of information pulses, and frame synchronization pulses, which allow limiting the size of blocks of irreducible information. The information unit is transmitted to the communication channel 10 by a two-half pulse. Part of the impulse is transmitted first, and the second is negative. The zero input signal is transmitted by a bi-pulse, in which the first is transmitted by the negative. part of the pulse, and the second - put. A frame alignment impulse is transmitted by a single impulse, polarity. 1 il. (L

Description

да информационной единицы, передавае-45 ° генератора тактовых импульсов мого биимпульсом, перепад из нул  в единицу на синхронном входе дополнительного триггера 15 по вл етс  позже за счет задержлси на первом злеменсоединен с вторым входом коммутатора , на приемной стороне-второй транс форматор, первична  обмотка которого .соединена с линией св зи, первьй иYes, the information unit transmitted by the 45 o clock pulse generator by a bi-pulse, the differential from zero to one at the synchronous input of the additional trigger 15 appears later due to a delay in the first connection with the second input of the switch, on the receiving side the second transformer, primary winding which is connected to the communication line, the first and

° генератора тактовых импульсов ° clock generator

соединен с вторым входом коммутатора , на приемной стороне-второй трансформатор , первична  обмотка которого .соединена с линией св зи, первьй иconnected to the second input of the switch, on the receiving side is the second transformer, the primary winding of which is connected to the communication line, the first and

те 16 и на элементе 14 задержки,50 торои усштители, входы которых соединены соответственно с выводами вто ричной обмотки второго трансформатор первьй, вт6роЙ5 третий, четвертьй и п тьш элементы И-НЕ, первьй и второй триггеры, при этом средний выводThose 16 and 14 delay elements, 50 toros, the inputs of which are connected respectively to the terminals of the secondary winding of the second transformer, first, third, third, fourth and fifth, are NOT the first and second triggers, with the average output

чем импульс на втором установочном входе дополнительного триггер а 15, в результате чего триггер в единицу устайовитьс  не может.than the pulse at the second installation input of the additional trigger a 15, as a result of which the trigger into the unit cannot be established.

Ш-1Пульс с выхода дополнительного триггера 15 используетс ., в качестве , сигнала цикловой синхронизации устройства . Одновременно сигнал с .W-1Pulse from the output of the additional trigger 15 is used. As the frame alignment signal of the device. Simultaneously signal with.

торои усштители, входы которых соеtoroi usshtiteli, whose inputs are soy

динены соответственно с выводами вторичной обмотки второго трансформатора, первьй, вт6роЙ5 третий, четвертьй и п тьш элементы И-НЕ, первьй и второй триггеры, при этом средний выводDineny, respectively, with the conclusions of the secondary winding of the second transformer, first, third, third, quarter and five elements AND-NOT, first and second triggers, with the average output

вторичной обмотки второго трансформатора соединен с общей шиной, выход первого усилител  соединен с первыми входами первого и второго элементовthe secondary winding of the second transformer is connected to a common bus, the output of the first amplifier is connected to the first inputs of the first and second elements

И-НЕ, выход второго усилител  соединен с первыми входами третьего и четвертого элементов И-НЕ, пр мой и инверсный выходы первого триггера соединены соответственно с вторыми входами четвертого и третьего элементов И-НЕ, пр мой и инверсный выходы второго триггера соединены соответственно с вторыми входами вто- рого и первого элементов И-НЕ, выходы первого и третьего элементов И-НЕ соединень соответственно с первыми установочными входами первого и второго триггеров, выход четвер- того элемента И-НЕ соединен с синхронизирующим входом первого триггера и первым входом п того элемента И-НЕ выход второго элемента И-НЕ соединен с синхронизирующим входом второго триггера и вторым входом п того элемента И-НЕ, выход которого  вл етс  выходом тактового сигнала, а выход четвертого элемента И-НЕ  вл етс  выходом информационного сигнала, отличающеес  тем, что, с целью расширени  функциональных возможностей путем передачи импульсов цикловой синхронизациир введены на передающей стороне элемент ИЛИ ин- вертор и элемент И, при этом выход элемента ИЛИ соединен с первым входом коммутатора второй вход элемента ИЛИ соединен с входом инвертора, выход которого соединен с первым входом элемента И, вьпсод элемента И соединен с третьим входом коммутатора , а второй выход генератора тактовых импульсов соединен с вторым входом элемента И, при этом первый вход элемента ИЛИ и вход инвертора  вл ютс  соответственно входом информационного сигнала и входом сигнала цикловой синхронизации, а на приемной стороне введены элемент задержки элемент ИЛИ, дополнительньй триггер, выход которого соединен с первым входом элемента ИЛИ, второй вход и выход элемента ИЛИ соединены соответственно .с вторыми установочными входами второго и первого триггеров, выход второго усилител  соединен с вторым установочным входом дополнительного триггера, синхронный вход которого соединен с выходом элемента задержки, пр мой выход первого триггера соединен с информационным входом дополнительного триггераj а выход первого элемента И-НЕ соединен с входом элемента задержки, при этом выход дополнительного триггера  вл етс  выходом сигнала цикловой си:йс- ронизации, а второй установочный вход второго триггера  вл етс  входом сигнала установки в О,NAND, the output of the second amplifier is connected to the first inputs of the third and fourth elements NAND, the direct and inverse outputs of the first flip-flop are connected respectively to the second inputs of the fourth and third elements NAND, the direct and inverse outputs of the second flip-flop are connected respectively to the second the inputs of the second and first elements of the NAND, the outputs of the first and third elements of the NAND connect, respectively, to the first installation inputs of the first and second triggers, the output of the fourth element of the NAND is connected to the sync input ne trigger and the first input of the fifth NAND element, the output of the second NAND element is connected to the synchronization input of the second trigger and the second input of the fifth NAND element, the output of which is the clock output, and the output of the fourth NAND element is an information signal output, characterized in that, in order to extend the functionality by transmitting cyclic synchronization pulses, an OR element and an AND element are introduced on the transmitting side, and the output of the OR element is connected to the first input of the switch the second input of the element OR is connected to the input of the inverter, the output of which is connected to the first input of the element AND, the element's output is connected to the third input of the switch, and the second output of the clock generator is connected to the second input of the element AND, the first input of the element OR and the input of the inverter are respectively the input of the information signal and the input of the frame alignment signal, and on the receiving side there is a delay element OR, an additional trigger, the output of which is connected to the first input of the OR element, the input and output of the OR element are connected respectively to the second installation inputs of the second and first triggers, the output of the second amplifier is connected to the second installation input of an additional trigger, the synchronous input of which is connected to the output of the delay element, the direct output of the first trigger is connected to the information input of the additional trigger j the output of the first element is NOT connected to the input of the delay element, while the output of the additional trigger is the output of the cyclic signal si: isononization, and the second setting th input of the second flip-flop is input to the signal in the O

Claims (1)

Формула изобретенияClaim Устройство межприборной связи, содержащее на передающей стороне генератор тактовых импульсов, коммутатор, выходы которого соединены соответственно с управляющими входами первого и второго ключей, выходы первого и второго ключей соединены соответственно с выводами первичной обмотки первого трансформатора, средний вывод которой соединен с одним выводом источника питания, другой вывод которого соединен с управляемыми входами первого и второго ключей, вторичная обмотка первого трансформатора соединена с линией связи, а первый выход генератора тактовых импульсов соединен с вторым входом коммутатора, на приемной стороне-второй трансформатор, первичная обмотка которого .соединена с линией связи, первый и второй усилители, входы которых соединены соответственно с выводами вторичной обмотки второго трансформатора, первый, второй, третий, четвертый и пятый элементы И-НЕ, первый и второй триггеры, при этом средний вывод вторичной обмотки второго трансформатора соединен с общей шиной, выход первого усилителя соединен с первыми входами первого и второго элементовAn inter-instrument communication device comprising a clock generator on the transmitting side, a switch whose outputs are connected respectively to the control inputs of the first and second keys, the outputs of the first and second keys are connected respectively to the terminals of the primary winding of the first transformer, the middle terminal of which is connected to one output of the power source, the other terminal of which is connected to the controlled inputs of the first and second keys, the secondary winding of the first transformer is connected to the communication line, and the first output is gene the clock pulse generator is connected to the second input of the switch, on the receiving side there is a second transformer, the primary winding of which is connected to the communication line, the first and second amplifiers, the inputs of which are connected respectively to the terminals of the secondary winding of the second transformer, the first, second, third, fourth and fifth NAND elements, the first and second triggers, while the middle terminal of the secondary winding of the second transformer is connected to a common bus, the output of the first amplifier is connected to the first inputs of the first and second elements И-НЕ, выход второго усилителя соединен с первыми входами третьего и четвертого элементов И-НЕ, прямой и инверсный выходы первого триггера соединены соответственно с вторыми входами четвертого и третьего элементов И-НЕ, прямой и инверсный выходы второго триггера соединены соответственно с вторыми входами второго и первого элементов И-НЕ, выходы первого и третьего элементов И-НЕ соединены соответственно с первыми установочными входами первого и второго триггеров, выход четвер- 15 того элемента И-НЕ соединен с синхронизирующим входом первого триггера и первым входом пятого элемента И-НЕ, выход второго элемента И-НЕ соединен с синхронизирующим входом второго 20 триггера и вторым входом пятого элемента И-НЕ, выход которого является выходом тактового сигнала, а выход четвертого элемента И-НЕ является выходом информационного сигнала, отличающееся тем, что, с целью расширения функциональных возможностей путем передачи импульсов цикловой синхронизации, введены на передающей стороне элемент ИЛИ, инвертор и элемент И, при этом выход элемента ИЛИ соединен с первым входом коммутатора, второй вход элемен6 та ИЛИ соединен с входом инвертора., выход которого соединен с первым входом элемента И, выход элемента И 5 соединен с третьим входом коммутатора, а второй выход генератора тактовых импульсов соединен с вторым входом элемента И, при этом первый вход элемента ИЛИ и вход инвертора я в ля10 ются соответственно входом информационного сигнала и входом сигнала цикловой синхронизации, а на приемной стороне введены элемент задержки, элемент ИЛИ, дополнительный триггер, выход которого соединен с первым входом элемента ИЛИ, второй вход и выход элемента ИЛИ соединены соответственно с вторыми установочными входами второго и первого триггеров, выход второго усилителя соединен с вторым установочным входом дополнительного триггера, синхронный вход которого соединен с выходом элемента задержки, прямой выход первого триг25 гера соединен с информационным входом дополнительного триггера$ а выход первого элемента И-НЕ соединен с входом элемента задержки, при этом выход дополнительного триггера явля30 ется выходом сигнала цикловой синхронизации, а второй установочный вход второго триггера является входом сигнала установки в О’'.NAND, the output of the second amplifier is connected to the first inputs of the third and fourth NAND elements, the direct and inverse outputs of the first trigger are connected respectively to the second inputs of the fourth and third elements NAND, the direct and inverse outputs of the second trigger are connected respectively to the second inputs of the second and the first AND-NOT elements, the outputs of the first and third AND-NOT elements are connected respectively to the first installation inputs of the first and second triggers, the output of the fourth-15 of the AND element is NOT connected to the synchronizing input of the first about the trigger and the first input of the fifth AND-NOT element, the output of the second AND-NOT element is connected to the clock input of the second 20 trigger and the second input of the fifth AND-NOT element, the output of which is the clock signal output, and the output of the fourth AND-NOT element is the information output signal, characterized in that, in order to expand functionality by transmitting cyclic synchronization pulses, an OR element, an inverter and an AND element are introduced on the transmitting side, while the output of the OR element is connected to the first input of the switch a, the second input of the OR element 6 is connected to the input of the inverter., the output of which is connected to the first input of the And element, the output of the And 5 element is connected to the third input of the switch, and the second output of the clock generator is connected to the second input of the And element, while the first input of the element OR and the inverter input 10 are respectively the input of the information signal and the input of the cyclic synchronization signal, and a delay element, an OR element, an additional trigger, the output of which is connected to the first input of the OR element, are introduced on the receiving side the first input and output of the OR element are connected respectively to the second installation inputs of the second and first triggers, the output of the second amplifier is connected to the second installation input of the additional trigger, the synchronous input of which is connected to the output of the delay element, the direct output of the first trigger 25 ger is connected to the information input of the additional trigger $ a the output of the first AND-NOT element is connected to the input of the delay element, while the output of the additional trigger is30 the output of the cyclic synchronization signal, and the second setting od second flip-flop is the input setting signal G ''.
SU864108531A 1986-08-25 1986-08-25 Inter-instrumental communication device SU1376248A1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU864108531A SU1376248A1 (en) 1986-08-25 1986-08-25 Inter-instrumental communication device

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU864108531A SU1376248A1 (en) 1986-08-25 1986-08-25 Inter-instrumental communication device

Publications (1)

Publication Number Publication Date
SU1376248A1 true SU1376248A1 (en) 1988-02-23

Family

ID=21253196

Family Applications (1)

Application Number Title Priority Date Filing Date
SU864108531A SU1376248A1 (en) 1986-08-25 1986-08-25 Inter-instrumental communication device

Country Status (1)

Country Link
SU (1) SU1376248A1 (en)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
Авторское свидетельство СССР № 581586, кл.. Н 04 В 3/00, 1975. Авторское свидетельство СССР № 1145480, кл. Н 04 В 3/04, 1983. *

Similar Documents

Publication Publication Date Title
KR900000780A (en) Circuitry to provide separation between devices in a power control system and to transmit power and data through the separation means
GB1480937A (en) Two wire time sharing two way communication system
EP0352081A3 (en) Efficient protocol for communicating between asynchronous devices
JPS5563166A (en) Continuous transmission system for picture information
SU1376248A1 (en) Inter-instrumental communication device
US4516236A (en) Full-duplex transmission of bit streams serially and in bit-synchronism on a bus between two terminals.
JPS55161447A (en) Data transmission system
KR980007180A (en) Multi-Universal Asynchronous Transceiver with Time Division
GB1092455A (en) Improvements relating to colour television systems and receivers therefor
SU1078651A2 (en) Communication line for digital equipment
JPS5552659A (en) Data transmission/receiving circuit
JPH03256418A (en) Line switching device
JPS573447A (en) Time division multidimension connecting device
SU611240A1 (en) Signal transmitter-receiver
JPS5410606A (en) Synchronizing system for key telephone system
JPS57135569A (en) Facsimile communication system
JPS5610760A (en) Transmission system
SU1172047A1 (en) Device for transmission and reception of digital signals
SU1322250A1 (en) Device for transmission and reception of information
SU677121A1 (en) Device for eliminating the splitting of signals being received
SU634471A1 (en) Synchronizing arrangement
JPH04656A (en) Semiconductor integrated circuit
JPS6173443A (en) Two-wire time division bidirectional communication device
JPS57194653A (en) Reproducing repeater
JPS6459449A (en) Asynchronous signal synchronizing circuit