SU1372599A1 - Устройство дл формировани серий импульсов - Google Patents

Устройство дл формировани серий импульсов Download PDF

Info

Publication number
SU1372599A1
SU1372599A1 SU864048344A SU4048344A SU1372599A1 SU 1372599 A1 SU1372599 A1 SU 1372599A1 SU 864048344 A SU864048344 A SU 864048344A SU 4048344 A SU4048344 A SU 4048344A SU 1372599 A1 SU1372599 A1 SU 1372599A1
Authority
SU
USSR - Soviet Union
Prior art keywords
input
trigger
output
pulse
code
Prior art date
Application number
SU864048344A
Other languages
English (en)
Inventor
Сергей Викторович Смирнов
Original Assignee
Предприятие П/Я А-3327
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я А-3327 filed Critical Предприятие П/Я А-3327
Priority to SU864048344A priority Critical patent/SU1372599A1/ru
Application granted granted Critical
Publication of SU1372599A1 publication Critical patent/SU1372599A1/ru

Links

Landscapes

  • Pulse Circuits (AREA)
  • Manipulation Of Pulses (AREA)

Abstract

Изобретение может быть использовано в импульсной и вычислительной технике, системах св зи. Целью изобретени   вл етс  повышение надежности устройства. Устройство содержит триггеры 1-3, счетчик 4 импульсов, коммутатор 5, источники 6 и 7 задани  кода, тактовый вход 8 устройства , управл ющий вход 9, установочный вход 10 и выход 11 устройства. Предложенное устройство обеспечивает выдачу по управл ющему импульсу задержанной серии импульсов, длительность которых пропорциональна длительности управл ющего импульса. При этом длительность импульсов серии, задержка первого импульса серии относительно управл ющего импульса и длительность пауз между импульсами серии определ ютс  кодовыми комбинаци ми источников кода. 1 ил. с

Description

00
-ч1
ю
СП
СО
со
Изобретение относитс  к импульсно технике.
Целью изобретени   вл етс  повьппе ние надежности работы устройства.
На чертеже представлена структурна  электрическа  схема устройства дл  формировани  серий импульсов.
Устройство дл  формировани  серий импульсов (фиг.1) содержит триггеры 1-3, счетчик 4 импульсов, коммутатор 5, источники 6 и 7 задани  кода, тактовый вход 8, управл ющий вход 9, установочный вход 10, выход 11.
Выходы источника 6 кода соединены с первыми входами коммутатора 5. Выходы источника 7 кода соединены с вторыми входами коммутатора 5, выходы которого соединены с инфо.рмацион- ными входами счетчика 4 импульсов. Счетный вход счетчика 4 импульсов соединен с тактовым входом 8 устройства . Первый вход триггера 1 соединен с управл ющим входом 9 устройства. Выход триггера 1 соединен с первым входом триггера 3. Выход триггера 2 соединен с вторым входом триггера 3 и соединен с входом разрешени  записи счетчика 4 импульсов. Счетный вход счетчика 4 импульсов соединен с первым входом триггера 2, второй вход которого соединен с выходом переноса счетчика 4 импульсов. Третий вход триггера 2 соединен с первым входом триггера 3, первый выход которого соединен с вторым входом триггера 1 и соединен с третьим входом коммутатора 5. Четвертый вход коммутатора 5 соединен с вторым выходом триггера 3. Третий вход триггера 1 соединен с установочным входом 10 устройства. Выход 11 устройства соединен с вторым выходом триггера 3.
Устройство дл  формировани  серий импульсов работает следующим образом. При первоначальном включении устройства на вход 10 подаетс  импульс (низкий потенциал), который совместно с тактовыми импульсами на входе 8 устанавливает устройство в исходное состо ние. I
В исходном состо нии на выходе 11 устройства и на выходе триггера 1 присутствует низкий потенциал, а на входах 9, 10 устройства, на выходе триггера 2, на первом выходе триггера 3 и на выходе переноса счетчика 4 импульсов присутствует высокий потенциал . На вход 8 устройства поступает
стабильна  последовательность тактовых импульсов со скважностью Q 2. Коммутатор 5 коммутирует выходы источника 6 кода с информационными входами счетчика 4. Присутствующий на входе разрешени  записи счетчика 4 высокий потенциал удерживает его в режиме записи так, что кодова  комбинаци  датчика 6 кода записываетс  в счетчик 4.
0
5
0
5
5
5
При поступлении управл ющего импульса (низкого потенциала) на вход 9 устройства триггер 1 переключаетс  и на его выходе устанавливаетс  высокий потенциал, разрешающий переключение триггера 3 по второму входу. При наличии на первом входе триггера 2 низкого потенциала (паузы между так0 товыми импульсами) он переключаетс  и на его выходе устанавливаетс  низкий потенциал, который переводит счетчик 4 в режим вычитани . Поступающие на вход 8 устройства тактовые импульсы в счетчике 4 вычитаютс  из записанного в двоичном коде числа. По фронту поступающего в счетчик 4 импульсов П+1-ГО импульса, где п - число , соответствующее двоичному коду, записанному в счетчик 4, на выходе переноса последнего по вл етс  низкий потенциал, который переключает триггер 2. На выходе триггера 2 устанавливаетс  высокий потенциал, фронтом ко5 торого переключаетс  триггер 3. На первом выходе триггера 3 устанавливаетс  низкий потенциал, а на втором его выходе - высокий потенциал, поступающий на выход 11 устройства. Под
0 воздействием сигналов с выходов триггера 3 коммутатор 5 отключает источник 6 кода от информационных входов счетчика 4 и подключает к этим входам источник 7 кода. В то же врем  высоким потенциалом с выхода триггера 2 счетчик 4 импульсов переводитс  в режим записи и на его выходе переноса устанавливаетс  высокий потенциал. Так как на всех трех входах триггера 2 после этого присутствует высокий потенциал, то триггер 2 сохран ет свое состо ние и счетчик 4 находитс  в режиме записи. В счетчике 4 импульсов записываетс  кодова  комбинаци  источника 7 кода. При поступлении низкого потенциала на вход 8 устройства (окончании П+1-ГО тактового импульса ) триггер 2 переключаетс  и на его ВЕ 1Ходе устанавливаетс  низкий
потенциал, который переводит счетчик 4 импульсов в режим вычитани . Поступающие на вход 8 устройства тактовые импульсы в счетчике 4 вычитаютс  из записанного в двоичном коде числа. По фронту поступающего в счетчик 4 импульсов П+1-ГО импульса, где п - число, соответствующее двоичному коду , записанному в счетчик 4, на ВЬГХО да переноса последнего по вл етс  низкий потенциал, который переключает триггер 2. На выходе триггера 2 устанавливаетс  высокий потенциал, фронтом которого переключаетс  триг- гер 3. На первом выходе триггера 3 устанавливаетс  высокий потенциал, а на втором выходе - низкий потенциал , поступающий на выход 11 устройства .,
Таким образом, на выходе 11 устройства с задержкой относительно управл ющего импульса, определ емой кодовой комбинацией источника 6 кода формируетс  импульс, длительность которого определ етс  кодовой комбинацией источника 7 кода.
Если управл ющий импульс на входе 9 устройства уже окончилс , то спадом импульса, поступающего с второго выхода триггера 3 при его переключении , производитс  переключение триггера 1, на выходе которого устанавливаетс  низкий потенциал, запрещающий дальнейшее переключение триггера 2. В то же врем  под воздействием сигналов с выходов триггера 3 коммутатор 5 отключает от информационных входов счетчика 4 источник 7 кода и подключает к этим входам источник 6 кода, а высокий потенциал с выхода триггера 2 переводит счетчик 4 в режим записи. В счетчик 4 записываетс  кодова  комбинаци  источника 6 кода. После чего устройство оказываетс  приведенным в исходное состо ние.
Если управл ющий импульс на входе 9 устройства еще не окончилс  к моменту окончани  импульса на выходе 11 устройства, то триггер 1 сохран е свое состо ние. Поэтому, при поступ- лении на вход 8 устройства низкого потенциала (окончании п+1-го импульса ) триггер 2 переключаетс  и низкий потенциал с его выхода переводит счетчик 4 импульсов в режим вычита- ни . Следующие импульсы серии формируютс  на выходе 11 устройства ана-- логично изложенному. При окончании
0
Q 5
5
0 5
0
5
0
5
управл ющего импульса .а входе 9 на выходе 11 устройства производитс  формирование последнего импульса серии . После этого устройство приводитс  в исходное состо ние.
Таким образом, при поступлении управл ющего импульса на вход 9 на выходе 11 устройства формируетс  задержанна  сери  импульсов, длительность которой пропорциональна длительности управл ющего импульса. При- чем длительность импульсов серии определ етс  кодовыми комбинаци ми источника 7 кода, а задержка первого импульса серии относительно управл ющего импульса и длительность пауз между импульсами серии определ ютс  кодовыми комбинаци ми источника 6 кода.

Claims (1)

  1. Формула изобретени 
    Устройство дл  формировани  серий импульсов, содержащее первый и второй триггеры, счетчик импульсов, коммутатор и первый и второй источники задани  кода, выходы первого источника задани  кода соединены с первыми входами коммутатора, выходы второго источника задани  кода соединены с вторым входами коммутатора, выходы которого соединены с информационными входами счетчика импульсов, счетный вход которого соединен с тактовым входом устройства, выход переноса счетчика импульсов соединен с 52-входом первого триггера, выход которого соединен с входом разрешени  записи счетчика импульсов, пр мой выход второго триггера подключен к третьему входу коммутатора, и третий триггер, отличающеес  тем, что, с целью повышени  надежности, в нем R-вход третьего триггера соединен с управл ющим входом устройства, С-вход третьего триггера соединен с четвертым входом коммутатора и инверсным выходом второго триггера, S- и D-входы третьего триггера соединены с установочными входами устройства, выход третьего триггера соединен с Si-входом первого триггера и R-входом второго триггера, выход переноса счетчика импульсов - со счетным входом второго триггера, тактовый вход устройства соединен с R-входом первого триггера.
SU864048344A 1986-04-03 1986-04-03 Устройство дл формировани серий импульсов SU1372599A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU864048344A SU1372599A1 (ru) 1986-04-03 1986-04-03 Устройство дл формировани серий импульсов

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU864048344A SU1372599A1 (ru) 1986-04-03 1986-04-03 Устройство дл формировани серий импульсов

Publications (1)

Publication Number Publication Date
SU1372599A1 true SU1372599A1 (ru) 1988-02-07

Family

ID=21230598

Family Applications (1)

Application Number Title Priority Date Filing Date
SU864048344A SU1372599A1 (ru) 1986-04-03 1986-04-03 Устройство дл формировани серий импульсов

Country Status (1)

Country Link
SU (1) SU1372599A1 (ru)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
Авторское свидетельство СССР № 746878, кл. Н 03 К 3/64, 1978. *

Similar Documents

Publication Publication Date Title
SU1372599A1 (ru) Устройство дл формировани серий импульсов
SU1451835A1 (ru) Устройство дл формировани серий импульсов
SU702503A1 (ru) Устройство воспроизведени пр моугольных импульсов
RU1800593C (ru) Генератор серии импульсов
SU1553990A1 (ru) Функциональный генератор
SU1265802A1 (ru) Перемножитель
SU594580A1 (ru) Устройство дл преобразовани серии импульсов
SU746887A1 (ru) Формирователь одиночных импульсов, синхронизированных тактовой частотой
SU1012196A1 (ru) Цифрова след ща система
SU1169154A1 (ru) Устройство дл формировани серий импульсов
SU1569879A1 (ru) Устройство дл восстановлени тактовых импульсов
SU544121A1 (ru) Устройство контрол импульсных последовательностей
SU556427A1 (ru) Устройство дл ввода информации
SU1737714A1 (ru) Управл емый делитель частоты
SU1465953A1 (ru) Устройство дл формировани серий импульсов
SU636666A1 (ru) Способ записи двоичного кода на магнитный носитель
SU1422378A1 (ru) Устройство дл синхронизации импульсов
SU444314A1 (ru) Многопозиционный компаратор частоты следовани импульсов
RU1811003C (ru) Устройство дл разделени импульсов
RU1783614C (ru) Преобразователь кода
RU1800633C (ru) Устройство дл формировани биимпульсного сигнала
SU1621158A1 (ru) Преобразователь кода в пачку импульсов
SU1283976A1 (ru) Преобразователь кода в период повторени импульсов
SU1695389A1 (ru) Устройство дл сдвига импульсов
SU951737A1 (ru) Устройство формировани импульсов синхронизации