SU594580A1 - Устройство дл преобразовани серии импульсов - Google Patents

Устройство дл преобразовани серии импульсов

Info

Publication number
SU594580A1
SU594580A1 SU762376768A SU2376768A SU594580A1 SU 594580 A1 SU594580 A1 SU 594580A1 SU 762376768 A SU762376768 A SU 762376768A SU 2376768 A SU2376768 A SU 2376768A SU 594580 A1 SU594580 A1 SU 594580A1
Authority
SU
USSR - Soviet Union
Prior art keywords
input
output
trigger
delay element
pulse
Prior art date
Application number
SU762376768A
Other languages
English (en)
Inventor
Евгений Александрович Евсеев
Александр Николаевич Горбунов
Анатолий Сергеевич Карлюка
Александр Сергеевич Чередниченко
Original Assignee
Предприятие П/Я М-5156
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я М-5156 filed Critical Предприятие П/Я М-5156
Priority to SU762376768A priority Critical patent/SU594580A1/ru
Application granted granted Critical
Publication of SU594580A1 publication Critical patent/SU594580A1/ru

Links

Landscapes

  • Manipulation Of Pulses (AREA)

Description

I
Изобретение относите к импульсной технике и может быть использовано в измерительной технике, в систе.мах автоматического контрол  и управлени .
Известно устройство дл  преобразовани  серии импульсов, содержащее элементы И, ИЛИ, триггеры, счетчик импульсов и генератор вспомогательных импульсов. Недостатком такого устройства  вл етс  сложность конструкции и низка  точность преобразовани  1.
Наиболее близким техническим решением к пред.юженно.му  вл етс  устройство дл  преобразовани  серии импульсов, содержащее жд щие мультивибраторы, источник им-пульсного сигнала, линию задержки, элемент И и элемент ИЛИ 2. Недостатком известного устройства  вл етс , низка  точность.преобразовани  и ограниченный частотный диапазон входных частот.
Цель изобретени  - повышение точности и расишрение частотного диапазона входных сигналов.
Это достигаетс  тем, что в устройство дл  преобразовани  серии импульсов, содержащее источник.импульсного сигнала, выход которого соединен со входом первого элемента задержки, и элемент И, введены первый и второй триггеры , второй элемент задержки и дифференцирующа  цепь, выход которой соединен с одним из входов элемента И, выход которого иолключен к первому входу первого триггера, второй вход которого соединен через второй элемент задержки с другим входо.м эле.мента 11 и с выходо ; второго триггера, первый вход которого подключен ко входу первого эле.мента задержки, выход которого соединен со входом дифференцирующей цепи и со вторым входом второго триггера.
На фиг. 1 дана структурна  схема устройства; на фиг. 2 - временна  диаграмма выходных параметров.
Устройство дл  преобразовани  серии и.мпульсов содержит источник 1 импульсного сигнала , элементы задержки 2 и 3, триггеры 4 и
:; 5, дифференцирующую цепь 6 и элемент И 7. При нулевом состо нии триггеров на нулевом выходе будет разрещающий потенциал, и при «единично.м состо нии триггеров 1 на единичном выходе будет разрешающий потенциал .
В исходном положении триггеры 4 и 5 наход тс  в нулевом состо нии. Первый импульс преобразуемой серии импульсов (с.м. фиг. 2. а) поступает на единичный вход триггера 4 и на вход элемента задержки 2. Врем 
задержки cjac элемента 2 выбираетс  больIMC периода ii меньше двух периодов следовани  опорных импульсов (см. фиг. 2, б). Первым импульсом (но переднему фронту импульса ) триггер 4 устанавливаетс  в единичное состо ние (см. фиг. 2, в). Второй .импульс преобразуемой серии импульсов подтверждает единичное состо ние триггера 4. Первый задержанный импульс с выход,а элемента задержки 2 устанавливает (по переднему фронту) в нулевое состо ние триггера 4 (см. фиг. 2, в) и через дифференцирующую цепь 6 поступает на вход элемента 7, закрытого по другому входу запрещающим потенциалом с элемента задержки 3 (см. фиг. 2, г). При установке в нулевое состо ние триггера 4 paзpeпJaюIЦий потенциал его нулевого выхода поступает на единичный вход второго триггера 5, устанавлива  его в единичное состо ние, и на вход элемента задержки 3. Врем  задержки Сз„ элемента 3 (см. фиг. 2, г) выбираетс  несколько больше длительности и.мпульса, формируемого дифференцирующей цепью 6. Разрешаюпи1Й потенциал с выхода элемента 3 поступает иа второй вход элемента 7, закрытогч) по первому входу запрещающим потенциалом с дифференцирующей цепи 6 (с.м. фиг. 2, д). Следующие и.мпульсы источника импульсного сигнала 1 устанавливают триггер 4 в единичное состо ние, а следующие задержаьп1ые элементом задержки 2 имнульсы возвращают триггер 4 в нулевое состо ние. Прп этом элемент 7 остаетс  все врем  закрытым , а триггер 5 находитс  в единичном состо нии . После последнего импульса, выдаваемого источником 1, на вы.ходе эле.монта 2 по вл ютс  два следующие оди( за другим импульса . Первый. и.мнульс возвращает i-pHrrep 4 в нулевое состо ние, а второй подтверждает нулевое состо ние триггера 4 и через дифференцирующую цепь открывает элемент 7, выходной импульс которого (см. фиг. 2, е) возвращает триггер 5 в исходное нулевое состо ние (см. фиг. 2, ж). Таким образом, врем  Т1 на.хЪждени  триггера 5 в единичном состо нии равно времени Т1 поступлени  входной серии имнульсов.

Claims (2)

  1. Формула изобретени 
    Устройство дл  преобразовани  серии импульсов , содержащее источник импульсного сигнала , выход которого соединен со входом первого элемента задержки, и элемент И, отличающеес  тем, что, с целью повышени  точности и расц ирени  частотного диапазона входных сигкало .в, в него введены первый и второй триггеры , второй элемент задержки и дифференцирующа  цень, выход которой соединен с одним из входов элемента И, выход которого подключен к первому входу первого триггера, второй вход которого соединен через второй элемент задержки с други.м входом элемента И и с выходом второго тпмггера, первый вход которого подключен ко входу первого элемента задержки, выход которого соединен со входом ди(|)ференцирующей цепи и со вторым входом второго триггера.
    Источники информации, прин тые во внимание при экспертизе:
    I. Авторское свидетельство СССР № 362447, кл. Н 03 К 5/156, 04.12.7
  2. 2. Авторское свидетельство СССР N° 457173, кл. Н 03 К 5/00, 19.04.73.
    фиг.1
SU762376768A 1976-06-23 1976-06-23 Устройство дл преобразовани серии импульсов SU594580A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU762376768A SU594580A1 (ru) 1976-06-23 1976-06-23 Устройство дл преобразовани серии импульсов

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU762376768A SU594580A1 (ru) 1976-06-23 1976-06-23 Устройство дл преобразовани серии импульсов

Publications (1)

Publication Number Publication Date
SU594580A1 true SU594580A1 (ru) 1978-02-25

Family

ID=20667196

Family Applications (1)

Application Number Title Priority Date Filing Date
SU762376768A SU594580A1 (ru) 1976-06-23 1976-06-23 Устройство дл преобразовани серии импульсов

Country Status (1)

Country Link
SU (1) SU594580A1 (ru)

Similar Documents

Publication Publication Date Title
SU594580A1 (ru) Устройство дл преобразовани серии импульсов
FR2396461A1 (fr) Circuit generateur d'impulsions periodiques d'analyse
SU616710A1 (ru) Преобразователь последовательности импульсов в одиночный пр моугольный импульс
SU702503A1 (ru) Устройство воспроизведени пр моугольных импульсов
SU400024A1 (ru) Время-импульсный пониусный преобразователь
SU746887A1 (ru) Формирователь одиночных импульсов, синхронизированных тактовой частотой
SU687570A1 (ru) Устройство дл преобразовани серии импульсов
SU1372599A1 (ru) Устройство дл формировани серий импульсов
SU922736A1 (ru) Генератор случайной импульсной последовательности
SU680162A1 (ru) Устройство задержки импульсов
SU1005294A1 (ru) Преобразователь серии импульсов в пр моугольный импульс
SU1169154A1 (ru) Устройство дл формировани серий импульсов
SU785978A1 (ru) Устройство дл допускового контрол частоты следовани импульсов
SU1150760A1 (ru) Устройство дл подсчета числа импульсов
SU1569879A1 (ru) Устройство дл восстановлени тактовых импульсов
SU807487A1 (ru) Селектор сигналов по длительности
SU748398A1 (ru) Генератор циклической последовательности импульсов
SU983636A1 (ru) Устройство дл преобразовани временного интервала в код
SU415705A1 (ru)
SU1529425A1 (ru) Устройство стробировани задержанных импульсных сигналов
SU764124A1 (ru) Преобразователь двоичного кода во временной интервал
JPS5465582A (en) Judgement circuit of chattering time
SU744622A1 (ru) Устройство дл определени отклонени частоты импульсной последовательности от заданной
SU834875A1 (ru) Устройство дл устранени дребезгаКОНТАКТА
SU1265802A1 (ru) Перемножитель