SU1368984A1 - Управл емый делитель частоты - Google Patents
Управл емый делитель частоты Download PDFInfo
- Publication number
- SU1368984A1 SU1368984A1 SU864098038A SU4098038A SU1368984A1 SU 1368984 A1 SU1368984 A1 SU 1368984A1 SU 864098038 A SU864098038 A SU 864098038A SU 4098038 A SU4098038 A SU 4098038A SU 1368984 A1 SU1368984 A1 SU 1368984A1
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- input
- output
- bus
- key
- inverse
- Prior art date
Links
Landscapes
- Manipulation Of Pulses (AREA)
Description
H-hpi
(Л
SI
R2 КЗ
t
6Л
CO
а оо со
00
Rft
/у
оо
33
-Г
J
6jn
Изобретение относитс к импульсной технике и может быть использовано в устройствах формировани , выдачи и обработки информации.
Цель изобретени - повышение надежности при одновременном упрощении устройства.
На чертеже приведена электрическа функциональна схема управл емого делител частоты.
Управл емый делитель частоты содержит входную шину 1, выходную шину 2, шины 3 управлени , импульсный ключ 4 с запоминанием сигнала управлени , п-разр дный счетчик 5 импуль-: сов, элементы Н-НЕ 6.1-6.2, .., б.п, элемент И-НЕ 7, элемент ИЛИ 8, элемент ЗАПРЕТ 9, при этом шина 1 подключена к входу коммутации (входу С) ключа 4, первый выход которого подключен к счетному входу счетчика 5, второй выход ключа 4 подключен к шине 2 и входу установки в 1 первого разр да и входам установки в О остальных разр дов счетчика 5. Первый , второй и т.д. и п-й инверсные выходы разр дов счетчика 5 подключены соответственно к первым входам элементов 6.1, 6,2, ..., б.п, вторые
входы которых подключены к соответствующим разр дам шин 3. Выходы элементов 6.1, 6.2. ..., б.п подключены к входам элемента 7, выход которого подключен к инверсному входу элемента 9 и к инверсному входу управлени (входу V) ключа 4. Пр мой вход управлени (вход V) ключа 4 подключен к выходу элемента 9, пр мой вход которого подключен к выходу элемента 8, первый и второй входы последнего подключены соответственно к инверсно Nfy выходу первого разр да счетчика 5 и младшему разр ду шин 3.
Ключ 4 может содержать инвертор и четыре элемента ИЛИ-НЕ, первый вход первого из которых соединен с входом V ключа 4, вход V которого соединен с первым входом второго элемента ИПИ-ПЕ, вход С - через инвертор с первыми входами второго и третьего элементов ИЛИ-НЕ, вторые входы которых соединены с выходами соответственно первого и второго элементов ИЛИ-НЕ, второй вход первого элемента ИЛИ-НЕ соединен с первым выходом ключа 4, с выходом третьег элемента ИЛИ-НЕ и с третьим входом четвертого элемента ИЛИ-НЕ, выход которого соединен с третьим входом третьего элемента ИЛИ-НЕ, с вторым входом второго элемента ИЛИ-НЕ и с вторым выходом ключа 4.
Управл емый делитель частоты работает следующим образом.
В исходном состо нии первый раз
р д счетчика 5 установлен в состо ние I11 ti
1 , а остальные разр ды установлены в состо ние О, т.е. в счетчик 5 записано число 1. В результате на инверсном выходе первого разр да счетчика 5 имеетс уровень О, а на инверсных выходах остальных разр дов - уровни 1.
Рассмотрим работу устройства дл четырех значений числа на шине 3.
Если на шине 3 задано число К О, то на выходах элементов 6.1, 6.2, ..., б.п имеютс уровни 1, а на выходе элемента 7, входе V ключа 4 и инверсном входе элемента 9 - уровень О. Уровни О с инверсного выхода первого разр да счетчика 5 и с младшего разр да шин 3 поступают на входы элемента 8. При этом на выходе элемента
8формируетс уровень О, который закрывает элемент 9 по его пр мому входу. Уровень О с выхода элемента
9подаетс на вход V ключа .4. Таким образом, на-входах управлени ключа 4 имеетс комбинаци V О и V 0. В результате воздействи этих сигналов на ключ 4 импульсы тактовой частоты с шины 1 на его выходы не проход т . При этом на шине 2 сохран етс уровень О. Таким образом, при
К О на шине 3 импульсы тактовой частоты, поступающие на шину 1, на шину 2 не проход т. При этом на выходной шине 2 сохран етс уровень О. Если на шине 3 задано число К 1, то на выходах элементов 6.1, 6.2, ...,
б.п имеютс уровни 1, а на выходе элемента 7, входе V ключа 4 и инверсном выходе элемента 9 - уровень О. Уровень 1 с младшего разр да шин 3 поступает через элемент 8 на пр мой
вход элемента 9. Сформированный на выходе элемента 9 уровень 1 поступает на вход V ключа 4. В соответствии с комбинацией V 1 и V О импульсы тактовой частоты с шины 1 проход т на
второй выход ключа 4 и поступают на шину 2. При этом каждый импульс подтверждает исходное состо ние счетчика 5. Таким образом, при К 1 на шине 3 управл емый делитель частоты
пропускает на шину 2 все импульсы, поступающие на шину 1 или,иначе, делит частоту входных импульсов на число К 1 .
Если на шине 3 задано число К, превышающее единицу и вл ющеес четным , то на выходе хот бы одного из элементов 6.1, 6.2, ..., б.п будет уровень О, а на выходе элемента 7, входе V ключа 4 и инверсном входе элемента 9 - уровень 1. При этом уровень О с выхода элемента 9 поступает на вход V ключа 4. После подачи на шину 1 импульсов тактовой частоты в соответствии с комбинацией V Он V 1, К-1 импульсов тактовой частоты проход т на первый выход ключа 4 и поступают на счетный вход
счетчика 5, который выполнен на триг- 20 имеетс уровень 1, поступающий
герах, срабатывающих по счетному входу передними фронтами импульсов. Под действием этих импульсов в счетчик 5 записываетс число К (поскольку в исходном состо нии в счетчик 5 было записано число 1). В результате этого на выходах элементов 6.1, 6.2, ..., б.п устанавливаютс уровни 1, а на выходе элемента 7, входе V ключа 4 и инверсном входе элемента 9 - уровень О. Изменение уровн сигнала на инверс ном выходе первого разр да счетчика 5, происход щее в процессе записи в счетчик 5 числа К, не оказывает вли ни на уровень сигнала на входе V ключа 4, поскольку в течение этого времени элемент 9 закрыт по инверсному входу уровнем 1. Поскольку число (, заданное по шине 3, четное, то после записи в счетчик 5 числа К на iHBepcHOM выходе первого разр да счетчика 5 устанавливаетс уровень 1,ко- орый через элемент 8 поступает на пр - юй вход элемента 9,на инверсном входе соторого (по окончанию записи; уста- 1авливаетс уровень О. Сформирован- Ш1Й в результате этого на выходе элемента 9 уровень 1 поступает на вход / ключа 4. Таким образом, после по- ;ачи на входную шину К-1 импульсов а входах управлени ключа 4 станав- 1иваетс комбинаци V 1 и V О,
результате чего К-й импульс такто- ой частоты проходит с шины 1 на вто- )ой выход ключа 4 и поступает на ши- у 2, При этом счетчик 5 устанавлива- тс в исходное состо ние. Несмотр а то, что в момент начала действи -го импульса тактовой частоты происходит сброс счетчика 5 в исходное состо ние, а уровень 1 на выходе элемента 7 измен етс на уровень О, К-й импульс, сохран свою длительность , формируетс на втором выходе ключа 4 и не формируетс на его первом выходе. Это обусловлено свойством ключа 4 запоминать сигналы управлени в момент начала действи и на (Все врем действи коммутируемого импульса . Таким образом, при четном К 1 управл емый делитель частоты пропускает на шину 2 каждый К-й импульс, т.е.
делит частоту входных импульсов на число К.
Если на шине 3 задано число К, преньш1ающее единицу и вл ющеес нечетным, то на пр мом рходе элемен5
0
5
0
5
0
5
через элемент 8 с младшего разр да шин 3. Кроме того, уровень 1 имеетс на выходе элемента 7, на входе V ключа 4 и на инверсном входе элемента 9. При этом на выходе элемента 9 имеетс уровень О, который поступает на вход V ключа 4. После подачи на шину 1 импульсов тактовой частоты в соответствии с комбинацией V О и V 1, К-1 импульсов тактовой частоты проход т на первый выход ключа 4 и записывает в счетчик 5 число К. По окончании записи на входах управлени ключа 4 имеетс комбинаци V 1 и V О, в результате чего К-й импульс тактовой частоты проходит с шины 1 на второй выход ключа 4 и на шину 2, устанавлива счетчик 5 в исходное состо ние . Таким образом, и при нечетном К 1 управл емый делитель частоты также пропускает на шину 2 каждый К-й импульс, т.е. делит частоту входных импульсов на число К.
В предлагаемом управл емом делителе частоты длительности импульсов на входной и выходной шинах одинаковы .
Claims (1)
- Формула изобретениУправл емый делитель частоты, содержащий выходную шину, импульсный ключ с запоминанием сигнала управлени , вход коммутации которого подключен к выходной шине, первый выход - к счетному входу п-разр дного счетчика импульсов, второй выход - к входу установки в 1 первого разр да и входам установки в О остальныхразр дов n-разр дного счетчика импульсов , инверсный выход каждого разр да которого подключен к первому входу соответствующего элемента И-НЕ второй вход которого подключен к соответствующей шине Управлени , выход подключен к соответствующему входу п-входового элемента И-НЕ, элемент ИЛИ, первый вход которого подключен к шине управлени младшего разр да п-разр дного счетчика импульсов, отличающийс тем, что, с целью повьш1ени надежности, в него введен элемент ЗАПРЕТ, а импульсныйключ с запоминанием сигнала управлени выполнен с п рафазным входом управлени , пр мой вход управлени которого подключен к выходу элемента ЗАПРЕТ, инверсный вход управлени - к выходу п-входового элемента И-НЕ и к инверсному входу элемента ЗАПРЕТ, пр мой вход которого подключен к выходу элемента ИЛИ, второй вход которого подключен к инверсному выходу младшего разр да п-разр дного счетчика импульсов, а выходна шина подключена к второму выходу импульсного ключа с запоминанием сигнала управлени .
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU864098038A SU1368984A1 (ru) | 1986-05-26 | 1986-05-26 | Управл емый делитель частоты |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU864098038A SU1368984A1 (ru) | 1986-05-26 | 1986-05-26 | Управл емый делитель частоты |
Publications (1)
Publication Number | Publication Date |
---|---|
SU1368984A1 true SU1368984A1 (ru) | 1988-01-23 |
Family
ID=21249172
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU864098038A SU1368984A1 (ru) | 1986-05-26 | 1986-05-26 | Управл емый делитель частоты |
Country Status (1)
Country | Link |
---|---|
SU (1) | SU1368984A1 (ru) |
-
1986
- 1986-05-26 SU SU864098038A patent/SU1368984A1/ru active
Similar Documents
Publication | Publication Date | Title |
---|---|---|
SU1368984A1 (ru) | Управл емый делитель частоты | |
SU1455388A2 (ru) | Управл емый делитель частоты | |
SU1088114A1 (ru) | Программируемый преобразователь код-временной интервал | |
SU940287A1 (ru) | Перестраиваемый селектор импульсных последовательностей | |
SU734671A1 (ru) | Преобразователь двоичного кода в число-импульсный код | |
SU739617A1 (ru) | Устройство дл приема информации | |
SU1103352A1 (ru) | Устройство дл формировани серий импульсов | |
SU1045400A1 (ru) | Делитель частоты следовани импульсов | |
SU944114A2 (ru) | Генератор импульсов с управл емой частотой | |
SU1084797A1 (ru) | Устройство дл определени количества единиц в двоичном числе | |
SU790241A1 (ru) | Селектор импульсов по длительности | |
SU1081803A1 (ru) | Счетчик | |
SU401011A1 (ru) | Дискретный фильтр | |
SU790231A1 (ru) | Устройство контрол импульсных последовательностей | |
SU1387193A1 (ru) | Управл емый делитель частоты | |
RU2108659C1 (ru) | Цифровая регулируемая линия задержки | |
SU1665509A1 (ru) | Селектор импульсов по длительности | |
SU1092730A1 (ru) | Делитель частоты следовани импульсов с переменным коэффициентом делени | |
SU746396A1 (ru) | Устройство дл измерени временных интервалов в непериодических последовательност х импульсов | |
SU999166A1 (ru) | Управл емый делитель частоты следовани импульсов | |
SU1677865A1 (ru) | Реверсивное счетное устройство | |
SU1695283A1 (ru) | Управл емый N-разр дный распределитель импульсов | |
SU470922A1 (ru) | Устройство дл счета импульсов | |
SU834934A1 (ru) | Делитель частоты | |
SU1450099A1 (ru) | Селектор импульсов по длительности |