SU1367130A1 - Цифровой частотный детектор - Google Patents

Цифровой частотный детектор Download PDF

Info

Publication number
SU1367130A1
SU1367130A1 SU864086487A SU4086487A SU1367130A1 SU 1367130 A1 SU1367130 A1 SU 1367130A1 SU 864086487 A SU864086487 A SU 864086487A SU 4086487 A SU4086487 A SU 4086487A SU 1367130 A1 SU1367130 A1 SU 1367130A1
Authority
SU
USSR - Soviet Union
Prior art keywords
counter
output
input
pulses
driver
Prior art date
Application number
SU864086487A
Other languages
English (en)
Inventor
Леонид Александрович Алмазов
Виктор Иванович Кондрашов
Валерий Григорьевич Потопальский
Вячеслав Кириллович Сопрунов
Original Assignee
Предприятие П/Я В-2210
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я В-2210 filed Critical Предприятие П/Я В-2210
Priority to SU864086487A priority Critical patent/SU1367130A1/ru
Application granted granted Critical
Publication of SU1367130A1 publication Critical patent/SU1367130A1/ru

Links

Landscapes

  • Measuring Frequencies, Analyzing Spectra (AREA)

Abstract

Изобретение относитс  к радиотехнике . Цель изобретени  - расширение рабочей области дискриминационной характеристики и повьшение помехозащищенности . Цифровой частотный детектор (ЦЧД) содержит входной формирователь 1 коротких импульсов, формирователь 2 управл ющих импульсов , счетчик 3, блок 4 пам ти, ЦАП 5, фильтр 6 нижних частот, опорный генератор 7, блок 10 сравнени , элемент И 11. Введены два счетчика 8, 12 и регистр 9 пам ти. Содержимое счетчика 8 циклически измен етс  под воздействием импульсов переполнени  счетчика 3 и подаетс  на информационные входы регистра 9 пам ти и первые входы блока 10. Отличие кодов на выходах регистра 9 пам ти и счетчика 8 говорит о том, что при имеющемс  в насто щий момент коде предварительной установки счетчика 3 последним пройдена граница, определ юща  смещение рабочей х-ки ЦЧД относительно диапазона частот входного сигнала. В результате воз- . никнет импульс на выходе элемента И 11, который увеличит содержимое счетчика 12. Коррекци  кода начальной установки счетчика 3 будет автоматически продолжена до тех пор, пока рабоча  х-ка ЦЧД не придет в соответствие с диапазоном частот входного сигнала. 2 ил. с

Description

&0
С7:
(риг1
1
Изобретение относитс  к радиотехпике и предназначено дл  использовани  в системах демодул ции частотно- модулированных и частотно-манипулиро ванных сигналов.
Цель изобретени  - расвшрение рабочей области дискриминационной характеристики и повьйче ние помехозащищенности .
На фиг.1 приведена структурна  электрическа  схема цифрового частотного детектора; на фиг.2 - временные диаграммы, по сн ющие его работу.
Цифровой частотньй детектор со- держит входной формирователь 1 коротких импульсов, формирователь 2 управл ющих импульсов, первый счетчик 3, блок 4 , цифроаналого- вьй преобразователь (ЦА11) 5, фильтр 6 нижних частот (ФНЧ), опорный генератор 7j второй счетчик 8., регистр 9 пам ти, блок 10 сравнени , элемент И 11, третий счетчик 12.
Устройство работает следующим об- разом.
В исходном состо нии, когда входной сигнал цифрового частотного детектора (ЦЧЛ) отсутствует, на выходе формировател  1 коротких импуль- сов устанавливаетс  уровень ло1 кчес- кого нул , который устанавливает уровни логического нул  на всех трех выходах формировател  2 управл ющих импульсов.
Содержимое счетчика 3 циклически измен етс  под воздействием импульсов опорной частоты на его счетном входе, поступающих с выхода опорного генератора 7, но поскольку сигна лы записи в блок 4 пам ти с выхода импульсов записи формировател  2 отсутствуют, то код.на выходе блока 4 пам .ти остаетс  неизменным и рав- ным одному из значений в диапазоне 0-(2 - 1), где m - разр дность счетчика 3. Этот код с выхода блока 4 пам ти поступает на входы ЦАП 5 и с выхода НАЛ 5 в напр жение, соответствующее входному коду, через ФНЧ 6 поступает на выход ЦЧД.
Сигналы опорной частоты с выхода опорного генератора 7 поступают также на тактовый вход формировател  2 Содержимое счетчика 8 циклически из- мен етс  под воздействием импульсов переполнени  счетчика 3 и подаетс  на информационные входы регистра 9 пам ти и первые входы блока 10 срав
02
нени . Поскольку импульсы записи в регистр 9 пам ти с выхода импульсов записи формировател  2 управл ющих импульсов отсутствуют, то код на вторых входах блока 10 сравнени , приход щий с информационных выходов регистра 9 пам ти,остаетс  неизменным и равным одному из значений в диапазоне О - (2 -1), где к - раз- р дность счетчика 8. Выходной сигнал блока 10 сравнени  равен уровню логической единицы за исключением момента, когда содержимое счетчика 8 становитс  равным коду на выходе регистра 9 пам ти и подаетс  на первый вход элемента И 11,но не вли ет на его выход, где установлен уровень логического нул ,, так как на втором входе этого элемента отсутствуют импульсы записи .с выхода формировател  2 управл ющих импульсов. Код с выходов счетчика 12, дл  которого сигналы на выходе элемента И 11  вл ютс  счетными, остаетс  неизменным и равным одному из значений в диапазоне О - (2 - 1), разр дности счетчиков 3 и 12 равны. При превыпении входным сигналом Ug (фиг.2а) заранее установленного порога (момент времени t, фиг. 2а) на выходе входного формировател  формируетс  импульс и„(фиг. 26) длительностью, превьшающей четыре такта частоты опорного генератора 7 и,, (фиг. 2г), которьм поступает на первый вход формировател  2 управл ющих импульсов . Формирователь 2 управл ющих импульсов выдел ет каждый первый опорный импул1 с и,(фиг. 2д), следующий за и .. Этим импульсом с вькода имЧ И „
пульсов записи формировател  Z управл ющих импульсов содержимое счетчика 3 переписываетс  в блок 4 пам ти , а также в случае, если коды на первых и вторых входах блока 10 сравнени  не совпадают, т.е. на первом входе элемента И 11 уровень логической единицы (фиг. 2з), увеличиваетс  на единицу содержимое счетчика 12, который формирует код начальной установки счетчика 3. На врем  записи в блок 4 пам ти счетчик 3 блокируетс  сигналом Ug (фиг.,2в) с первого выхода формировател  2 управл ющих импульсов. Задним фронтом опорного импульса U, (фиг. 2д) производитс  перезапись содерж ймого счетчика 8, полученного в результате
подсчета импульсов переполнени  счет чика 3 за врем  предыдутцего периода входного сигнала, в регистр 9 пам ти . Это значение на прот жении всего
последующего периода входного сигнал
сравниваетс  на блоке 10 сравнени  с текущим значением содержимого счетчика 8. Код с выходов блока 4 пам ти поступает на входы ЦАП 5, где преоб- разуетс  в аналоговую форму и поступает с его выхода на вход ФНЧ 6. Выход последнего соединен с выходом ЦЧД. Каждьй импульс и,. (фиг. 2е) с выхода импульсов начальной установки формировател  2 управл ющих импульсо производит запись в счетчик 3 кода предварительной установки с выходов счетчика 12, а такхе обнуление счетчика 8, подготавлива  его к новому циклу счета импульсов переполнени  счетчика 3 U (фиг 2ж). При по влении очередного импульса выхода блокировки формировател  2 указанный процесс повтор етс ,
В момент по влени  первого импульса с выхода импульсов записи формировател  2, когда счетчик 3 заблокирован, отличие кодов на выходе регистра 9 пам ти и счетчика 8 говорит о том, что при имеющемс  в насто щий момент коде предварительной установки счетчика 3 последним пройдена граница, определ юща  смещение рабочей характеристики ЦЧД от- иосительно диапазона частот входного сигнала. В результате возникает импульс на выходе элемента И 1 1 И (фиг. 2и), который увеличивает содержимое счетчика 12. Коррекци  кода начальной установки счетчика 3 автоматически продолжаетс  до тех пор, пока рабоча  характеристика ЦЧД не придет в соответствие с диапазоном частот входного сигнала.
Таким образом, производитс  самонастройка ЦЧД на соответствующий диапазон частот входного сигнала.

Claims (1)

  1. Формула изобретени
    Цифровой частотный детектор, содержащий последовательно соединенны входной формирователь коротких импульсов , формирователь управл ющих импульсов, первый счетчик, блок пам ти , цифроаналоговьй преобразователь и фильтр нижних частот, выход которого  вл етс  выходом цифрового частотного детектора, вход записи блока пам ти соединен с выходом импульсов записи формировател  управ- л ющи с импульсов, выход импульсов блокировки которого соединен с вход блокировки первого счетчика, тактовый вход формировател  управл ющих импульсов соединен со счетным входо первого счетчика и выходом опорного генератора, блок сравнени , выход которого соединен с первым входом элемента И, отличающийс  тем, что, с целью расщирени  рабоче области дискриминационной характеристики и повьшени  помехозащищенности , в него введены второй и третий счетчики и регистр пам ти,при этом счетньй вход второго счетчика соеди |нен с выходом переполнени  первого счетчика, информационные выходы второго счетчика соединены с первыми входами блока сравнени  и информационными входами регистра пам ти, информационные выходы которого соединены с вторыми входами блока сравнени , при этом второй вход элемента И соединен с выходом импульсов записи формировател  управл ющих импульсов и входом записи регистра пам ти , а входы начальной установки первого и второго счетчиков соединены с выходом импульсов начальной установки формировател  управл ющих импульсов, причем выход элемента И соединен со счетным входом третьего счетчика, выходы которого соединены с информационными входами первого счетчика.
    ивх
    а
    ti
    1ГШЛЛЯПЯШ1J1
    фиг.2
    -лллпла.
    t
    In
SU864086487A 1986-07-09 1986-07-09 Цифровой частотный детектор SU1367130A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU864086487A SU1367130A1 (ru) 1986-07-09 1986-07-09 Цифровой частотный детектор

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU864086487A SU1367130A1 (ru) 1986-07-09 1986-07-09 Цифровой частотный детектор

Publications (1)

Publication Number Publication Date
SU1367130A1 true SU1367130A1 (ru) 1988-01-15

Family

ID=21244793

Family Applications (1)

Application Number Title Priority Date Filing Date
SU864086487A SU1367130A1 (ru) 1986-07-09 1986-07-09 Цифровой частотный детектор

Country Status (1)

Country Link
SU (1) SU1367130A1 (ru)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
Авторское свидетельство СССР № 1119161, кл. Н 04 D 3/04, 1982. *

Similar Documents

Publication Publication Date Title
EP0878911A3 (en) Clock extraction circuit
SU1367130A1 (ru) Цифровой частотный детектор
US4231018A (en) Tone signal detector
SU1467742A2 (ru) Цифровой частотный детектор
SU1119175A1 (ru) Делитель частоты
SU1420547A1 (ru) Цифровой фазометр
SU1267618A1 (ru) Адаптивный многоканальный след щий преобразователь аналог-код
SU1730713A1 (ru) Цифровой частотный детектор
SU1580290A1 (ru) Измерительное устройство дл первичного преобразовани
JPS5816811B2 (ja) アナログ・デイジタル変換装置
SU1370783A1 (ru) Перестраиваемый делитель частоты следовани импульсов
JPH0519330B2 (ru)
SU1046942A1 (ru) Устройство синтеза частот
SU1354125A1 (ru) Устройство распознавани частоты
SU1241468A2 (ru) Делитель частоты следовани импульсов с регулируемой длительностью импульсов
SU993446A1 (ru) Генератор функций
SU390361A1 (ru)
SU1444950A1 (ru) Аналого-цифровой преобразователь
SU972470A1 (ru) Устройство дл формировани отметок времени
SU1647903A2 (ru) Преобразователь кода в период повторени импульсов
SU628625A1 (ru) Устройство дл коррекции фазы
SU750708A1 (ru) Цифровой генератор инфранизкой частоты
SU815906A1 (ru) Способ преобразовани интервалаВРЕМЕНи B цифРОВОй КОд и уСТРОйСТВОдл ЕгО ОСущЕСТВлЕНи
SU1584068A1 (ru) Многоканальный генератор случайных сигналов
SU1244788A1 (ru) Демодул тор широтно-модулированного сигнала