SU1354437A1 - Устройство дл передачи многочастотных сигналов - Google Patents

Устройство дл передачи многочастотных сигналов Download PDF

Info

Publication number
SU1354437A1
SU1354437A1 SU853938786A SU3938786A SU1354437A1 SU 1354437 A1 SU1354437 A1 SU 1354437A1 SU 853938786 A SU853938786 A SU 853938786A SU 3938786 A SU3938786 A SU 3938786A SU 1354437 A1 SU1354437 A1 SU 1354437A1
Authority
SU
USSR - Soviet Union
Prior art keywords
input
output
block
unit
buffer register
Prior art date
Application number
SU853938786A
Other languages
English (en)
Inventor
Валентин Иванович Поставной
Сергей Иванович Косякин
Владимир Геннадьевич Курин
Николай Владимирович Тупицын
Original Assignee
Пермское Высшее Военное Командно-Инженерное Краснознаменное Училище Ракетных Войск Им.Маршала Советского Союза В.И.Чуйкова
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Пермское Высшее Военное Командно-Инженерное Краснознаменное Училище Ракетных Войск Им.Маршала Советского Союза В.И.Чуйкова filed Critical Пермское Высшее Военное Командно-Инженерное Краснознаменное Училище Ракетных Войск Им.Маршала Советского Союза В.И.Чуйкова
Priority to SU853938786A priority Critical patent/SU1354437A1/ru
Application granted granted Critical
Publication of SU1354437A1 publication Critical patent/SU1354437A1/ru

Links

Landscapes

  • Mobile Radio Communication Systems (AREA)

Abstract

Изобретение обеспечивает увеличение объема ансамбл  передаваемых сигналов. Устройство состоит из блока управлени  (БУ) 1, генератора 2 тактовой частоты, блока 3 формировани  кодовых последовательностей,блока промежуточного сложени  (БПС) 4, блока 5 буферного регистра, блока 6 опроса буферного регистра, генератора 7 сетки частот, цифрового кок му- татора 8 и усшштел  мощности 9. На БУ 1 набираетс  номер передаваемого . сигнала. При нажатии кнопки Передача запускаетс  генератор 2, а Б БУ 1 определ етс  номер оптимальной системы , к которой относитс  номер набранного сигнала. Сигнал о номере оптимальной системы поступает в БПС 4, который введен дл  обеспечени  увеличени  объема ансамбл  передаваемых сигналов. 7 ил. 00 сд 4 СО

Description

Изобретение относитс  к радиотехнике и может использоватьс  в асинхронных адресных системах св зи.
Цель изобретени  - увеличение объема ансамбл  передаваемых сигналов .
На фиг. 1 изображена структурна  , электрическа  схема предложенного устройства; на фиг.2 и 3 - схема блока управлени ; на фиг.4 - схема блока формировани  кодовых последовательностей; на фиг.5 - схема блока промежуточного сложени ; на фиг.6 - схема блока буферного регистра; на фиг.7 - схема блока опроса буферного регистра.
Устройство содержит блок 1 управлени , генератор 2 тактовой частоты, блок 3 формировани  кодовых последовательностей , блок 4 промежуточного сложени , блок 5 буферного регистра, блок 6 опроса буферного регистра,генератор 7 сетки частот, цифровой коммутатор 8, усилитель 9 мощности.
Блок 1 управлени  состоит из шифратора 10, элемента ИЛИ 11, распределител  12, регистров 13,.блока 4 считывани  адреса, RS-триггеров 15 . и 16 управлени , элементов И 17-21, элемента ИЛИ 22, дифференциального блока 23, дешифратора 24, блока 25 преобразовани , вычитающего счетчика 26 и элемента И 27.
Блок 3 формировани  кодовых последовательностей состоит из счетчика 28, блока 29 настройки, регистра 30, распределител  31 и блока 32 считывани  кода.
Блок 4 промежуточного сложени  состоит из счетчика 33, блока 34 настройки , RS-триггеров 35 и 36 управлени , элементов И 37 и 38, счетчика 39 и элемента И 40.
Блок 5 буферного регистра состоит из регистра .41, распределител  42, блока реле 43 и элемента И 44.
Блок 6 onpoda- буферного регистра состоит из регистра 43 и блока 46 опроса.
Устройство работает следующим об разом.
При включении (на блоке 1 управлени  нажата кнопка Вкл) на клемме А
по вл етс  сигнал, который через диф- gg торое в параллельном коде через . ференциальный блок 23 и элемент И 22 блок 14 считывани  адреса подаетс  приводит все блоки устройства в ис- на вход дешифратора 24 блока 1. Де- кодное состо ние. Импульс начальной шифратор 24 имеет М групп выходов
установки подаетс  на R,S-вход расЬ
10
15
20
25
30
35
40
45
50
пределител  12, на R-входы регистра 13, RS триггеров 15 и 16 .управлени  блока 1 управлени , R-Sxoд счетчика 28, R,S-вxoд распределител  31 блока 3 формировани  кодовых последовательностей , на R-вход RS-тригге- ра 35 управлени , S-вход RS-триггера 36 управлени  и R-вкод счетчика 33 блока 4 промежуточного сложени , на R,S-вход распределител  42 блока 5 буферного регистра, а также на R- вход регистра 45 блока 6 опроса буферного регистра.
Установка распределителей 12 и 31 в исходное состо ние означает, что поступающий на С-вход распределител  импульс после его установки в исходное состо ние попадает в первый канал.
Установка распределител  42 в исходное состо ние предполагает наличие положительного уровн  напр жени  на выходе первого канала после прихода на С-вход первого импульса .
После включени  питани  на блоке 1 управлени  набираетс  номер передаваемого сигнала (нажимаютс  цифровые кнопочные выключатели от О до 9, подающие питание на С-клеммы). Номер передаваемого сигнала имеет от 1 доР цифр. При наборе первой цифры в течение времени нажати  кнопки на одной из клемм по вл етс  сигнал . Сигнал через элемент ИЛИ 11 поступает на С-вход распределител  12, который распредел ет его в первый канал и подает на вход EWR регистра 13. Шифратор 10, преобразующий дес тичный код в двоичный, при наличии сигнала на входе EWR, подает двоичный код первой цифры абонента в первый регистр 13. При наборе второй цифры процедура повтор етс , но двоичный код цифры будет записан уже во второй регистр 13 и т.д.
После набора сигнала на блоке 1 нажимаетс  кнопка Передача, на клемме В по вл етс  сигнал, который переводит триггер 15 в единичное состо ние, что приводит к запуску генератора 2 тактовой частоты и считыванию содержимого регистров 13, копо М-1 выходу в каждой группе, по в ,31354437
лениесигнала на одном из выходов дешифратора 24 соответствует строго определенному номеру сигнала в композиционной системе. Сигнал с выхода дешифратора 24 подаетс  на блок 25 преобразовани , который одновременно определ ет, к какой из оптимальных
систем, образующих композиционную.
мирование структуры первого сигнала алгоритма (1), если сигнал имеетс  на первом входе второго элемента И, то К 2 (происходит формирование второго сигнала алгоритма (1) и т.д. Число KB (1) соответствует числу импульсов, поступающих с выхода блока 29 настройки на вход блока 32 считы- 1Q вани  кода, i-номера выходов N-pas- р дных  чеек регистра 30, которые св заны с элементами И блока считывани  кода 32, на двух оставшихс  входах которых имеетс  сигнал при 3 и устанавливает коэффициент сче-15 поступлении очередного тактового
импульса на счетный вход счетчика 28 и С-вход распределител  31. Сигнал с выхода блока 29 настройки поступает также в блок 4 промежуточного сложеSo относитс  номер набранного сигнала и какое место этот сигнал занимает в самой оптимальной системе. При этом сигнал о месте в системе подаетс  на вход блока 29 настройки блока
та счетчиков 28., а таюке через дифференциальные блоки (формирующие импульсы положительной пол рности по переднему фронту сигнала) подаетс  на вход установки в состо ние S (М-2) счетчика 26.
Сигнал о номере оптимальной системы с выхода элементов ИЛИ блока 25 преобразовани  поступает в блок 4 промежуточного сложени .
На первом этапе формирование частотной структуры сигнала производитс  в соответствии с алгоритмом о.-(К) ),(j) (1), дл  чего в устройстве синхронизирована работа счетчика 28 и распределител  31 блока 3 формировани  кодовых последовательностей. Синхронизаци  достигаетс  тем, что счетчик 26 блокирует прохождение тактовых импульсов через элемент И 20 блока 1 до тех пор, пока его состо ние не будет соответствовать состо нию S , при достижении которого на выходе элемента И 27 по витс  сигнал , который заблокирует прохождение импульсов через элемент И 21 и обеспечит прохождение тактовых импульсов через элемент И 20 блока 1. С выхода элемента И 20 тактовые импульсы поступают на вход распределител  31. Одновременно тактовые импульсы через. элемент И 17 блока 1 подаютс  на счетный вход счетчика 28 блока 3.
Счетчик 28 и распределитель 31 блока 3 формировани  кодовых после- доват ельностей обеспечивают считывание содержимого  чеек регистра 30, сообразу сь с алгоритмом (1). При этом счетчик 28 совместно с блоком 29 настройки задает номер сигнала j b (1), причем если сигнал имеет место на первом входе элемента И блока 29 настройки, коэффициент счета счетчика 28 равен 1 и происходит фор20
25
30
35
ни , на вход EWR счетчика 39, разрешающего запись содержимого, считываемой N-разр дной  чейки регистра 30 блока 3 в параллельном коде в счетчике 39, на S-йход RS-триггера 35 управлени  и на R-вход RS-триггера 36 управлени , а также на С-вход распре- делител  42 блока 5. RS-триггер 35 управлени  переходит в единичное состо ние и разрешает прохождение тактовых импульсов через элемент И 37,при отсутствии сигнала с выхода первой М-1 входовой схемы ИЛИ блока 25 преобразовани  (сигнал на входе этой схемы соответствует тому, что номер формируемого сигнала не превосходит М-1 сигнала первой оптимальной системы , т.е. Ср 0). Тактовые импульсы с выхода элемента И 37 подаютс  на счетные входы счетчиков 33 и 39.
40
45
50
55
Счетчик 33 совместно с блоком 34 настройки представл ет собой счетчик с перенастраиваемым коэффициентом счета. Коэффициент счета счетчика 33 соответствует в процедуре формировани  композиционной системы коэффициенту Cjj и мен етс  от 1 до М-1. Содержимое счетчика 39 при поступлении тактовых импульсов с элемента И 37 увеличиваетс  на величину счетчика 39 и как только на выходе блока 34 настройки по вл етс  сигнал, он вновь устанавливает триггер 36 управлени  в единичное, а триггер 35 - в нулевое состо ние, производ т тем самым разблокировку прохождени  импульсов через элемент И 17 и блокировку прохождени  импульсов через элемент И 37.
ни , на вход EWR счетчика 39, разрешающего запись содержимого, считываемой N-разр дной  чейки регистра 30 блока 3 в параллельном коде в счетчике 39, на S-йход RS-триггера 35 управлени  и на R-вход RS-триггера 36 управлени , а также на С-вход распре- делител  42 блока 5. RS-триггер 35 управлени  переходит в единичное состо ние и разрешает прохождение тактовых импульсов через элемент И 37,при отсутствии сигнала с выхода первой М-1 входовой схемы ИЛИ блока 25 преобразовани  (сигнал на входе этой схемы соответствует тому, что номер формируемого сигнала не превосходит М-1 сигнала первой оптимальной системы , т.е. Ср 0). Тактовые импульсы с выхода элемента И 37 подаютс  на счетные входы счетчиков 33 и 39.
Счетчик 33 совместно с блоком 34 настройки представл ет собой счетчик с перенастраиваемым коэффициентом счета. Коэффициент счета счетчика 33 соответствует в процедуре формироваи  композиционной системы коэффициенту Cjj и мен етс  от 1 до М-1. Соержимое счетчика 39 при поступлении тактовых импульсов с элемента И 37 увеличиваетс  на величину счетчика 39 и как только на выходе блока 34 настройки по вл етс  сигнал, он вновь устанавливает триггер 36 управлени  в единичное, а триггер 35 - в нулевое состо ние, производ т тем самым разблокировку прохождени  импульсов через элемент И 17 и блокировку прохождени  импульсов через элемент И 37.
Причем прибавление тактовых импульсов с выхода элемента И 37 к содержимому счетчика 39 (их число равно К(..ц счетчика 33) производитс  по модулю М. Данную операцию осуществл ет элемент И 40 блока 4 промежуточного сложени , на выходе которого возникает сигнал (когда содержимое счетчика 39 равно M+l), который устанавливает счетчик 33 в единичное состо ние (по входу S ), а следующий тактовый импульс будет прибавл тьс  по модулю М уже к данному состо нию.
Записью N-разр дного кода в регистр 41 управл ет распределитель 42 совместно с блоком реле 43. По приходу первого импульса с блока 29 настройки блока 3 формировани  кодовых последователей на С-вход распределител  42 блока 5 буферного регистра на выходе первого канала распределител  возникает положительный потенциал , который вызывает срабатывание реле Р блока реле 43 и N-выходов счетчика 39 подключаютс  к соответствующей  чейке регистра 41. При этом происходит перепись содержимого счетчика 39 в N-разр дную  чейку регистра 41. Данна  перепись будет осуществл тьс  на этапе прибавлени  к содержимому счетчика 39 С -такто- вых импульсов, и N-разр дный код подключенной  чейки регистра 41 буде мен тьс  в соответствии с изменением содержимого счетчика 39. Причем двоичный код первого частотного элемента записываетс  в последнюю  чейку регистра 41, второго - в предпоследнюю и т.д.
При возникновении -на М-вькоде распределител  42 потенциала и наличии , сигнала на выходе блока 34 настройки RS-триггер 16 управлени  бло- ка 1 переходит в единичное состо ние и записываетс  единица в первьй разр д регистра 5° блока 6 опроса буферного регистра. Переход RS-триггера 16 управлени  в единичное состо ние разрешает прохождение тактовых импульсов с генератора 2 через элемент И 18 на сдвигающий вход регистра 45 и запрещает прохождение импульсов через э,ле- мент И 19. Единица, передвига сь по разр дам регистра 45, через блок 46 опроса считывает содержимое первой, второй и т.д., М,Н-разр дной  чейки регистра 41,.которое через блок 46
5
0
0
0
5
5
опроса в двоичном коде подаетс  на вход цифрового коммутатора 8.
Цифровой коммутатор 8 ставит каждому числу -J
j
заранее определенный
сигнал сетки частот
и;/ (л) - ,
где Ыр - несуща  часто.та ДЧ-сигнала, JW - минимальный частотный сдвиг.
Дл -получени  фазы выходного сигнала в моменты переключени  без скачков сетка частот формируетс  от такой опорной частоты, котора  синхронизирует работу блока 6 опроса буферного регистра.
С выхода цифрового коммутатора 8 сформированньш сигнал поступает в усилитель 9 мощности, где усиливаетс  и далее подаетс  дл  излучени  в антенну.

Claims (1)

  1. Формула изобретени 
    5 Устройство дл  передачи многочастотных сигналов, содержащее блок управлени , первый выход которого соединен с первым входом блока опроса буферного регистра, второй вход ко0 торого соединен с первым выходом блока буферного регистра, первый вход которого объединён с первым входом блока формировани  кодовых последовательностей и соединен с вторым выходом блока управлени , третий, четвертый и п тый выходы которого соединены соответственно с вторым, третьим и четв гртым входами блока формировани  кодовых последовательностей, первый выход которого соединен с вторым входом блока буферного регистра, первый выход блока опроса буферного регистра через цифровой коммутатор соединен с входом усилител  мощности, выход которого  вл етс  выходом устройства , шестой выход блока управлени  через генератор сетки частот соединен с вторым входом цифрового коммутатора , седьмой выход блока управлени  через генератор тактовой частотой соединен с вторым входом генератора сетки частот, отличающеес  тем, что, с целью увеличени  объема ансамбл  передаваемых сигналов, введен блок промежуточного сложени , причем его первый, второй и третий выходы соединены соответственно с третьим входом блока буферного регистра , первым входом блока управлени  и четвертым входом блока буферного регистра, п тый вход которого соединен с восьмым выходом блока управлени , второй вход которого объединен с третьим входом блока опроса буферного регистра и соединен с вторым выходом блока буферного регистра , четвертый вход и второй выход блока опроса буферного регистра соединены соответственно с вторым выходом и третьим входом блока управлени , дев тый и дес тый выходы
    которого соединены соответственно с первым и вторым входами блока промежуточного сложени , третий, четвертый и п тый входы которого соединены соответственно с первым, вторым выходами блока формировани  кодовых последовательностей и вторым выходом блока управлени , четвертый вход которого объединен с шестым входом блока промежуточного сложени  и соединен с выходом генератора тактовой частоты .
    Передача
    От элемента
    Ч
    16
    19
    П 1(элементам
    Н элементу
    Н элементу
    От элемента Its
    j}-n
    J
    гг
    Н элементам 2g Л JJ. 3. i/X HUiii 5
    К блоку
    0us.Z
    От ц нентл
    I
    «
    N
    Кзлвмунтон Ц
    От элемента ZS
    От унемента
    От бло1ш1
    От элепенти
    От пвны От схемы
    От Sflona 1
    ... M t
    L,3 -fvj
    a7Lfxg/«,
    Фиг.6
    От 9/№нен- та itif
    fl уценен-
    От мемен- та 22
SU853938786A 1985-08-02 1985-08-02 Устройство дл передачи многочастотных сигналов SU1354437A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU853938786A SU1354437A1 (ru) 1985-08-02 1985-08-02 Устройство дл передачи многочастотных сигналов

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU853938786A SU1354437A1 (ru) 1985-08-02 1985-08-02 Устройство дл передачи многочастотных сигналов

Publications (1)

Publication Number Publication Date
SU1354437A1 true SU1354437A1 (ru) 1987-11-23

Family

ID=21192385

Family Applications (1)

Application Number Title Priority Date Filing Date
SU853938786A SU1354437A1 (ru) 1985-08-02 1985-08-02 Устройство дл передачи многочастотных сигналов

Country Status (1)

Country Link
SU (1) SU1354437A1 (ru)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
Авторское свидетельство СССР № 1319305, кл. Н 04 L 27/26,02.07.85. *

Similar Documents

Publication Publication Date Title
US3984829A (en) Circuit arrangement for converting analog signals into PCM signals and PCM signals into analog signals
SU1354437A1 (ru) Устройство дл передачи многочастотных сигналов
GB1573765A (en) Time division multiplex transmission system
US3226679A (en) Electronic selective ringing decoder system
SU1319305A1 (ru) Устройство дл передачи многочастотных сигналов
US3721969A (en) Data comminicating system having means for sensing difference between reference and data signals
SU1580585A1 (ru) Устройство дл преобразовани двоично-дес тичного кода в линейный код номера абонента
SU886273A1 (ru) Устройство автовыбора канала при разнесенном приеме
SU1559432A1 (ru) Устройство дл анализа адресной посылки
SU1481899A1 (ru) Кодирующее устройство
SU1234980A1 (ru) Система передачи информации по электрическим сет м
RU2115248C1 (ru) Устройство фазового пуска
SU1424127A1 (ru) Устройство дл определени потери достоверности дискретной информации
SU370737A1 (ru) Всесоюзная .
SU1059695A1 (ru) Регистр электронной и квазиэлектронной автоматической телефонной станции
SU760159A1 (ru) Устройство для приема команд телеуправления 1
SU1540031A1 (ru) Устройство дл приема многочастотных сигналов
SU726673A1 (ru) Устройство дл автоматического вызова абонентов
SU1438026A1 (ru) Коммутатор
SU633155A1 (ru) Устройство дл приема цифровой информации
SU1042180A1 (ru) Коммутатор
SU1524190A1 (ru) Устройство кодовой синхронизации
SU528000A1 (ru) Устройство дл передачи и приема информации телеуправлени сосредоточенными объектами
SU525147A1 (ru) Комплексное телемеханическое устройство
SU1444964A1 (ru) Кодер двоичного кода 3В4В-3