SU1352449A1 - Пороговое устройство (его варианты) - Google Patents

Пороговое устройство (его варианты) Download PDF

Info

Publication number
SU1352449A1
SU1352449A1 SU843753115A SU3753115A SU1352449A1 SU 1352449 A1 SU1352449 A1 SU 1352449A1 SU 843753115 A SU843753115 A SU 843753115A SU 3753115 A SU3753115 A SU 3753115A SU 1352449 A1 SU1352449 A1 SU 1352449A1
Authority
SU
USSR - Soviet Union
Prior art keywords
inputs
output
outputs
input
elements
Prior art date
Application number
SU843753115A
Other languages
English (en)
Inventor
Олег Николаевич Музыченко
Original Assignee
Войсковая часть 31303
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Войсковая часть 31303 filed Critical Войсковая часть 31303
Priority to SU843753115A priority Critical patent/SU1352449A1/ru
Application granted granted Critical
Publication of SU1352449A1 publication Critical patent/SU1352449A1/ru

Links

Landscapes

  • Complex Calculations (AREA)

Abstract

Изобретение относитс  к области вычислительной техники и может быть использовано при построении различных систем обработки дискретной информации , в том числе систем машинного голосовани , кодировани  и декодировани  помехозащищенных кодов, распознавани  образов и т.д. Целью изобретени   вл етс  расширение диапазона входных сигналов устройства. Поставленна  цель достигаетс  за счет того, что входные щины устройства разбиты на p+k группы, где р - число пар групп входных шин, по которым подаютс  сигнал111 с положительными и отрицательными весами; k - число групп входных шин, по которым подаютс  сигналы только с положительными (или только отрицательными) весами . В каждой группе присутствуют сигналы только с одинаковыми весами и число сигналов в группах одинаково. Входные сигналы по входным шинам подаютс  на информационные входы сканирующего мультиплексора, который по сигналам генератора тактовых импульсов подключает к входным шинам формирователи счетных импульсов. Выходные сигналы формирователей через соответствующие им блоки элементов ШШ поступают на вычитающие и суммирующие входы накопителей, которые своими вторыми и третьими выходами самоблокируютс  по указанным входам через блоки элементов И. Выходные сигналы всех блоков элементов И поступают на соответствующие входы первого и второго блоков элементов ИЛИ, выходные сигналы которых подаютс  на суммирующий и вычитающий входы выходного блока, на выходе которого формируетс  результирующий сигнал. Первые выходы накопителей соединены с выходами элемента И, на выходе которого формируетс  признак окончани  работы устройства. Второй вариант устройства отличаетс  от первого принципом формировани  признака окончани  работы устройства. В нем выходные сигналы выходного блока генератора тактовых импульсов и вторые выходные сигналы накопителей подаютс  на входы первого элемента И, а выходные сигналы выходного блока генератора и третьи выходные сигналы накопителей - на входы второго элемента И, а с их выходов - на входы элемента ИЛИ, выход которого  вл етс  вторым выходом устройства. 2 с.п.ф-лы, 9 ил.

Description

Изобретение относитс  к вычислительной технике и может быть использовано при построении различных систем обработки дискретной информации, в том числе систем машинного голосовани , кодировани  и декодировани  помехозащищенных кодов, распознавани  образов и т.д.
Цель изобретени  - расширение диа- ю фиг. 4 состоит из (2p+k) регистров
пазона входных сигналов и упрош;ение устройства.
На фиг. 1 и 2 приведены принципиальные схемы устройства по первому варианту; на фиг. 3 - принципиальна  схема устройства по второму варианту на фиг, 4 - принципиальна  схема сканирующего мультиплексора по первому варианту-; на фиг. 5 - принципиальна  схема регистра сдвига; на фиг, 6 - принципиальна  схема сканирующего мультиплексора по второму варианту; на фиг, 7 - принципиальна  схема распределител  импульсов; на фиг, 8и9- принципиальные схемы накопителей, варианты.
Пороговое устройство по фиг, 1 содержит генератор 1 тактовых импульсов , сканирующий мультиплексор 2, к вкодам которого подключены 2р групп входных информационных шин 10 (где .р - число групп входных информационных шин (р 1), по которым поступают сигналы с единичными положительными и отрицательными весами), р формирователей 3 счетных импульсов, 2р блоков элементов ИЖ 4, р-1 накопителей 5, 2(р-1) блоков элементов И 6 выходной блок 7, элемент И 8, триггер 9 и две выходные шины 11 и 12,
Пороговое устройство по фиг. 2 образуют генератор 1 тактовых импульсов , сканирующий мультиплексор 2, к входам которого подключены (2p+k) групп входных информационных шин 10 (где k - число групп входных информационных шин (), по которым поступают сигналы с единичными только положительными (или только отрицательными ) весами), р формирователей 3 счетных импульсов, 2р блоков элементов ИЛИ 4, (p+k-1) накопителей 5, 2(p-1)+k блоков элементов И 6, выходной блок 7, элемент И 8, триггер 9 и две выходные шины 11 и 12.
Пороговое устройство по фиг, 3 содержит генератор 1 тактовых импульсов , сканируклций мультиплексор 2, к входам которого подключены (2p-t-k)
групп входных информационных шин 10, р формирователей 3 счетных имлульсов, 2р блоков элементов ИЛИ 4, (p+k-1) накопителей 5, 2(p-1)+k блоков элементов И 6, выходной блок 7, элемент И 8, триггер 9, две выходные шины 11 и 12, элемент И 13 и элемент ИЛИ 14. Сканирующий мультиплексор 2 по
5
5
0
15 сдвига по числу групп входных информационных шин (, ), (2p,+k) элементов И 16 по числу групп выходных информационных шин 10 и элемент И 17, Тактовые входы регистров 15 сдвига соединены с тактовым входом 18 мультиплексора 2, а инверсные выходы разр дов 15 сдвига - с входами элементов И 16, выходы которых соединены с входами элементов И 17, выход которого  вл етс  выходом 19 останова мультиплексора 2, выходы переноса регистров 15 сдвига соединены с ин- формационньти выходами 20 мультиплексора 2, а их установочные входы - с входными информационными шинами 10, причем установочные входы нечетных регистров 15 сдвига соединены с группами входных информационных шин единичного положительного веса, установочные входы четных регистров 15 сдвига соединены с группами входных информационных шин единичного отрицательного веса соответственно, а установочные входы регистров 15 сдвига с пор дковыми номерами, большими, чем 2р, св заны с группами входных информационных шин 10 единичного положительного (или отрицательного) веса.
Регистр 15 сдвига имеет источник
21посто нного напр жени , который формирует константы О, источник
22посто нного напр жени , который
g формирует константы 1, инвертор 23, разр ды 24 регистра сдвига, казкдый из которых содержит RS-триггеры 25 и 26 и элементы И-НЕ 27-30, Входы элементов И-НЕ 29 и 30 разр дов 24 соединены с тактовым входом 18 регистра 15 сдвига, а входы инверсных плеч триггеров 26 - с входными информационными шинами 10, Последние разр ды регистра 15 сдвига содержат элемент И 31, выход которого  вл етс  информационным выходом 20 переноса регистра 15 сдвига.
Сканирующий мультиплексор 2 по фиг, 6 содержит распределитель 32 5
0
0
5
импульсов, блоки элементов И 33, число которых равно (2p+k) по числу групп л.ходных информационных шин 10, и блоки элементов ИЛИ 34, число которых также равно (2p+k), причем первые входы элементов И в блоках элементов И 33 соединены с выходами распределител  32 импульсов (первый вход i-ro элемента И соединен с выходом i-ro разр да распределител  32, а вторые входы - с входными информационными шинами 10. Входы элементов И нечетных блоков элементов И 33 соединены с группами входных информационных шин единичного положительного веса, входы элементов И четных блоков элементов И 33 - с группами входных информационных шин отрицательного веса, входы элементов И блоков элементов И 33 начина  с (2p+k)-ro - с группами входных информационных шин единичного положительного (или отрицательного ) веса, выходы элементов
разр дов счетчика 40 с номерами, ра ными номерам единичных разр дов в
двоичном представлении числа q +ш, и с инверсными выходами остальных разр дов, а выходом - с первым выхо дом 44 накопител  5. Пороговый элемент 42 соединен выходом с вторым
выходом 45 накопител , а пороговый 10 элемент 43 - с его третьим выходом Число разр дов счетчика 40oi.5: 3logj(m +m,+1), где m, - число входных информационных шин 10 положительного веса в соответствующей группе. 15 Оптимальным  вл етс  выборЫ ь log,(in+1 )+1, где т максГт, , и - - 2 +1.
а,2
или а.
20
При а, 2 пороговый логический элемент 42 выполн ют в виде линии св зи с пр мого выхода последнего разр да счетчика 40 на выход 45 накопител  (фиг, 8), элемент И 41 сое дин ют входами с инверсным выходом последнего разр да и пр мыми выхода
ИЛИ 34 - с соответствующими информа- 25 ми остальных разр дов счетчика 40,
ционными выходами 20. Тактовый вход распределител  32 импульсов  вл етс  тактовым входом 18 мультиплексора 2, а выход последнего разр да распределител  импульсов 32 - его выходом 19 останова.
Распределитель 32 импульсов содержит разр ды 35, каждый из которых включает в себ  RS-триггер 36 и элементы И-НЕ 37 и 38. Входы элементов И-НЕ 37 соединены с тактовым входом 18 распределител  32 импульсов. Выход элемента И-НЕ 38 последнего разр да 35 распределител  32 импульсов св зан с выходом 19 останова. Кроме того, последний разр д распределител  32 импульсов .содержит RS-триггер 39, обеспечивающий его самоблокировку .
Накопитель 5 выполнен в виде реверсивного двоичного счетчика 40 с двум  счетными входами, элементов И 41, двух пороговых логических элементов 42 и 43 с весами входов 2°,
,ot-i
2 -4 -m,2 -a,+1
с весами входов и порогами a,q +m2 +1
соответственно
2. и а,
(где m - количество входных информационных шин 10 отрицательного веса в соответствующей группе). Первьй пороговый элемент 42 соединен входам с пр мыми выходами разр дов счетчика 40, а noporoBbrft элемент 43 - с инверсными их выходами. Элемент И 41 соединен входами с пр мыми выходами
дов счетчика 40 с номерами, равномерам единичных разр дов в
двоичном представлении числа q +ш, и с инверсными выходами остальных разр дов, а выходом - с первым выходом 44 накопител  5. Пороговый элемент 42 соединен выходом с вторым
выходом 45 накопител , а пороговый элемент 43 - с его третьим выходом 46. Число разр дов счетчика 40oi.5: 3logj(m + +m,+1), где m, - число входных информационных шин 10 положительного веса в соответствующей группе. Оптимальным  вл етс  выборЫ ь log,(in+1 )+1, где т максГт, , и - - 2 +1.
а,2
или а.
При а, 2 пороговый логический элемент 42 выполн ют в виде линии св зи с пр мого выхода последнего разр да счетчика 40 на выход 45 накопител  (фиг, 8), элемент И 41 соедин ют входами с инверсным выходом последнего разр да и пр мыми выхода
второй пороговый логический элемент 43 выполн ют в виде элемента И 47, соединенного первым входом с инверсным выходом последнего разр да счетчика 40, а вторым входом - с выходом элемента ИЛИ 48, соединенного входами с инверсными выходами остальных разр дов счетчика 40. На фиг. 8 га 8
и т 7.
«oi-При а,2 +1 пороговый логический элемент 42 выполн ют в виде элемента И 47, соединенного первым входом с пр мым выходом последнего разр да счетчика 40, а вторым входом с выходом элемента ИЛИ 48, соединенного входами с пр мыми выходами ос- тальнь1х разр дов счетчика 40, пороговый логический элемент 43 выполн ют в виде линии св зи с инверсного выхода последнего разр да счетчика 40 на выход 46 накопител  (фиг. 9), элемент И 41 соедин ют входами с пр мым выходом последнего разр да счетчика 40 и инверсными выходами остальных
его разр дов. На фиг. 9 т, 3 и fflj б4.
Реверсивный счетчик 40 по фиг. 8 содержит элемент ИЛИ 49, счетные триггеры 50 и элементы И-НЕ 51-53.
Реверсивный счетчик 40 по фиг. 9 содержит элемент ИЛИ-НЕ 54, RS-триг- геры 55 и 56, элементы И-НЕ 57-62.
Выходной блок 7 выполн ют в виде реверсивного счетчика с счет- ными входами, имеющего J S-l og (п,+ ) разр дов (где п, - число входных информационных шин 10 единичного положительного веса; п - число входных информационных шин 10 единичного отрицательного веса), Выход пр мого плеча с) -го разр да  вл етс  выходом выходного блока 7, а его суммирующий и вычитающий счетные входы - соответствующими входами выходного
блока 7. В исходном состо нии в счет 0-1 чик
исходном состо нии в записываетс  код числа 2 -а причем 2 -а2; п-,.
Импульсы с выходов j и P+J (соответствующих , паре групп входных шин 10; с положительными и отрицательными весами) поступают на первый и второй входы формировател  3; счетных импульсов соответственно. Формирователь 3j счетных импульсов формирует
сигнал на первом выходе, если на ej-o первом входе имеетс  импульс, а iia втором нет, или на втором выходе - если на его втором входе имеетс  импульс , а на первом нет. Во всех осФормирователь 3 счетных импульсов 15 состоит из двух элементов И, первый вход первого элемента И  вл етс  первым входом формировател  3, а его инверсный вход - вторым входом формиро- . вател  3, первый вход второго элемен- 20 тальных случа х сигналы на выходах та И соединен с вторым входом форми- формировател  3; счетных импульсов ровател , а его инверсный вход - с не формируютс ,
первым входом формировател  3, выходы Импульсы с первого выхода формиро- первого и второго элементов И соеди- вател  счетных импульсов поступают нены с первым и вторым выходами фор- 25 через первый элемент ИЛИ 4 на сумми- мировател  3 соответственно. В каче- рующий счетный вход выходного блока
7, к содержимому которого при этом каждый раз добавл етс  единица. Импульсы с второго выхода формироватестве триггера 9 примен ют RS-тригге- ра при реализации С1 анирующего мультиплексора 2 в соответствии с фиг.4-7 При реализации сканирующего мультиплексора 2 в соответствии с фиг. 6 и .7 и использовании в качестве выхода останова инверсного выхода элемента И-НЕ 37 последнего разр да триггер 9 выполн етс  в виде счетного триггера
Пороговое устройство по фиг. 1 и 2 работает следующим образом.
В исходном состо нии триггер 9, выходной блок 7, накопители 5 и сканирующий мультиплексор 2 сброшены. На выходах триггера 9 и выходного блока 7 имеетс  нулевой потенциал.
Единичный потенциал присутствует на первых выходах накопител  5, а нулевой потенциал - на их вторых и третьих выходах.
При выполнении сканирующего мультиплексора 2 на регистрах- сдвига в них записываетс  входной код.
По мере поступлени  на тактовый вход сканирующего мультиплексора 2 тактовых импульсов с выхода тактовых импульсов генератора 1 он формирует на J-M выходе (,2,..., 2p+k) последовательность импульсов, совпадающих с тактовыми, число которых равно числу единичных потенциалов на входах соответствующей группы входных шин 10. Кажда  пара г рупп
30 л  3; счетных импульсов поступают через второй элемент ИЛИ 4 на вычитающий счетный вход выходного блока 7, из содержимого которого при этом каждый раз вычитаетс  единица.
Импульсы с первого выхода форми35
ровател  3; счетных импульсов (.
) ..., р) поступают через элемент ИЛИ Дна суммирующий счетный вход накопител  5л,.
40 Импульсы с второго выхода формировател  3 j счетных импульсов поступают через элемент ИЛИ 4; на вычитающий счетный вход накопител  5;-, . Таким образом, если в опрашиваемой паре
45 входных информационных шин группы 10; на шине с положительным весом имеетс  единичньп потенциал, а на шине с отрицательным весом - нулевой, то счетный импульс поступает на сумgQ мирующий счетный вход накопител  5;., , к содержимому которого при этом прибавл етс  единица.
Если на шине с положительным весом имметс  нулевой потенциал, а на шине с отрицательным весом - единичный , то счетный импульс поступает на вычитающий счетный вход накопител  5, , из содержимого которого при этом вычитаетс  единица.
55
входных шин 10; включает одну группу с единичными положительными весами и одну - 2, ..., р),
входных шин Юо, - 10о4.к имеют поло0
с отрицательными (, а все остальные группы
р-и 10р,.к
жительный (или отрицательный) вес.
Импульсы с выходов j и P+J (соответствующих , паре групп входных шин 10; с положительными и отрицательными весами) поступают на первый и второй входы формировател  3; счетных импульсов соответственно. Формирователь 3j счетных импульсов формирует
сигнал на первом выходе, если на ej-o первом входе имеетс  импульс, а iia втором нет, или на втором выходе - если на его втором входе имеетс  импульс , а на первом нет. Во всех ос5 0 тальных случа х сигналы на выходах формировател  3; счетных импульсов не формируютс ,
30 л  3; счетных импульсов поступают через второй элемент ИЛИ 4 на вычитающий счетный вход выходного блока 7, из содержимого которого при этом каждый раз вычитаетс  единица.
Импульсы с первого выхода форми35
ровател  3; счетных импульсов (.
) ..., р) поступают через элемент ИЛИ Дна суммирующий счетный вход накопител  5л,.
40 Импульсы с второго выхода формировател  3 j счетных импульсов поступают через элемент ИЛИ 4; на вычитающий счетный вход накопител  5;-, . Таким образом, если в опрашиваемой паре
45 входных информационных шин группы 10; на шине с положительным весом имеетс  единичньп потенциал, а на шине с отрицательным весом - нулевой, то счетный импульс поступает на сумgQ мирующий счетный вход накопител  5;., , к содержимому которого при этом прибавл етс  единица.
Если на шине с положительным весом имметс  нулевой потенциал, а на шине с отрицательным весом - единичный , то счетный импульс поступает на вычитающий счетный вход накопител  5, , из содержимого которого при этом вычитаетс  единица.
55
Импульсы с выходов (2р+1) - (2p+k) соответствующих группам входных шин Юр., -Юр.., поступают на суммирующие счетные входы накопителей 5р
к -1
Работа устройства продолжаетс  таким образом до момента обнулени  сканирующего мультиплексора 2 (окончани  опроса всех входных шин 10), при этом на выходе останова 19 сканирующего мультиплексора 2 по вл етс  сигнал , переключающий триггер 9, на выходе которого при этом в паузу между тактовыми импульсами по вл етс  единичный потенциал, сохран ющийс  до окончани  цикла работы устройства (до сброса устройства в исходное состо ние ) .
К этому моменту в каждом из накопителей 5: (, ..., р-1) оказываетс  записан код числа, равного разности единичных потенциалов на вхо10;
)
дах пары групп входных шин в каждом из накопителей .- (j 1 2, ..., k) - код числа единичных потенциалов на входах группы 10в+; . В выходном блоке 7 оказываетс  записан код числа, равного разности единичных потенциалов на входах пары групп входных шин 10.
После формировани  сигнала на выходе 19 останова сканирующий мультиплексор 2 останавливаетс  и далее импульсов на своих выходах не формирует ,
Со следующего такта начинаетс  процесс обнулени  накопителей 5.
Пусть i - наименьший номер накопител  5 (,2,
записан ненулевой код (отличный от q +m), т.е. на его первом выходе имеетс  нулевой потенциал, а на втором или третьем - единичный, в зависимости от того,на какой из входов (суммирующий или вычитающий) поступило больше импульсов. При этом нулевым потенциалом с первого выхода накопитель 5 запрещает прохождение тактовых импульсов на выходы всех элементов И 6, 6, (где ). Пусть единичный потенциал -имеетс  на втором выходе накопител  5 j. При этом он разрешает прохождение тактовых импульсов на выход элемента И б;. которые поступают через элемент ИЛИ 4 на суммирующий счетный вход выходного блока 7, а через элемент ИЛИ 4,, - на вычитающий счетный вход накопитер-1 ), в котором 40 потенциалом с первого выхода накопитель 5 запрещает прохождение тактовых импульсов на выходах всех элементов И 6, 6, , если входы группы 10рк-10р4.к имеют отрицательный
45 вес ( ).
Единичным Потенциалом с второго выхода накопител  5 разрешаетс  прохо ждение тактовых импульсов на выход элемента И 6 (б:, ), которые
50 поступают на вычитающий счетный вход нaкoшiтeл  5:, а также через элемент ИЛИ 4, (4,) - на суммирующий (вычи- та:ощ51й) счетный вход выходного блока 7.
55 При поступлении каждого тактового кмпульса из содержимого накопител  5.- вычитаетс  единица, а к содержимому выходного блока 7 прибавл етс  единица .
л  5;. При поступлении каждого тактового имнульса к содержимому выходного блока 7 прибавл етс  единица, а из содержимого накопител  5 вычитаетс  единица. Работа продолжаетс , таким образом, до возвращени  накопител  5; в исходное состо ние, при этом на его первом выходе по вл етс 
единичный потенциал, а на остальных - нулевые.
Если единичный потенциал имеетс  на третьем выходе накопител  5j, то он разрешает прохождение тактовых импульсов на выход элемента И 6, Эти импульсы поступают через элемент ИЛИ 4 на вычитающий счетный вход выходного блока 7, а через элемент
ИЛИ 4,
и- накопител 
на суммирующий счетный вход
5;. При поступлении такто5
0
5
вого импульса из содержимого выходного блока 7 вычитаетс  единица, а к содержимому накопител  5 прибавл етс  единица.
Работа продолжаетс , таким образом , до возвращени  накопител  5; в исходное состо ние, при этом на его первом выходе по вл етс  единичный потенциал, а на остальных - нулевые.
После обнулени  накопителей 5, - .5 р., происходит обнуление накопителей 5р-5 р.., .
Пусть j (, ..., p+k) наименьший номер накопител  5, в котором Записан ненулевой код (когда на пр мых выходах всех разр дов счетчика нулевые потенциалы), т.е. на его первом выходе нулевой потенциал, а на втором - единичньй. При этом нулевым
тель 5 запрещает прохождение тактовых импульсов на выходах всех элементов И 6, 6, , если входы группы 10рк-10р4.к имеют отрицательный
вес ( ).
Единичным Потенциалом с второго выхода накопител  5 разрешаетс  прохо ждение тактовых импульсов на выход элемента И 6 (б:, ), которые
поступают на вычитающий счетный вход нaкoшiтeл  5:, а также через элемент ИЛИ 4, (4,) - на суммирующий (вычи- та:ощ51й) счетный вход выходного блока 7.
При поступлении каждого тактового кмпульса из содержимого накопител  5.- вычитаетс  единица, а к содержимому выходного блока 7 прибавл етс  единица .
Работа продолжаетс , таким образом , до возвращени  накопител  5: в исходное состо ние, при этом на его первом выходе по вл етс  единичный потенциал, а на втором - нулевой.
Далее в. том же пор дке обнул ютс  все остальные накопители 5.
При обнулении последнего из накопителей 5 на всех входах и выходной шине 11 элемента И 8 (в паузе между тактовыми импульсами) по вл етс  единичный потенциал, свидетельствующий
об окончании цикла работы. п
Если У , ТО К моменту
i-l
окончани  цикла работы на выходной шине 12 выходного блока 7 имеетс  единичньй потенциал, в противном случае - нулевой. Выходной сигнал снимаетс  с выхода 1 2выходного блока
Функционирование порогового устройства по фиг. 3 происходит аналогичным образом. За врем  работы сканирующего мультиплексора. 2 накопитель 25 телей счетных импульсов (где р - чисnwjXj o
5 (, 2, ..., р-1) подсчитывает разность количества единичных потенциалов на группах информационных шин 10,-, , а накопитель 5j (,p+1 ,. .. , ts+k+1) - количество единичных потен- циалов на группах информационных шин 10;., . Далее осуществл етс  обнуление накопителей 5 в пор дке их нумерации . Окончание цикла работы осуще- .ствл етс  по моменту времени наступлени  одного из двух событий: все I накопители 5; , дл  которых
обнулились и на выходе выходного блока 7 имеетс  нулевой потенциал; все накопители 5; , дл  которых 511(0„х- 0,
fe,
обнулились и на выходе выходного блока 7 имеетс  единичный потенциал.
Наступление первого из событий фиксируетс  элементом И 13, а второго - элементом И 8. Единичный потенциал с выхода элемента И 13 (или 8) поступает через элемент ИЛИ 14 на выходную шину 11 порогового устройства , свидетельству  об окончании цикла работы. Выходной сигнал снимаетс  с выходной шины 12 выходного блока 7. Это обеспечивает повьш1ение быстродействи  устройства.
Таким образом, предложенное пороговое устройство обеспечивает реализацию пороговых функций с положительными и отрицательными весами входных переменных, что обеспечивает расши35
40
ло групп входных инфо 1мациоиных шин, по которым поступают входные сигналы соответственно с отрицательными и положительными весами; k - число
30 групп входных информационных шин, пс) которым поступают входные .чы только с положительными весами) и :зле- мент И, причем сканирующш мультиплексор i-M нечетным информационн1.1м выходом (где ,2 ..., р) соединен с первым входом i-ro формировател  счетных импульсов, i-м четным информационным выходом - с вторым входом i-ro формировател  счетных имг1ул1)Сов, а (2p+j)-м информационным выходом (где j 1,2, ..., k) - с суммируюи(им счетным входом (p+k-1)-ro накопител , первый и второй выходы первого формировател , счетных импульсов соединены с первыми входами соответственно
5 первого и второго блоков элементов ИЛИ, выходы которых подключены соответственно к суммирующему и вычитающему входам выходного блока, первый и второй выходы i-ro формировател 
50 счетных импульсов начина  с второго (т.е. ,3, ..., р) соединены с первыми входами соответственно (2i- -1 )-го и 2i-ro блоков элементов ИЛИ, подключенных выходами соответственно
55 к суммирующему и вычитающему счетным входам (i-l)-ro накопител , третий и второй выходы которого соединены с первыми входами соответственно (2i- -3)-го и (2i-2)-ro блоков элементов И,
рение диапазона входных сигналов. Кроме того, обеспечиваетс  расширение диапазона входных сигналов и сокращение объема оборудовани .

Claims (2)

1. Пороговое устройство, содержащее выходной блок, выход которого  вл етс  первой выходной шиной устройства , и генератор тактовых импульсов , соединенный выходом с тактовым входом сканирующего мультиплексора, информационные входы которого  вл ютс  входными информационными шинами устройства, а выход останова подключен к входу триггера, отличающеес  тем, что, с целью расширени  диапазона входных сигналов и упрощени  устройства, в нем дополнительно установлены (p+k-l) ипкопито- лей, 2(p-1)+k блоков элементов И, 2р блоков элементов 1ПИ, р формирова
ло групп входных инфо 1мациоиных шин, по которым поступают входные сигналы соответственно с отрицательными и положительными весами; k - число
групп входных информационных шин, пс) которым поступают входные .чы только с положительными весами) и :зле- мент И, причем сканирующш мультиплексор i-M нечетным информационн1.1м выходом (где ,2 ..., р) соединен с первым входом i-ro формировател  счетных импульсов, i-м четным информационным выходом - с вторым входом i-ro формировател  счетных имг1ул1)Сов, а (2p+j)-м информационным выходом (где j 1,2, ..., k) - с суммируюи(им счетным входом (p+k-1)-ro накопител , первый и второй выходы первого формировател , счетных импульсов соединены с первыми входами соответственно
первого и второго блоков элементов ИЛИ, выходы которых подключены соответственно к суммирующему и вычитающему входам выходного блока, первый и второй выходы i-ro формировател 
счетных импульсов начина  с второго (т.е. ,3, ..., р) соединены с первыми входами соответственно (2i- -1 )-го и 2i-ro блоков элементов ИЛИ, подключенных выходами соответственно
к суммирующему и вычитающему счетным входам (i-l)-ro накопител , третий и второй выходы которого соединены с первыми входами соответственно (2i- -3)-го и (2i-2)-ro блоков элементов И,
второй и.третий входы которых подключены ссответственно к выходам генератора тактовых импульсов и триггера , дополнительные т-е входы - к первым входам накопителей от первого до (1-2)-го, причем число дополнительных входов у каждого из (2i-3)-ro и (2i-2)-ro блоков элементов И равно , а выходы подключены к вторым входам соответственно (21-1)-го и 2i-ro блоков элементов ИЛИ и i-м входам соответственно второго и первого блоков элементов ИЛИ, второй выход (p+j-1) накопител  соединен с первым входом 2(р-1 )-t-j-ro блока элементов И, второй и третий входы которого подключены соответственно к выходам генератора тактовых импульсов и триггера , а дополнительные т-е входы - к первым выходам накопителей от первого до (p+j-2)-ro, причем число дополнительных входов каждого 2(p-1)+j-ro блока элементов И равно m p+j-2, а выход подключен к вычитающему входу (p+j-1)-го накопител  и (p+j)-M входам первого блока элементов ИЛИ, первые выходы всех накопителей соединены с соответствующими входами элемента И, выход которого  вл етс  второй выходной шиной устройства.
2. Пороговое устройство, содержащее выходной блок, выход которого  вл етс  первой выходной шиной устройства , и генератор тактовых импульсов , соединенный выходом с тактовым входом сканирующего мультиплексора, информационные входы которого  вл ютс  входными информационными шинами устройства, а выход останова подключен к входу триггера, отличающеес  тем, что, с целью расширени  диапазона входных сигналов и упрощени  устройства, в нем дополнительно установлены (p+k-1) накопителей, 2(p-1)+k блоков элементов И, 2р блоков элементов ИЛИ, р формирователей счетных импульсов (где р - число пар групп вхрдных информационных шин, по которым поступают входные сигналы соответственно с отрицательными и положительными весами; k - число групп входных информационных шин, по которым поступают входные сигналы
с триггера, дополнительные т-е входы к первым выходам накопителей от пе вого до (p+j-2)-ro5 причем число д полнительных входов каждого (P+J-1 )-го блока элементов И равно т p+j-2, а выход подключен к вычита щему входу (p+j-1)-го накопител  и ( ) входам первого блока элеме тов ИЛИ, выходы триггера и выходно блока, третьи выходы (р-1) накопителей соединены с входами первого
только с положительными весами), первьй и второй элементы И и элемент ИЛИ, элемента И, выходы триггера и выпричем сканирующий мультиплексор 1-м
нечетным информационным выходом (где
,2, ..., р) соединен с первым вхоходного блока, вторые выходы (р-1 накопителей и выходы (p+k-1) нако пителей начина  с р-го накопител 
0
5
дом i-ro формировател  счетных импульсов , i-M четным информационным выходом - с вторым входом i-ro формировател  счетных импульсов, а (2р+ +J)-м информационным выходом (где j 1,2, ..., k) - с суьгмирующим входом (p+j-1)-го накопител , первый и второй выходы первого формировател  счетных импульсов соединены с первыми входами соответственно первого и второго блоков элементов ИЛИ, выходы которых подключены соответственно к cy миpyющeмy и вычитающему входам
5 выходного блока, первый и второй выходы i-ro формировател  счетных импульсов начина  с второго (т.е. i 2, 3, ..., р) соединены с первыми входами соответственно (2i-1)-ro и 2i-ro блоков элементов ИЛИ, подключенных выходами соответственно к сумм1рующему и вычитающему счетным входам (i-1)-ro накопител , третий и BTopofi выходы которого соединены с первыми входами соответственно (2i-3)-ro и (2i-2)-ro блоков элементов И, второй и третий входы которых подключены соответственно к выходам генератора тактовых импульсов и триггера , дополнительные гг.-е входы - к первым выходам накопителей от первого до (i-2)-ro, причем число дополнительных входов у каждого из (2i-3) и (2i-2) блоков элементов И равно , а выходы подключень к вторым входам соответственно (2i-1)-ro и 2i-ro блоков элементов ИЛИ и i-м входам соответственно второго и первого блоков элементов ИЛИ, выход (p+j-1)-го накопител  соединен с первым входом 2(p-1)+j-ro блока элементов И, второй и третий входы которого подключены соответственно к выходам генератора, тактовых импульсов и
с триггера, дополнительные т-е входы - к первым выходам накопителей от первого до (p+j-2)-ro5 причем число дополнительных входов каждого (P+J- -1)-го блока элементов И равно т p+j-2, а выход подключен к вычитающему входу (p+j-1)-го накопител  и ( ) входам первого блока элементов ИЛИ, выходы триггера и выходного блока, третьи выходы (р-1) накопителей соединены с входами первого
0
5
0
0
элемента И, выходы триггера и выходного блока, вторые выходы (р-1) накопителей и выходы (p+k-1) накопителей начина  с р-го накопител 
131352449 .
соединены с входами второго элемен- та ИЛИ, выход которого  вл етс  вто- та И, выходы первого и второго эле- рой выходной шиной устройс ; - ментов И подключены к входам элемен- ва.
Cpus.1
/0.
rz
ю
П 6
fOт
10
70 {п:
6
11
фиг. 2
//
Г
Ж
25
S I /
f5
S I К
29
JO
z/o CZ}- 18
I
/
5 I /
5
та
л I
й
Cpu.S
20
2020
I I
20
20
фие.7
фаз: 8
SU843753115A 1984-06-14 1984-06-14 Пороговое устройство (его варианты) SU1352449A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU843753115A SU1352449A1 (ru) 1984-06-14 1984-06-14 Пороговое устройство (его варианты)

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU843753115A SU1352449A1 (ru) 1984-06-14 1984-06-14 Пороговое устройство (его варианты)

Publications (1)

Publication Number Publication Date
SU1352449A1 true SU1352449A1 (ru) 1987-11-15

Family

ID=21123794

Family Applications (1)

Application Number Title Priority Date Filing Date
SU843753115A SU1352449A1 (ru) 1984-06-14 1984-06-14 Пороговое устройство (его варианты)

Country Status (1)

Country Link
SU (1) SU1352449A1 (ru)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
Патент US К 4027175, кл. Н 03 К 19/42, олублик. 1977. Авторское свидетельство СССР № 980064, кл. Н 03 К 5/22, 1976. Авторское свидетельство СССР № 1091344, кл. G 05 В 1/01, 1982. *

Similar Documents

Publication Publication Date Title
US3810111A (en) Data coding with stable base line for recording and transmitting binary data
US4498174A (en) Parallel cyclic redundancy checking circuit
SU1352449A1 (ru) Пороговое устройство (его варианты)
US4631695A (en) Detector of predetermined patterns of encoded data signals
SU1162052A1 (ru) Преобразователь знакоразрядного кода в дополнительный двоичный код
SU573895A1 (ru) Кодирующее устройство дл инверсного кода
SU1406736A1 (ru) Устройство дл формировани кодовых последовательностей
SU1322285A1 (ru) Многоканальное устройство дл подключени абонентов к общей магистрали
SU1196885A1 (ru) Устройство дл обмена данными
SU1403059A1 (ru) Устройство дл сортировки массивов чисел
SU902282A1 (ru) Устройство дл приема информации по двум параллельным каналам св зи
SU1087997A1 (ru) Система кодировани запроса прерывани старшего приоритета
SU1387185A2 (ru) Пороговый элемент
SU1647878A1 (ru) Селектор импульсов заданной длительности
SU1109902A1 (ru) Устройство дл мажоритарного декодировани в целом
RU1815670C (ru) Устройство перемежени данных
SU1262503A1 (ru) Устройство дл округлени чисел
SU813810A1 (ru) Устройство дл передачи дискретныхСигНАлОВ
SU612413A1 (ru) Реверсивный счетчик
SU1652157A1 (ru) Устройство дл распознавани типа подвижной единицы железнодорожного состава
SU1150737A2 (ru) Генератор последовательности импульсов
SU1608730A1 (ru) Устройство дл исправлени ошибок в волоконно-оптических цифровых системах передачи информации
SU1585798A1 (ru) Устройство дл обнаружени и исправлени ошибок
SU1151955A1 (ru) Устройство дл делени
SU1451691A2 (ru) Устройство дл сложени и вычитани чисел по модулю @