SU1345353A1 - Device for checking 1 from n code - Google Patents

Device for checking 1 from n code Download PDF

Info

Publication number
SU1345353A1
SU1345353A1 SU864084908A SU4084908A SU1345353A1 SU 1345353 A1 SU1345353 A1 SU 1345353A1 SU 864084908 A SU864084908 A SU 864084908A SU 4084908 A SU4084908 A SU 4084908A SU 1345353 A1 SU1345353 A1 SU 1345353A1
Authority
SU
USSR - Soviet Union
Prior art keywords
output
multiplexer
counter
code
inputs
Prior art date
Application number
SU864084908A
Other languages
Russian (ru)
Inventor
Николай Алексеевич Ладохин
Original Assignee
Предприятие П/Я В-2969
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я В-2969 filed Critical Предприятие П/Я В-2969
Priority to SU864084908A priority Critical patent/SU1345353A1/en
Application granted granted Critical
Publication of SU1345353A1 publication Critical patent/SU1345353A1/en

Links

Landscapes

  • Debugging And Monitoring (AREA)

Abstract

Изобретение относитс  к автоматике , вычислительной технике и может использоватьс  дл  контрол  работоспособности цифровых устройств. Изобретение позвол ет повысить быстродействие устройства. Устройство контролирует код 1 из п, обнаружива  ошибки в процессе контрол . Устройство содержит счетчики 1, 4, дешифратор 2 нул , мультиплексор 3 и элемент . 1 ил. со 4 СЛ со СЛ соThe invention relates to automation, computing and can be used to monitor the performance of digital devices. The invention allows to increase the speed of the device. The device controls the code 1 of p, detecting errors in the process of control. The device contains counters 1, 4, a decoder 2 zero, a multiplexer 3 and an element. 1 il. with 4 SL with SL with

Description

Изобретение относитс  к автоматике , вычислительной технике и может использоватьс  дл  контрол  работоспособности цифровых устройств.The invention relates to automation, computing and can be used to monitor the performance of digital devices.

Цель изобретени  - повьппение быстродействи  устройства.The purpose of the invention is to increase the speed of the device.

На чертеже представлена функциональна  схема предлагаемого устройсва дл  контрол  кода 1 из п.The drawing shows the functional diagram of the proposed device for monitoring code 1 of p.

Устройство содержит первый счетчик 1, дешифратор 2 нул , селектор мультршлексор 3, второй счетчик 4. и элемент ИЛИ 5. „The device contains the first counter 1, the decoder 2 zero, the selector multiplexer 3, the second counter 4. and the element OR 5. „

Устройство работает следующим образом.The device works as follows.

Перед началом работы на входы R счетчиков 1 и 4 подаетс  сигнал, устанавлива  их в нулевое состо ние. информационные входы мультиплексора 3 поступает п-разр дный провер емый код. Мультиплексор 3 начинает поразр дный опрос кода. По положительному перепаду тактового сигнала на счетном входе мен етс  состо ние счетчика 1 и кодова  комбинаци  на адресных входах мультиплексора 3. П низкому уровню тактового сигнала о 5рашиваемый разр д передаетс  на вход мультиплексора 3. Если в проврр емом коде содержитс  одна 1, то н выходе устройства сигнал логическог О не измен етс . Если в провер ем коде не содержитс  1, то на выход дешифратора 2 формируетс  1, на выходе устройства по вл етс  сигнал ошибки. Если в провер емом.коде содержитс  больше одной 1, то наBefore starting work, the inputs R of the counters 1 and 4 are signaled and set to the zero state. the information inputs of multiplexer 3 enters an n-bit verifiable code. Multiplexer 3 starts polling the code one by one. By a positive clock signal difference at the counting input, the state of counter 1 and the code combination at the address inputs of the multiplexer 3 change. When the clock signal is low, about 5 bits to be sent is transmitted to the input of the multiplexer 3. If the checked code contains one, then the output The device signal logic does not change. If the check code does not contain 1, then 1 is generated at the output of decoder 2, an error signal appears at the output of the device. If the verifiable code contains more than one 1, then

Составитель М.Никуленков Редактор С.Лисина Техред И.Попович Корректор С.Черни.Compiler M.Nikulenkov Editor S.Lisina Tehred I.Popovich Proofreader S.Cherni.

Заказ 4932/55 Тираж 899ПодписноеOrder 4932/55 Circulation 899 Subscription

ВНИИПИ Государственного комитета СССРVNIIPI USSR State Committee

по делам изобретений и открытий 1ПиЗЬ, Москва, Ж-ЗЬ, Раушска  наб., д. и/5for inventions and discoveries 1PiZ, Moscow, FZH, Raushsk nab., d. / 5

Производственно-полиграфическое предпри тие, г.Ужгород, ул.Проектна , 4Production and printing company, Uzhgorod, Projecto st., 4

5five

входом  by the entrance

00

5five

5five

выходе счетчика 4 формируетс  1 и на выходе устройства также по вл етс  сигнал ошибки.the output of counter 4 is generated 1 and an error signal also appears at the output of the device.

Предлагаемое устройство характеризуетс  большим быстродействием поскольку позвол ет обнаружить ошибку в контролируемом коде в процессе контрол .The proposed device is characterized by high speed because it allows to detect an error in the controlled code during the monitoring process.

Claims (1)

Формула изобретени Invention Formula Устройство дл  контрол  кода 1 из п, содержащее первый счетчик, счетный вход которого  вл етс  управл ющим входом устройства, выходы первого счетчика соединены с соответствующими адресными входами мультиплексора , информационные входы которого  вл ютс  информационными входами устройства , выход мультиплексора соединен со счетным входом второго счетчика , от.личающее с  тем, что, с целью повьш1ени  быстродействи  устройства, в него введены дешифратор и элемент ИЛИ, входы дешифратора подключены к соответствующим информационным входам устройства, выход дешифратора соединен с первымA device for monitoring code 1 of p, containing the first counter, the counting input of which is the control input of the device, the outputs of the first counter are connected to the corresponding address inputs of the multiplexer, whose information inputs are the information inputs of the device, the output of the multiplexer is connected to the counting input of the second counter, Distinguishing from the fact that, in order to increase the speed of the device, the decoder and the OR element are entered into it, the inputs of the decoder are connected to the corresponding information inputs device, the decoder output is connected to the first элемента ИЛИ, управл ющий вход мультиплексора подключен к управл ющему входу устройства, входы установки в О первого и второго счетчиков объединены и  вл ютс  установочным входом устройства, выход второго счетчика соединен с вторым входом элемента ИЛИ, выход которого  вл етс  выходом устройства.the OR element, the control input of the multiplexer is connected to the control input of the device, the installation inputs in O of the first and second counters are combined and are the installation input of the device, the output of the second counter is connected to the second input of the OR element, whose output is the output of the device.
SU864084908A 1986-06-30 1986-06-30 Device for checking 1 from n code SU1345353A1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU864084908A SU1345353A1 (en) 1986-06-30 1986-06-30 Device for checking 1 from n code

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU864084908A SU1345353A1 (en) 1986-06-30 1986-06-30 Device for checking 1 from n code

Publications (1)

Publication Number Publication Date
SU1345353A1 true SU1345353A1 (en) 1987-10-15

Family

ID=21244178

Family Applications (1)

Application Number Title Priority Date Filing Date
SU864084908A SU1345353A1 (en) 1986-06-30 1986-06-30 Device for checking 1 from n code

Country Status (1)

Country Link
SU (1) SU1345353A1 (en)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
Преснухин П.Н., Нестеров П.В. Цифровые вычислительные машины, М.: Высша школа, 1981, с. 170, рис. 3.6. Авторское свидетельство СССР №1195451, кл. Н 03 М 7/22, 1984. *

Similar Documents

Publication Publication Date Title
US4956807A (en) Watchdog timer
SU1345353A1 (en) Device for checking 1 from n code
US4597081A (en) Encoder interface with error detection and method therefor
SU813432A1 (en) Device for testing microprogramme automatic apparatus
SU1325417A1 (en) Monitoring device
SU1072050A1 (en) Device for checking error detection/corrrection blocks,operated with hamming code
SU1005063A2 (en) Electronic device checking system
SU1654981A2 (en) "1 from n" code controller
SU1262473A1 (en) Information input device
SU980027A1 (en) Automatic testing of electronic systems
SU1279063A1 (en) Device for automatic checking of shaft turn angle-to-digital converter
SU484521A1 (en) Device for detecting errors in digital machines
SU1425684A1 (en) Program execution checking device
SU441532A1 (en) Device for detecting faults in logic circuits
SU903886A1 (en) Device for detecting errors in processor testing units
SU1405066A2 (en) Device for interfacing n sensors with computer
SU1363226A1 (en) Device for interfacing computer with peripheral device
SU1278854A1 (en) Device for checking digital units
SU1348838A2 (en) System for checking electronic devices
SU723676A1 (en) Permanent storage checking device
SU940162A1 (en) Device for monitoring comparison circuits
SU1243032A1 (en) Storage with self-check
SU1234841A1 (en) Device for checking logic units
SU1257709A1 (en) Storage with error detection and correction
SU1068937A1 (en) Firmware control unit