SU1339510A1 - Устройство дл регулировани температуры - Google Patents

Устройство дл регулировани температуры Download PDF

Info

Publication number
SU1339510A1
SU1339510A1 SU853854719A SU3854719A SU1339510A1 SU 1339510 A1 SU1339510 A1 SU 1339510A1 SU 853854719 A SU853854719 A SU 853854719A SU 3854719 A SU3854719 A SU 3854719A SU 1339510 A1 SU1339510 A1 SU 1339510A1
Authority
SU
USSR - Soviet Union
Prior art keywords
input
output
elements
inputs
priority block
Prior art date
Application number
SU853854719A
Other languages
English (en)
Inventor
Сергей Андреевич Куст
Игорь Анатольевич Форафонтов
Original Assignee
Предприятие П/Я В-2431
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я В-2431 filed Critical Предприятие П/Я В-2431
Priority to SU853854719A priority Critical patent/SU1339510A1/ru
Application granted granted Critical
Publication of SU1339510A1 publication Critical patent/SU1339510A1/ru

Links

Landscapes

  • Control Of Temperature (AREA)

Abstract

Изобретение относитс  к автоматике , в частности к устройствам дл  регулировани  температуры в термостатах радиотехнических устройств, Устройство содержит два датчика температуры 1 и 1 , два компаратора 2 и 2, два ключевых элемента 3 и 3 и обеспечивает снижение коммутационных помех за счет введени  блока приоритета 7 и реализации временной логической задержки включени  одного из нагревателей при помощи генератора импульсов 6, регистра 8, логических элементов И и элементов ИЛИ 10,, 10,.,, 10 и соответствующих св зей выходов компаратора с входами блока приоритета, а также взаимных св зей блока приоритета, логических элементов и регистра. 1 з.п. ф-лы, 2 ил. (Л со оо со СП

Description

113
Изобретение относитс  к автоматике , в частности к устройствам регулировани  температуры в термостатах радиотехнических устройств.
Цель изобретени  - снижение ком™ мутационных помех.
На.фиг.1 представлена схема устройства; на фиг.2 - схема блока приоритета .
Устройство содержит датчики 1 и 1j. температуры, первый 2 и второй 2j компараторы, ключевые -элементы 3, и 3 , нагреватели 4 и 4 источник 5 посто нного напр жени , гене- ратор 6 импульсов, блок 7 приоритета регистр 8, первый 9 , второй 9, третий 9з и четвертый 9 элементы И, первый второй 10 и третий 10 элементы ШШ.
Блок 7 приоритета (фиг.2) содержит два элемента И 11 и 11„, два инвертора 12 и 12 и элемент 13 задержки , причем первый вход блока приоритета соединен с первым входом первого элемента И 11 , выход которого подключен к первому выходу блока 7 приоритета и через второй инвертор 122 первому входу второго элемента И IKJ выход которого соеди ней с вторым выходом блока 7 приоритета и через первый инвертор 12 с вторым входом первого элемента И 11 причем второй вход блока 7 приоритета через элемент 13 задерлскй соединен с вторым входом второго элемента И 1 Ig .
Устройство работает следующим образом.
В исходном состо нии фактическа  температура ниже термостатируемой, и при включении напр жени  питани  источника 5 посто нного напр жени  первый 1 и второй 1. датчики температуры одновременно выдают сигналы -включени  первого 4 и второго 4, нагревателейо Срабатывают первый 2 и второй 2j компараторы и на обоих входах блока 7 приоритета одновременно по вл ютс  сигналы логической еди ницы, которые разблокируют первый 9, второй 9. , третий 9, и четвертый 9 элементы И.
Так как в исходном состо нии все разр ды регистра 8, выполненного в виде регистра сдвига,наход тс  в состо нии нул , то нулевой уровень с выхода старшего (п-го) разр да реО
0
g
0
5 д
5 0
5
гистра 8 запрещает второй 9. и третий 9j элементы И.
Алгоритм работы блока 7 приоритета таков, что при любой комбинации сигналов на его входах на выходах блока 7 приоритета не может присутствовать более одной единицы.
При одновременном поступлении на оба входа блока 7 приоритета единиц сначала срабатывает в единицу первый элемент И 11 блока 7 приоритета. Затем по вившийс  нуль на выходе второго инвертора 12 закрывает второй элемент И 11„ блока 7 приоритета.
Величина D задержки элемента 13 задержки назначаетс  заведомо больше суммы задержек распространени  сигнала в первом элементе И 11, втором инверторе 12 и втором элементе И 11. блока 7 приоритета. Поэтому на первого элемента И 11 блока 7 приоритета устанавливаетс  сигнал логической единицы; а на выходе второго элемента Н 11. - сигнал логического нул . Нули на выходах третьего 9, и четвертого 9 элементов И определ ют нуль на выходе второго элемента ИЛИ 10 и нулевое напр жение на втором нагревателе 4.; ,
Единицы на обоих входах первого элемента И 9 определ ют единицу на его выходе и единицу на выходе первого элемента ИЛИ Ю, что соответствует открыванию первого ключевого элемента 3 и подаче напр жени  на первый нагреватель 4 .
Одновременно, единица на первом (верхнем) выходе блока 7 приоритета приводит к по влению единицы на выходе третьего элемента ИЛИ 10 и, следовательно на информационном D- входе регистра В,
Импульсы с выхода генератора 6 импульсов, поступа  на синхровходе С регистра 8, записывают единицу с D-входа в разр ды регистра 8. Причем каждьй очередной тактовый импульс записывает единицу в очередной разр д регистра 8. Поэтому с поступанием п-го импульса сдвига единица по вл етс  в старшем (п-м) разр де регистра 8.
Задержка по влени  единицы в старшем разр де регистра 8 выбираетс  исход  из необходимой временной разницы включени  первого 4 и второго 4„ нагревателей и определ етс  произведением периода следовани 
31
тактовых импульсов на число используемых разр дов регистра 8.
Единицы на обоих входах третьего элемента И 9j привод т к срабатыванию второго элемента ИЛИ 10. , открыванию второго ключевого элемента 3j и включению второго нагревател  4 ,, что означает разнесение во времени моментов включени  первого 4 и вто- рого нагревателей и, следовательно , снижению уровн  коммутационных помех.
При достижении температурой терморегул тора уровн  термостатируемые сигналы с первого 1, и второго 1 датчиков температуры привод т к отключению первого 2 и второго 2 компараторов и, следовательно, к отключению первого 4 и второго 4 нагре- вателей.
Нули на обоих выходах блока 7 приоритета привод т к по влению нул  на выходе-третьего элемента ИЛИ 10 и на D-входе регистра 8.
За п тактовых импульсов регистр 8 принимает исходное нулевое состо ние . Период следовани  импульсов с выхода генератора выбираетс  заведомо ниже посто нной времени термоста- тируемого объема. Поэтому за врем  обнулени  регистра 8 сдвига первый 1 и второй 1 датчики температуры не успеют выдать очередной сигнал на включение обогрева.
Использование изобретени  позволит снизить уровень коммутационных помех при включении устройства.

Claims (2)

1. Устройство дл  регулировани  температуры, содержащее два датчика температуры, два нагревател , два ключевых элемента, первый компаратор источник посто нного напр жени , генератор импульсов и регистр, причем один из датчиков температур подключен к входу первого компаратора, а выходы ключевых элементов через соответствующие нагреватели подключены
к выходу источника посто нного напр 
5
о
Q
5
0
10
женил, отличающеес  тем, что, с целью cHi-гжени  коммутационных помех, устройство содержит второй компаратор, блок приоритета, четыре элемента И и три элемента ИЛИ, причем другой датчик температуры подключен к входу второго компаратора , выход первого компаратора соединен с первым входом блока приоритета и одним из входов первого и второго элементов И, выход второго компаратора соединен с вторым входом блока приоритета и одним из входов третьего и четвертого элементов И, другой вход первого элемента И соединен с первым выходом блока приоритета и одним из входов первого элемента ИЛИ, другой вход которого подключен к второму выходу блока приоритета и другому входу четвертого элемента И, выход f первого элемента 1-ШИ соединен с информационным входом регистра, синх- ровход которого св зан с выходом генератора импульсов, а выход регистра подключен к другим входам второго и третьего элементов И, входы второго элемента ИЛИ соединены с выходами первого и второго элементов И а входы третьего элемента ИЛИ соединены с выходами третьего и четвертого элементов И, выходы второго и третьего элементов ИЛИ подключены к входам соответствующ1-гх; ключевых элементов.
2. Устройство по П.1, отличающеес  тем, что блок приоритета содержит два элемента И, два инвертора и элемент задержки, причем первый вход блока приоритета подключен к одному из входов первого элемента И, а второй вход блока приоритета через элемент задержки соединен с одним из входов второго элемента И, другой вход первого элемента И соединен через один из инверторов с выходом второго элемента И и вторым выходом блока приоритета, а другой вход второго элемента И соединен через другой инвертор с выходом первого элемента И и первым выходом блока приоритета.
бход
7
бот од
бхоЗ
ды)(од
0-
иг.2
Редактор В.Петраш
Составитель Г.Крейман
Техред М.Ходанич Корректор М.Демчик
Заказ 4218/36 Тираж 863Подписное
ВНИИПИ Государственного комитета СССР
по делам изобретений и открытий 113035, Москва Ж-35, Раушска  иаб., Дс4/5
Производственно-полиграфическое предпри тие, г.Ужгород, ул.Проектна , 4
SU853854719A 1985-02-08 1985-02-08 Устройство дл регулировани температуры SU1339510A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU853854719A SU1339510A1 (ru) 1985-02-08 1985-02-08 Устройство дл регулировани температуры

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU853854719A SU1339510A1 (ru) 1985-02-08 1985-02-08 Устройство дл регулировани температуры

Publications (1)

Publication Number Publication Date
SU1339510A1 true SU1339510A1 (ru) 1987-09-23

Family

ID=21162495

Family Applications (1)

Application Number Title Priority Date Filing Date
SU853854719A SU1339510A1 (ru) 1985-02-08 1985-02-08 Устройство дл регулировани температуры

Country Status (1)

Country Link
SU (1) SU1339510A1 (ru)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
Авторское свидетельство СССР № 474797, кл. G 05 D 23/19, 1973. *

Similar Documents

Publication Publication Date Title
US4725959A (en) Numerically controlled machine tool
SU1339510A1 (ru) Устройство дл регулировани температуры
US4688193A (en) Bit processing utilizing a row and column ladder sequence
JPH039498B2 (ru)
SU1064458A1 (ru) Преобразователь код-ШИМ
JPH037985B2 (ru)
JPH0370314A (ja) クロック断検出回路
SU1552164A1 (ru) Устройство дл решени задач теплопередачи
US4020293A (en) Drive circuitry with error detection and compensating threshold arrangement
SU750739A1 (ru) Регистр сдвига
SU1368877A1 (ru) Числоимпульсное вычислительное устройство
SU1651383A1 (ru) Преобразователь биимпульсного кода в бинарный
SU1128243A2 (ru) Устройство дл обмена управл ющей ЭВМ с объектами контрол
RU1830538C (ru) Устройство дл оценки скорости изменени аналогового сигнала
SU1487057A1 (ru) Устройство для сопряжения магистрали эвм с внешними устройствами
JPH0775319B2 (ja) 多数決判定機能を有する同期検出回路
SU1187145A1 (ru) Устройство фиксации переходов через нуль периодического сигнала
SU957202A1 (ru) Устройство дл сравнени двоичных чисел
SU1511845A1 (ru) Устройство дл многорежимного управлени @ -фазным шаговым двигателем
SU1182489A1 (ru) Устройство дл разгона и торможени двигател исполнительного механизма
SU1316051A1 (ru) Статический регистр
SU921047A1 (ru) Устройство дл задержки импульсных сигналов
RU2154852C1 (ru) Программируемое устройство для логического управления электроприводами, электронными ключами и сигнализацией
SU1350844A1 (ru) Устройство дл формировани дискретных частотных сигналов
JPH0312340B2 (ru)